一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

Xilinx賽靈思官微 ? 來(lái)源:djl ? 作者:賽靈思Alex He ? 2019-07-27 11:53 ? 次閱讀

這里的 UIO 即 Userspace I/O,本文中 UIO 泛指 UIO 設(shè)備和 UIO 驅(qū)動(dòng)。它在 Linux kernel 的世界里比較小眾,主要是一些定制設(shè)備和相應(yīng)的驅(qū)動(dòng)。UIO內(nèi)核驅(qū)動(dòng)指負(fù)責(zé)將中斷和設(shè)備內(nèi)存暴露給用戶空間,再由UIO用戶態(tài)驅(qū)動(dòng)(Application)來(lái)實(shí)現(xiàn)具體的業(yè)務(wù),隨心所欲的玩。學(xué)術(shù)點(diǎn)叫做高度定制化,柔性設(shè)計(jì)。

那怎么和 FPGA 扯上了關(guān)系呢?是的,F(xiàn)PGA在硬件世界里也是隨心所欲的玩,這一硬一軟還真是登對(duì),在一起啊在一起。

本實(shí)驗(yàn)工程將介紹如何利在賽靈思異構(gòu)多處理器產(chǎn)品系列 Zynq UtralScale+ MPSoC ZCU102 嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO,同時(shí)借助賽靈思的工具完成硬件工程和 linux BSP 的開發(fā),最后通過(guò)測(cè)試應(yīng)用程序完成測(cè)試。

ZCU102上的 MPSoC 集成固化了四核 ARM Cortex-A53,雙核Cortex-R5 以及 Mali-400 MP2 GPU,這部分官方稱為PS(Processing System)。另外一部分就是FPGA,即 PL(Programmable Logic)。PS端實(shí)現(xiàn)控制,PL用來(lái)實(shí)現(xiàn)應(yīng)用加速,兩者通過(guò)AXI連接。跑這個(gè)小實(shí)驗(yàn),呵呵,大材小用。只是本人手頭正好有這個(gè)板子不得不裝。筒子們可以去買了個(gè)Zybo 或者ZedBoard 開發(fā)板, 在板子試試身手。

實(shí) 驗(yàn) 報(bào) 告

實(shí)驗(yàn)人員:本人

實(shí)驗(yàn)材料:

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

硬件設(shè)計(jì)

建立Vivado工程,適配 ZCU102 EVB。通過(guò) IP Integrator 加入PS,在 PL 側(cè)加入5個(gè)UIO輸入,其中1個(gè)是GPIO模塊(包含中斷輸出和設(shè)備內(nèi)存),另外4個(gè)是PIN連接到ZCU102 EVB上的DIP開關(guān),作為中斷輸入通過(guò)一個(gè)concat IP連接到PS的ps_pl_irq管腳。板級(jí)細(xì)節(jié)請(qǐng)參考[1] UG1182,芯片資料參考[2] UG1085

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

添加PIN約束文件,

set_property PACKAGE_PIN AN13 [get_ports pl_irq_ll]

set_property IOSTANDARD LVCMOS33 [get_ports pl_irq_ll]

set_property PACKAGE_PIN AM14 [get_ports pl_irq_lh]

set_property IOSTANDARD LVCMOS33 [get_ports pl_irq_lh]

set_property PACKAGE_PIN AP14 [get_ports pl_irq_ef]

set_property IOSTANDARD LVCMOS33 [get_ports pl_irq_ef]

set_property PACKAGE_PIN AN14 [get_ports pl_irq_er]

set_property IOSTANDARD LVCMOS33 [get_ports pl_irq_er]

Vivado的圖形化的模塊設(shè)計(jì),豐富的IP庫(kù),加上可以上天的智能連接。有點(diǎn)數(shù)字電路設(shè)計(jì)的基礎(chǔ),很快就能完成這個(gè)小設(shè)計(jì)。整個(gè)設(shè)計(jì)如下圖。

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

軟件設(shè)計(jì)

這里用到 Xilinx 針對(duì) Linux BSP 開發(fā)的 Petalinux。它基于Yocto,加入Xilinx的Layers實(shí)現(xiàn)硬件工程的導(dǎo)入,將復(fù)雜的Yocto的設(shè)計(jì)流程打包簡(jiǎn)化,支持一定的用戶自定義功能,如QEMU仿真運(yùn)行,增加 out-of-tree 的驅(qū)動(dòng),Device tree 修改,應(yīng)用程序編譯打包,等等。

這里簡(jiǎn)單展示一下具體的命令過(guò)程。

$petalinux-create -t project --template zynqMP -n zcu102-pl2ps_irq

$cd ./ zcu102-pl2ps_irq

$petalinux-config --get-hw-description

$petalinux-config -c kernel

Enable UIO_PDRV_GENIRQ driver

CONFIG_UIO=y

# CONFIG_UIO_CIF is not set

CONFIG_UIO_PDRV_GENIRQ=y

$petalinux-build -c device-tree

PL側(cè)的dtsi文件生成與./components/plnx_workspace/device-tree-generation/pl.dtsi

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

這里只有GPIO UIO。 PIN UIO因?yàn)椴皇荌P,所以相關(guān)信息無(wú)法由工具自動(dòng)生成。所以要做如下修改:

1. 修改GPIO UIO設(shè)備端點(diǎn)

1) 將中斷號(hào)改為93

2) 將compatible改成“generic-uio” //我們后面要用 Linux 自帶的 UIO_PDRV_GENIRQ 驅(qū)動(dòng)

2. 增加 DIP UIO 端點(diǎn)

1) 將compatible改成“generic-uio”

2) 依次設(shè)置中斷值89到93

3) 按照每個(gè) DIP PIN 的 interrupt trigger type 設(shè)置屬性值

*DTS里的中斷號(hào)與硬件中斷號(hào)有32的 offset。

Petalinux 提供了自定義DTS文件./project-spec/meta-user/recipes-bsp/device-tree/files/system-user.dtsi,將以上修改定義到system-user.dtsi.

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

有兩個(gè)方法來(lái)適配UIO端點(diǎn)和 UIO_PDRV_GENIRQ 驅(qū)動(dòng)

1. bootargs use “uio_pdrv_genirq.of_id=generic-uio”,可以通過(guò)DTS定義。

2. insmod uio_pdrv_genirq.ko of_id=generic-uio when install the driver

修改完后,編譯出Image.

$petalinu-build

$cd ./images/linux

$petalinux-package --boot --fsbl zynqmp_fsbl.elf --fpga --atf --pmufw --u-boot --force

將生成的BOOT.bin(bootloader)和image.ub(FIT uImage)拷貝到SD卡用于啟動(dòng)。\

測(cè)試

這里引用下關(guān)于uio_pdrv_genirq驅(qū)動(dòng)的介紹

https://01.org/linuxgraphics/gfx-docs/drm/driver-api/uio-howto.html

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

結(jié)合驅(qū)動(dòng)代碼./drviver/uio/uio_pdrv_genirq.c)可知,每個(gè)UIO設(shè)備會(huì)有對(duì)應(yīng)的/dev/uioX的設(shè)備節(jié)點(diǎn)。用戶態(tài)驅(qū)動(dòng)程序的讀操作會(huì)阻塞直到UIO硬件中斷發(fā)生。UIO的中斷處理程序uio_pdrv_denirq_handler()會(huì)關(guān)閉該硬件中斷。用戶態(tài)驅(qū)動(dòng)程序需要通過(guò)write函數(shù)來(lái)觸發(fā)uio_pdrv_genirq_irqcontrol()以完成中斷的使能和關(guān)閉。代碼如下,

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

啟動(dòng)內(nèi)核及加載uio_pdrv_genirq驅(qū)動(dòng)

檢查/proc/interrupts

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

細(xì)心的你一定發(fā)現(xiàn)了一個(gè)坑,少了2個(gè)UIO中斷(IRQ122和IRQ124),原來(lái)是硬件不支持Edge falling和Level Low的觸發(fā)模式。kernel log如下。

測(cè)試DIP UIO方法一

通過(guò)撥動(dòng)2個(gè)DIP,觀察到

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

2個(gè)DIP中斷發(fā)生了,可是不論怎么再撥動(dòng)DIP開關(guān),始終是1。前文鋪墊過(guò),這個(gè)中斷在驅(qū)動(dòng)的中斷處理程序里會(huì)被關(guān)掉,需要通過(guò)應(yīng)用程序調(diào)用write()來(lái)打開。這里有個(gè)easy way,使用萬(wàn)能的echo命令“echo 0x1 > /dev/uioX”,再配合DIP可以觸發(fā)多次中斷。

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

測(cè)試DIP UIO方法二

前面的方法比較low,這里有稍微高級(jí)的享受。寫個(gè)簡(jiǎn)單的用戶態(tài)驅(qū)動(dòng)程序,上代碼。

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

借助petalinux提供的交叉編譯工具編譯出bin文件,拷貝到啟動(dòng)SD卡。

運(yùn)行測(cè)試程序并配合DIP開關(guān)測(cè)試。(為了更好的體現(xiàn)測(cè)試運(yùn)行情況,在UIO內(nèi)核驅(qū)動(dòng)里增加了irqcontrol的調(diào)用打?。?/p>

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

測(cè)試GPIO UIO

UIO驅(qū)動(dòng)會(huì)將設(shè)備內(nèi)存(寄存器)空間枚舉出來(lái),由用戶態(tài)驅(qū)動(dòng)程序通過(guò)mmap導(dǎo)出進(jìn)行讀寫控制。參見(jiàn)AXI_GPIO IP的文檔pg144-axi-gpio.pdf,其寄存器如下。

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

測(cè)試應(yīng)用程序會(huì)通過(guò)設(shè)置GIER和IP_IER來(lái)使能中斷。上代碼。

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

測(cè)試過(guò)程

在賽靈思異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估板上實(shí)現(xiàn)多個(gè) UIO

或許你覺(jué)得這么貼圖代碼不厚道而不能施展復(fù)制黏貼大法,可不知我拙與WORD,沒(méi)try出好排版。莫急莫急,這里有GIT,

實(shí) 驗(yàn) 結(jié) 論

UIO這種可高度自定義的設(shè)備結(jié)合Xilinx的MPSoC可以實(shí)現(xiàn)非常靈活的應(yīng)用。Xilinx提供的完備的工具集,給用戶帶來(lái)了高效的開發(fā)體驗(yàn)。本例雖然簡(jiǎn)單,但Xilinx所推崇的All Programmable的概念和實(shí)際的FPGA加速應(yīng)用的的確確是建立在這些軟硬件協(xié)同技術(shù)之上。忘周知!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    5415

    瀏覽量

    101088
  • 編譯
    +關(guān)注

    關(guān)注

    0

    文章

    674

    瀏覽量

    33630
  • 異構(gòu)多處理器
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    9714
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    異構(gòu)多處理器產(chǎn)品系列嵌入式評(píng)估實(shí)現(xiàn)

    本實(shí)驗(yàn)工程將介紹如何利異構(gòu)多處理器產(chǎn)品系列
    的頭像 發(fā)表于 02-26 09:52 ?8343次閱讀

    嵌入式系統(tǒng)選擇合適的多處理器(一)

    成本是很多嵌入式系統(tǒng)設(shè)計(jì)的關(guān)鍵。為削減成本,因?yàn)榭紤]到越少的器件意味著越少的成本,所以設(shè)計(jì)者一般會(huì)使用單獨(dú)的微處理器來(lái)處理整個(gè)系統(tǒng)。使用多個(gè)處理器
    發(fā)表于 12-06 10:20

    多核處理器SoC設(shè)計(jì)怎么才能滿足嵌入式系統(tǒng)應(yīng)用?

    )解決方案成為現(xiàn)實(shí)。目前的挑戰(zhàn)在于如何在該解決方案的范疇內(nèi)快速完成設(shè)計(jì)的開發(fā)與創(chuàng)建。嵌入式開發(fā)套件(EDK)工具和IP具有很大的靈活性,那么多核
    發(fā)表于 08-01 07:53

    異構(gòu)多處理器系統(tǒng)Cache一致性解決方案

    SoC技術(shù)的發(fā)展使多個(gè)異構(gòu)處理器集成到一個(gè)芯片成為可能,這種結(jié)構(gòu)已成為提高微處理器性能的重要途徑。與傳統(tǒng)的多處理器系統(tǒng)一樣,Cache一致
    發(fā)表于 09-26 15:02 ?11次下載

    嵌入式處理器選型

    嵌入式處理器分類 處理器造型需考慮的因素 多處理器復(fù)雜系統(tǒng)中的應(yīng)用
    發(fā)表于 02-28 11:57 ?64次下載
    <b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>選型

    嵌入式異構(gòu)多處理器系統(tǒng)中的通信實(shí)現(xiàn)

    摘要:提出一種嵌入式異構(gòu)多處理器系統(tǒng)的結(jié)構(gòu)模型,論述這種系統(tǒng)的通信機(jī)制,并闡述基于這種嵌入式異構(gòu)
    發(fā)表于 03-01 01:34 ?47次下載

    強(qiáng)化嵌入式視覺(jué)應(yīng)用與工業(yè)物聯(lián)網(wǎng)產(chǎn)品系列

    (Xilinx)近期宣布透過(guò)拓展產(chǎn)業(yè)生態(tài)系與硬件平臺(tái)加強(qiáng)其嵌入式視覺(jué)應(yīng)用與工業(yè)物聯(lián)網(wǎng)市場(chǎng)的產(chǎn)品系列。這項(xiàng)發(fā)表強(qiáng)化該公司于2015年全新
    發(fā)表于 02-08 17:37 ?239次閱讀

    面向異構(gòu)多處理器設(shè)備的自適應(yīng)命令解釋系統(tǒng)

    與低功耗的系統(tǒng)需求,但異構(gòu)多處理器結(jié)構(gòu)下軟件編程難度大的問(wèn)題以及如何優(yōu)化頂層應(yīng)用在多處理器設(shè)備的運(yùn)行性能都是目前亟待解決的技術(shù)難題.針對(duì)以上問(wèn)題,i-計(jì)并
    發(fā)表于 12-19 15:06 ?0次下載
    面向<b class='flag-5'>異構(gòu)</b><b class='flag-5'>多處理器</b>設(shè)備的自適應(yīng)命令解釋系統(tǒng)

    Zynq UltraScale+ MPSoC 多個(gè)Linux UIO設(shè)計(jì)

    本實(shí)驗(yàn)工程將介紹如何利異構(gòu)多處理器產(chǎn)品系列
    發(fā)表于 03-21 14:55 ?3441次閱讀
    Zynq UltraScale+ MPSoC <b class='flag-5'>上</b>的<b class='flag-5'>多個(gè)</b>Linux <b class='flag-5'>UIO</b>設(shè)計(jì)

    針對(duì)Linux BSP開發(fā)的Petalinux,如何實(shí)現(xiàn)硬件工程導(dǎo)入

    本實(shí)驗(yàn)工程將介紹如何利異構(gòu)多處理器產(chǎn)品系列
    的頭像 發(fā)表于 02-27 11:01 ?1.8w次閱讀
    針對(duì)Linux BSP開發(fā)的Petalinux,如何<b class='flag-5'>實(shí)現(xiàn)</b>硬件工程導(dǎo)入

    嵌入式視覺(jué)應(yīng)用于機(jī)器學(xué)習(xí)的設(shè)計(jì)方案

    于可編程邏輯的解決方案,例如異構(gòu) All Programmable Zynq -7000 SoC(片系統(tǒng))和 Zynq UltraS
    的頭像 發(fā)表于 07-29 10:49 ?2538次閱讀

    性能優(yōu)良的FPGA嵌入式處理器平臺(tái)

    公司昨天宣布了由獨(dú)立的第三方對(duì)運(yùn)行Accelerated Technology公司(AT)的Nucleus實(shí)時(shí)操作系統(tǒng)(RTOS)的32位MicroBlaze處理器平臺(tái)進(jìn)行的測(cè)試
    發(fā)表于 06-28 11:38 ?2412次閱讀

    ADSP-BF561:Blackfin嵌入式對(duì)稱多處理器數(shù)據(jù)手冊(cè)

    ADSP-BF561:Blackfin嵌入式對(duì)稱多處理器數(shù)據(jù)手冊(cè)
    發(fā)表于 03-21 06:39 ?9次下載
    ADSP-BF561:Blackfin<b class='flag-5'>嵌入式</b>對(duì)稱<b class='flag-5'>多處理器</b>數(shù)據(jù)手冊(cè)

    GPGPU流式多處理器架構(gòu)剖析(

    流式多處理器(Stream Multi-processor,SM)是構(gòu)建整個(gè) GPU的核心模塊(執(zhí)行整個(gè) Kernel Grid),一個(gè)流式多處理器一般同時(shí)運(yùn)行多個(gè)線程塊。每個(gè)流式
    的頭像 發(fā)表于 04-03 14:28 ?2283次閱讀
    GPGPU流式<b class='flag-5'>多處理器</b>架構(gòu)剖析(<b class='flag-5'>上</b>)

    對(duì)稱多處理器和非對(duì)稱多處理器的區(qū)別

    隨著計(jì)算需求的日益增長(zhǎng),單處理器系統(tǒng)已經(jīng)無(wú)法滿足高性能計(jì)算的需求。多處理器系統(tǒng)應(yīng)運(yùn)而生,它們通過(guò)將多個(gè)處理器集成到一個(gè)系統(tǒng)中來(lái)提高計(jì)算能力。
    的頭像 發(fā)表于 10-10 15:58 ?1856次閱讀