動(dòng)態(tài)
-
發(fā)布了文章 2022-04-23 01:17
技術(shù)資訊 I 如何對(duì)混合信號(hào) PCB 進(jìn)行電磁兼容性分區(qū)和版圖設(shè)計(jì)
本文要點(diǎn)在混合信號(hào)PCB中,需要將模擬和數(shù)字信號(hào)進(jìn)行物理隔離,這一過程稱為分區(qū)。對(duì)混合信號(hào)PCB進(jìn)行分區(qū)和合理設(shè)計(jì)版圖有助于減少串?dāng)_和干擾?;旌闲盘?hào)PCB電磁兼容性的基本規(guī)則是:使電流路徑更靠近源頭,并盡可能地緊湊,使回路面積盡可能小。對(duì)一個(gè)系統(tǒng)只提供一個(gè)參考接地平面,否則,就相當(dāng)于有意制造了一個(gè)偶極子天線。設(shè)想這樣一個(gè)高頻轉(zhuǎn)換器電路PCB,其中的輸入電壓和 -
發(fā)布了文章 2022-04-23 01:15
技術(shù)資訊 I PCB設(shè)計(jì)中,如何使用規(guī)則高效管理過孔
本文要點(diǎn)PCB設(shè)計(jì)中可以使用多少不同的過孔?在設(shè)計(jì)中使用大量過孔將導(dǎo)致的組織問題。如何使用Allegro的規(guī)則管理系統(tǒng)管理過孔使用。羅列任務(wù)清單的方式有時(shí)對(duì)工作非常有幫助,同樣地,PCBCAD系統(tǒng)的創(chuàng)建者也認(rèn)識(shí)到了這一方法的有效性,從而創(chuàng)造了實(shí)用的工具來整理電路板設(shè)計(jì)中的不同數(shù)據(jù)對(duì)象。曾幾何時(shí),PCB版圖只需要極少的形狀和尺寸來放置走線、焊盤和過孔設(shè)計(jì)對(duì)象。 -
發(fā)布了文章 2022-04-16 01:19
行業(yè)資訊 I 數(shù)據(jù)中心爆炸式增長(zhǎng)的背后,如何解決散熱問題?
行業(yè)里存在這樣一種說法:全世界的數(shù)據(jù)中心消耗了大量的能源——事實(shí)也確實(shí)如此。具體消耗量因來源(和數(shù)據(jù)中心)而異,但大致上一個(gè)數(shù)據(jù)中心可以消耗100兆瓦;該數(shù)目來自EnergyInnovation(EI)的報(bào)告《數(shù)據(jù)中心到底用了多少能源?(HowMuchEnergyDoDataCentersReallyUse?)》。下方餅圖也出自這份報(bào)告,報(bào)告中表示,粗略來看948瀏覽量 -
發(fā)布了文章 2022-04-03 01:14
-
發(fā)布了文章 2022-04-03 01:12
技術(shù)資訊 | 如何利用電容諧振改善PDN阻抗
在電路板放置分立的去耦電容可以靈活地調(diào)整電源供電系統(tǒng)的阻抗,實(shí)現(xiàn)較低的電源地噪聲。然后,如何選擇擺放電容位置、選用多少及選用什么型號(hào)的去耦電容仍是設(shè)計(jì)者需要考慮的問題。因此,為了對(duì)一個(gè)特定的設(shè)計(jì)尋求最佳的去耦解決方案,選用合適的仿真軟件及進(jìn)行大量的電源供電系統(tǒng)的仿真模擬往往是必須的。去耦電容的阻抗呈現(xiàn)下圖所示的V字形特性,在自諧振頻率之前是容性的,愛自諧振頻1.8k瀏覽量 -
發(fā)布了文章 2022-03-26 01:19
免費(fèi)下載 I 平面電磁仿真最佳實(shí)踐指南
在通信產(chǎn)品功能日益復(fù)雜的當(dāng)下,工程師需要進(jìn)行精確且快速的電磁(EM)仿真,交付高性價(jià)比、高性能的產(chǎn)品,這樣才能在瞬息萬變的市場(chǎng)競(jìng)爭(zhēng)中脫穎而出。在AWR軟件產(chǎn)品組合中,CadenceAWRAXIEM三維平面矩量法(MoM)EM分析仿真器為高效設(shè)計(jì)提供所需的精準(zhǔn)度、容量和速度,可以對(duì)RFPCB、模塊、低溫共燒陶瓷(LTCC)、單片微波集成電路(MMIC)、射頻集576瀏覽量 -
發(fā)布了文章 2022-03-26 01:17
實(shí)例講解 | 如何運(yùn)用全局布線GRE規(guī)劃應(yīng)用技術(shù)提升PCB設(shè)計(jì)效率
GRE是GlobalRouteEnvironment的縮寫,中文意思為全局布線環(huán)境,運(yùn)用具備階層化意識(shí)的全面繞線引擎與圖形式互連流程規(guī)劃程序。通GRE技術(shù)在短時(shí)間就可以開發(fā)出包含眾多互連總線與芯片引腳數(shù)的復(fù)雜且高速的設(shè)計(jì)組件。此外,運(yùn)用GRE技術(shù)后便于工程師實(shí)現(xiàn)更佳的功能密度與系統(tǒng)效能最大化。Cadence這項(xiàng)系統(tǒng)互連設(shè)計(jì)解決方案,為PCB設(shè)計(jì)人員提供智能型 -
發(fā)布了文章 2022-03-19 01:11
技術(shù)資訊 I 一文了解相控陣天線中的真時(shí)延
本文要點(diǎn)真時(shí)延是寬頻帶相控陣天線的關(guān)鍵元素之一。真時(shí)延通過在整個(gè)信號(hào)頻譜上應(yīng)用可變相移來消除波束斜視現(xiàn)象。在相控陣中使用時(shí)延單元或電路板,以提供波束控制和相移市場(chǎng)越來越需要更快、更可靠的通信網(wǎng)絡(luò),而寬帶通信系統(tǒng)正在努力滿足這一需求。帶寬越高,通信數(shù)據(jù)速率就越快。但是,在寬帶通信中,由于信號(hào)在寬頻譜上的分布,發(fā)射和接收信號(hào)都很困難。天線技術(shù)已經(jīng)得到廣泛調(diào)整,以2.5k瀏覽量 -
發(fā)布了文章 2022-03-19 01:10
技術(shù)資訊 | 全局布線GRE規(guī)劃應(yīng)用及參數(shù)設(shè)置
GRE是GlobalRouteEnvironment的縮寫,中文意思為全局布線環(huán)境,運(yùn)用具備階層化意識(shí)的全面繞線引擎與圖形式互連流程規(guī)劃程序。通GRE技術(shù)在短時(shí)間就可以開發(fā)出包含眾多互連總線與芯片引腳數(shù)的復(fù)雜且高速的設(shè)計(jì)組件。此外,運(yùn)用GRE技術(shù)后便于工程師實(shí)現(xiàn)更佳的功能密度與系統(tǒng)效能最大化。Cadence這項(xiàng)系統(tǒng)互連設(shè)計(jì)解決方案,為PCB設(shè)計(jì)人員提供智能型 -
發(fā)布了文章 2022-03-12 01:12
技術(shù)資訊 I 利用 HEMT 和 PHEMT 改善無線通信電路中的增益、速度和噪聲
本文要點(diǎn)高電子遷移率晶體管(Highelectronmobilitytransistors,HEMT)和偽高電子遷移率晶體管(pseudomorphichighelectronmobilitytransistors,PHEMT)因其獨(dú)特的、可提高性能的特點(diǎn)而大受歡迎在HEMT結(jié)構(gòu)中,高電子遷移率是由于摻雜的寬帶半導(dǎo)體與未摻雜的窄帶隙半導(dǎo)體并列在一起造成的HE1.9k瀏覽量