5nm 112Gbps最新一代SerDes IP時(shí)鐘設(shè)計(jì)詳解
112Gbps SerDes設(shè)計(jì)將根據(jù)應(yīng)用情況在各種配置中被采用。下圖展示了長(zhǎng)距離(LR)、中距離(....
寄存器的基本知識(shí)
幾乎我們?cè)O(shè)計(jì)的每個(gè)模塊都會(huì)有寄存器,而它們的寄存器或多或少能被CPU訪問(wèn)到。但CPU的接口通常只有一....
CCIX規(guī)范的簡(jiǎn)單介紹
對(duì)于芯片互聯(lián)網(wǎng)絡(luò),有兩個(gè)指標(biāo)是至關(guān)重要的:帶寬和延時(shí)。CCIX 采用兩種機(jī)制來(lái)提高性能、降低延時(shí)。第....
衛(wèi)星導(dǎo)航系統(tǒng)的發(fā)展已經(jīng)到達(dá)了一個(gè)新的高度
我國(guó)具有自主知識(shí)產(chǎn)權(quán)的GNSS系統(tǒng)-北斗系統(tǒng),在功能融合、特色服務(wù)方面,進(jìn)行了一系列開創(chuàng)性探索,拓寬....
芯片驗(yàn)證過(guò)程中遇到的仿真器掛死的情形
當(dāng)仿真時(shí)間不能往前推進(jìn),但是delta cycle無(wú)限增加的情形下??梢栽诜抡骈_始時(shí),使用如下tcl....
如何從命令行獲取和解析參數(shù)
這是一篇技術(shù)干貨快文,能夠快速閱讀完。文章內(nèi)容是關(guān)于如何從命令行獲取和解析參數(shù),包括SystemVe....
vcs學(xué)習(xí)筆記(常用選項(xiàng)/仿真流程/代碼覆蓋率/綜合后仿真/圖一樂(lè)技巧)
VCS是編譯型verilog仿真器,VCS先將verilog/systemverilog文件轉(zhuǎn)化為C....
盤點(diǎn)UVM針對(duì)不同機(jī)制提供給用戶的調(diào)試功能
+UVM_OBJECTION_TRACE:打開Objection相關(guān)活動(dòng)的追蹤功能,可以清晰地呈現(xiàn)出....
詳解RTL設(shè)計(jì)中多時(shí)鐘域的處理方法
數(shù)字IC系統(tǒng)邏輯設(shè)計(jì)這部分主要介紹兩個(gè)方面,一個(gè)是RTL的設(shè)計(jì)基礎(chǔ);另一方面是verilog基本語(yǔ)法....
使用VCS兩種仿真flow的基本步驟
VCS是一個(gè)高性能、高容量的編譯代碼仿真器,它將高級(jí)抽象的驗(yàn)證技術(shù)集成到一個(gè)開放的本地平臺(tái)中。它能夠....
CPU出現(xiàn)損壞的情況,多數(shù)都是外界原因
CP測(cè)試的目的就是在封裝前就把壞的芯片篩選出來(lái),以節(jié)省封裝的成本。同時(shí)可以更直接的知道Wafer 的....
關(guān)于PCIe 6.0,你需要知道的!
在處理器面世的頭些年,整個(gè)計(jì)算領(lǐng)域的各個(gè)方面都在高速發(fā)展。但進(jìn)入到上世紀(jì)80年代后,隨著處理器的速度....