該系統(tǒng)的核心器件是TMS320F2812和MAX125。TMS320F2812是TI公司的一款高速DSP處理芯片。本系統(tǒng)采用1片DSP芯片控制2片A/D轉(zhuǎn)換芯片。圖1所示為DSP控制2片轉(zhuǎn)換芯片的系統(tǒng)框圖。
2020-08-17 15:05:11
828 
當(dāng)今以 DSP 為中心的系統(tǒng)設(shè)計(jì)面臨著越來越大的壓力,需要在各種應(yīng)用中最大限度地降低功耗。通過降低總功耗而不僅僅是靜態(tài)功耗,當(dāng)今基于閃存的 FPGA 技術(shù)在實(shí)現(xiàn)下一代高速、DSP 密集型系統(tǒng)設(shè)計(jì)方面發(fā)揮著關(guān)鍵作用,這些設(shè)計(jì)必須以不斷縮小的外形尺寸提供高算法性能和最低可能的功耗。
2022-07-12 11:33:24
1351 
經(jīng)是這個(gè)趨勢,DSP變成ARM的一個(gè)協(xié)處理器。FPGA會(huì)擠壓掉DSP的一部分高速信號(hào)處理的市場。 網(wǎng)友二:在高端領(lǐng)域基本都用FPGA了。通訊、雷達(dá)、視覺、航空都是如此。DSP由于性能和靈活性比FPGA差太多,只能往低端領(lǐng)域滲透。說個(gè)不中聽的話DSP就是貴一點(diǎn)、快一點(diǎn)的 單片機(jī)
2022-11-29 10:25:02
4007 
攝像機(jī)從多個(gè)視點(diǎn)觀測三維景物的視覺系統(tǒng)。 多目視覺測量示意圖 對(duì)多目系統(tǒng)所采集到的景物圖像進(jìn)行感知、識(shí)別和理解的技術(shù)被稱為多目立體視覺系統(tǒng)技術(shù)。在雙目立體視覺中,對(duì)于給定的物體距離,視差與基線
2020-12-01 15:08:04
DSP+FPGA+AD控制系統(tǒng),FPGA負(fù)責(zé)AD7606的采集,將電機(jī)參數(shù)采集后,傳輸至DSP ,DSP將數(shù)據(jù)進(jìn)行變換后輸出PWM進(jìn)而控制電機(jī)的轉(zhuǎn)速。DSP采用TI公司的TMS320F28335
2016-07-18 16:59:22
DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過程中遇到
2016-07-18 16:53:28
本帖最后由 yicunyu 于 2016-7-18 16:45 編輯
DSP28335+FPGA的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA
2016-07-16 14:32:23
`DSP28335+FPGA高速實(shí)時(shí)采集系統(tǒng)核心板,經(jīng)過了一個(gè)月的磨練,DSP和FPGA通訊終于調(diào)試好使了。本人交流qq,956250037`
2015-11-23 11:04:06
1 引言在信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢,從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機(jī),到今天DSP及FPGA在系統(tǒng)設(shè)計(jì)中的應(yīng)用,電子設(shè)計(jì)技術(shù)已邁入了一個(gè)全新
2021-10-29 08:55:40
主要包括 3 部分,高速超大容量 FPGA 子系統(tǒng)、 32 位ARM處理器子系統(tǒng)、高性能 DSP 子系統(tǒng)。每個(gè)子系統(tǒng)各自都有其豐富的擴(kuò)展接口,方便其連接各種用戶擴(kuò)展部件,板卡。開發(fā)系統(tǒng)配備完善的人
2010-12-25 15:47:19
的多通道流量,那么單純基于DSP的硬件系統(tǒng)就可能需要更大的面積,成本或功耗。一個(gè)FPGA僅在一個(gè)器件上就能高提供多達(dá)550個(gè)并行乘法和累加運(yùn)算,從而以較少的器件和較低的功耗提供同樣的性能。但對(duì)于定期系數(shù)更新,決策控制任務(wù)或者高速串行處理任務(wù),FPGA的優(yōu)化程度遠(yuǎn)不如DSP。
2019-08-30 06:31:29
在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來越廣泛
2018-12-04 10:39:29
在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來越廣泛
2019-06-19 05:00:08
FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再從內(nèi)部資源、編程語言
2019-05-07 01:28:40
摘要:在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)
2019-06-21 05:00:04
以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計(jì)算機(jī)算法的概念、理論、有限字長效用、FIR和IIR濾波器的實(shí)現(xiàn)、多速率和自適應(yīng)信號(hào)處理的FPGA實(shí)現(xiàn);最后,介紹了System Genrerator
2009-07-21 09:22:42
多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計(jì)為方便多FPGA系統(tǒng)中主從FPGA之間的命令與數(shù)據(jù)傳輸,節(jié)省連接的引腳數(shù)量,設(shè)計(jì)了一種基于FPGA的自定義高速串行數(shù)據(jù)傳輸模塊。對(duì)主從串行模塊進(jìn)行了詳盡
2012-08-11 11:49:57
以前沒學(xué)過labview,最近剛剛自學(xué)了一下基礎(chǔ)知識(shí)。有一個(gè)
測量并記錄數(shù)據(jù)的測試
系統(tǒng),想要做一些改進(jìn),不知道怎么下手?,F(xiàn)有的程序是
多頻率下對(duì)一個(gè)參數(shù)進(jìn)行
測量,想改進(jìn)成
測量兩個(gè)參數(shù)。測試主體采用的是事件結(jié)構(gòu)。求指導(dǎo)?。。?/div>
2013-10-24 20:56:13
Heard在新一期RTC雜志剛剛發(fā)表了一篇內(nèi)容翔實(shí)的標(biāo)題為《FPGA –將視覺技術(shù)提升至新高》的機(jī)器視覺處理方案文章,Heard寫道:“視覺應(yīng)用程序必須依靠其他解決方案,而不是簡單地依靠更快的處理器來提高速
2021-05-31 09:17:44
設(shè)計(jì)而無需重新構(gòu)建硬件平臺(tái)。本文所討論的 SOPC系統(tǒng)是大尺寸三維視覺測量系統(tǒng)的一部分,以 PCI板卡的形式內(nèi)嵌在 PC機(jī)中。在整個(gè)大尺寸三維視覺測量系統(tǒng)中,采用數(shù)字相機(jī)從不同位置拍攝多幅圖像,經(jīng)過特征
2019-07-30 06:05:03
以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計(jì)算機(jī)算法的概念、理論、有限字長效用、FIR和IIR濾波器的實(shí)現(xiàn)、多速率和自適應(yīng)信號(hào)處理的FPGA實(shí)現(xiàn);最后,介紹了System Genrerator
2009-07-21 09:20:11
以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計(jì)算機(jī)算法的概念、理論、有限字長效用、FIR和IIR濾波器的實(shí)現(xiàn)、多速率和自適應(yīng)信號(hào)處理的FPGA實(shí)現(xiàn);最后,介紹了System Genrerator
2009-07-24 13:07:08
TMS320C6748的使用,了解其新特性。2、學(xué)習(xí)利用dsp實(shí)現(xiàn)一些高級(jí)濾波算法。3、將dsp與fpga結(jié)合實(shí)現(xiàn)高速數(shù)據(jù)采集。4、分享5篇左右的開發(fā)板使用心得。
2015-10-09 15:10:00
和處理系統(tǒng)。該系統(tǒng)以DSP+FPGA 為核心,實(shí)現(xiàn)信號(hào)處理系統(tǒng)的功能,解決系統(tǒng)遇到的問題。項(xiàng)目描述:隨著海洋開發(fā)利用的發(fā)展以及中國海洋安全情況的日益嚴(yán)峻,對(duì)海洋環(huán)境的探測得到越來越多的關(guān)注。多波束測深
2015-11-06 09:55:43
對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27
設(shè)計(jì)了一種多通道頻率測量系統(tǒng)。系統(tǒng)由模擬開關(guān)、信號(hào)調(diào)理電路、FPGA、總線驅(qū)動(dòng)電路構(gòu)成,實(shí)現(xiàn)對(duì)頻率信號(hào)的分壓、放大、濾波、比較、測量,具備回路自測試功能,可與主設(shè)備進(jìn)行數(shù)據(jù)交互,具有精度高、可擴(kuò)展
2019-06-27 07:23:11
`FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再從內(nèi)部資源、編程
2016-12-23 16:56:04
。FPGA采用Altera 公司的40nm Stratix IV 系列FPGA。通過SRIO協(xié)議,DSP可與FPGA的進(jìn)行高速通信。由于集成了DSP和FPGA各自優(yōu)點(diǎn),HPS6678可在高速無線通信、多媒體系統(tǒng)、雷達(dá)及衛(wèi)星系統(tǒng)、醫(yī)療系統(tǒng)、高清圖像處理等多個(gè)領(lǐng)域中發(fā)揮重要的作用。
2019-09-24 08:29:12
大規(guī)模集成電路的迅速發(fā)展,機(jī)器視覺技術(shù)得到了廣泛的應(yīng)用研究,取得了巨大的經(jīng)濟(jì)與社會(huì)效益。機(jī)器視覺系統(tǒng)主要由3部分組成:圖像的獲取、圖像的處理和分析、輸出或顯示。本文介紹了基于FPGA的一種機(jī)器視覺系統(tǒng),該系統(tǒng)采用
2019-05-05 08:30:00
關(guān)于高速視覺伺服系統(tǒng)你想知道都在這
2021-11-15 07:30:55
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場可編程門陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2021-04-28 06:14:48
有限的不足,而且提高了監(jiān)控資源的利用率,降低了監(jiān)控成本。 1 系統(tǒng)硬件結(jié)構(gòu) 采用DSP+FPGA的硬件結(jié)構(gòu)方案,利用DSP和FPGA控制MAX4312選通所需要的視頻通道,從而達(dá)到在多路視頻通道間進(jìn)行切換的目的。系統(tǒng)結(jié)構(gòu)框圖如
2012-12-12 17:00:21
會(huì)受一定的影響。?本文所提出的基于DSP+FPGA的控制系統(tǒng)方案,利用FPGA的容量大、可編程實(shí)現(xiàn)很多功能,結(jié)合DSP具有高速的信息處理能力的特點(diǎn),使得本控制系統(tǒng)非常簡潔,結(jié)構(gòu)靈活,通用性強(qiáng),系統(tǒng)也易于維護(hù)和擴(kuò)展。該方案基于軟件無線電的思想,是采用通用平臺(tái)的設(shè)計(jì)。?
2019-07-29 06:08:47
基于DSP和FPGA的高速串行通信系統(tǒng)設(shè)計(jì)
2015-03-16 15:47:04
為了實(shí)現(xiàn)—是彈武器瞄準(zhǔn)自動(dòng)化,本文設(shè)計(jì)了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計(jì)了CCD驅(qū)動(dòng)時(shí)序電路,采用
2014-11-07 14:54:07
基于DSP的嵌入式主動(dòng)視覺系統(tǒng)
2021-02-01 06:13:39
基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-06-27 17:23:53
濕度:5%~95%,非凝結(jié)軟件支持1.可選集成板級(jí)軟件開發(fā)包(BSP):2.DSP底層接口驅(qū)動(dòng);3.FPGA底層接口驅(qū)動(dòng);4.板級(jí)互聯(lián)接口驅(qū)動(dòng);5.基于SYS/BIOS的多核處理底層驅(qū)動(dòng);6.可根據(jù)客戶需求提供定制化算法與系統(tǒng)集成:應(yīng)用范圍1.機(jī)器視覺;2.光電信息處理;3.高速圖形處理;`
2017-12-16 15:51:55
使得高速模擬信號(hào)的數(shù)字處理得以可能。(個(gè)人理解OS:相對(duì)與DSP而言,FPGA在高速計(jì)算和可擴(kuò)展性方面具有更好的彈性)FPGA的彈性設(shè)計(jì)表現(xiàn)在使得每一個(gè)數(shù)字系統(tǒng)設(shè)計(jì)擁有最為高效的資源匹配。對(duì)一個(gè)有經(jīng)驗(yàn)的...
2021-07-23 08:06:59
DSP芯片組成并行處理系統(tǒng)。另外,為充分發(fā)揮 DSP芯片在復(fù)雜算法處理上的優(yōu)勢及FPGA在大數(shù)據(jù)量的底層算法上的優(yōu)勢,設(shè)計(jì)了一種基于FPGA控制的多DSP并行處理系統(tǒng)。1 系統(tǒng)設(shè)計(jì)基于FPGA控制的多
2019-05-21 05:00:19
高速傳輸,但DSP價(jià)格過于昂貴。而利用FPGA和USB接口芯片結(jié)合的方案,具有功耗低、時(shí)鐘頻率高、速度快、效率高、組合形式靈活等特點(diǎn),是單片機(jī)和DSP所無法比擬的。
2019-09-05 07:22:57
大規(guī)模集成電路的迅速發(fā)展,機(jī)器視覺技術(shù)得到了廣泛的應(yīng)用研究,取得了巨大的經(jīng)濟(jì)與社會(huì)效益。 機(jī)器視覺系統(tǒng)主要由3部分組成:圖像的獲取、圖像的處理和分析、輸出或顯示。本文介紹了基于FPGA的一種機(jī)器視覺系統(tǒng),該系統(tǒng)
2013-09-04 12:14:55
基于FPGA的超高速FFT硬件實(shí)現(xiàn)介紹了頻域抽取基二快速傅里葉運(yùn)算的基本原理;討論了基于FPGA達(dá)4 096點(diǎn)的大點(diǎn)數(shù)超高速FFT硬件系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)方法,當(dāng)多組大點(diǎn)數(shù)進(jìn)行FFT運(yùn)算時(shí),利用FPGA
2009-06-14 00:19:55
度、高可靠性等特點(diǎn),因此FPGA 應(yīng)用于高速多通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。本文設(shè)計(jì)的高速多通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)
2019-07-10 08:16:48
基于DSPEMIF口及FPGA設(shè)計(jì)并實(shí)現(xiàn)多DSP嵌入式系統(tǒng)
2015-03-16 15:45:52
的邏輯處理和控制算法,能實(shí)現(xiàn)多軸高速高精度的伺服控制。利用DSP與FPGA設(shè)計(jì)運(yùn)動(dòng)控制器,其中DSP用于運(yùn)動(dòng)軌跡規(guī)劃、速度控制及位置控制等功能;FPGA完成運(yùn)動(dòng)控制器的精插補(bǔ)功能,用于精確計(jì)算步進(jìn)電機(jī)或伺服驅(qū)動(dòng)元件的控制脈沖,同時(shí)接收并處理脈沖型位置反饋信號(hào)。那么,我們具體該怎么做呢?
2019-08-06 06:27:00
高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37
請(qǐng)問如何用DSP和FPGA構(gòu)建多普勒測量系統(tǒng)?
2021-04-14 06:41:02
DSP和FPGA的電源要求是什么?采用TPS5431×系列電壓轉(zhuǎn)換芯片設(shè)計(jì)數(shù)字電源系統(tǒng)
2021-04-09 06:39:47
通用多DSP目標(biāo)系統(tǒng)由那幾部分構(gòu)成?基于ISA總線的通用多DSP目標(biāo)系統(tǒng)
2021-04-13 06:06:57
如何將FPGA和與固定功能DSP結(jié)合起來使用,設(shè)計(jì)一個(gè)基于多普勒測量原理的非侵入式測量系統(tǒng)。
2021-05-06 06:24:48
越來越多行業(yè)的認(rèn)可。 機(jī)器視覺系統(tǒng)具有檢測、測量功能,可以用于檢測各種產(chǎn)品的缺陷,判斷及其選擇,及物體的尺寸測量。而對(duì)于微小尺寸的測量也是機(jī)器視覺系統(tǒng)的長處,它可以利用高倍鏡頭放大被測對(duì)象,使得測量
2020-12-10 16:35:15
橫河光測量儀器:多應(yīng)用測量系統(tǒng)AQ2200多應(yīng)用測量系統(tǒng)是各種光器件和光接收器的理想測量和評(píng)價(jià)系統(tǒng)。系統(tǒng)包含各種測量模塊:高穩(wěn)定光源、寬帶可調(diào)光源、高速低PDL光傳感器、高分辨率可調(diào)光衰減器、內(nèi)置碼
2018-08-30 10:05:37
Broadkey 6416板是一款高端的PCI總線數(shù)據(jù)采集卡,該卡可作軟件無線電數(shù)字中頻接收、數(shù)據(jù)采集、數(shù)據(jù)分析和信號(hào)處理等使用。該卡采用ADC+FPGA+DSP 的通用架構(gòu),都采用高速、高性能
2010-02-05 15:04:28
高速DSP系統(tǒng)PCB板的特點(diǎn)有哪些?設(shè)計(jì)高速DSP系統(tǒng)中的PCB板應(yīng)注意哪些問題?
2021-04-21 07:21:09
非常復(fù)雜,在許多情況下單個(gè) DSP 實(shí)現(xiàn)方案根本沒有足夠的處理能力。同時(shí),系統(tǒng)架構(gòu)也不能滿足多芯片系統(tǒng)帶來的成本、復(fù)雜性和功耗要求。FPGA 已成為需要高性能 DSP 功能的系統(tǒng)的理想選擇。事實(shí)上
2018-08-15 09:46:21
首先提出了一個(gè)通用DSP系統(tǒng)的設(shè)計(jì)方案,主要給出了FPGA在系統(tǒng)中的位置和作用。然后簡要介紹了FPGA的各個(gè)功能模塊,著重針對(duì)DSP和SDRAM接口進(jìn)行了討論,針對(duì)數(shù)據(jù)寬度和時(shí)鐘速率不匹配的特點(diǎn),提出雙狀態(tài)機(jī)
2019-05-17 07:00:13
設(shè)計(jì)了一種基于FPGA 和DSP 的光纖信號(hào)實(shí)時(shí)處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實(shí)現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實(shí)現(xiàn)傳感信號(hào)的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 介紹了一種基于DSP和FPGA的GPS-B碼時(shí)統(tǒng)終端系統(tǒng)的設(shè)計(jì)方案,提出了一種利用FPGA對(duì)IRIG-B碼進(jìn)行解碼的設(shè)計(jì)方法。詳細(xì)論述了具體的設(shè)計(jì)方案及軟硬件的實(shí)現(xiàn)。通過將快速的DSP與FPGA相結(jié)
2010-02-24 13:48:49
22 摘要:以FPGA為核心的高速高精度的頻率測量,不同于常用測頻法和測周期法。本文介紹的測頻方法,不僅消除了直接測頻方法中對(duì)測量頻率需要采用分段測試的局
2009-06-20 15:08:40
843 
FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用
概 述在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無法比擬的優(yōu)勢。FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬
2010-03-30 10:51:15
881 
捅要:為了實(shí)現(xiàn)是彈武器瞄準(zhǔn)自動(dòng)化,本文設(shè)計(jì)了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計(jì)了CCD驅(qū)動(dòng)時(shí)序電路,采用PsPICE設(shè)計(jì)了可以
2011-02-25 13:48:05
187 摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSP與FPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSP與FPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:34
98 為滿足導(dǎo)航系統(tǒng)設(shè)計(jì)的小型化、實(shí)時(shí)性要求,本文提出了一種基于FPGA + DSP 的實(shí)現(xiàn)方案。該方案的設(shè)計(jì)思路是:將FPGA 映射到DSP EMIF 的一段地址空間,并用FPGA 來完成多通道信號(hào)的采集; DSP 根
2011-09-13 14:32:08
77 基于DSP和FPGA技術(shù)的細(xì)胞圖像采集系統(tǒng)設(shè)計(jì)
2016-08-26 12:57:52
15 基于DSP和FPGA的多頻聲納采集系統(tǒng)設(shè)計(jì)_劉寅
2017-03-19 11:45:23
0 基于FPGA和DSP網(wǎng)絡(luò)單向時(shí)延測量系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)_唐旭
2017-03-19 11:38:26
0 基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷
2017-03-16 09:28:51
2 高速PCB設(shè)計(jì)之DSP系統(tǒng)的降噪技術(shù)
2017-08-28 08:53:38
9 本系統(tǒng)通過選用FPGA+DSP相配合的方式,同時(shí)利用了兩種芯片的性能優(yōu)勢,既保證系統(tǒng)的執(zhí)行速度,也能保證可靠的邏輯控制。該系統(tǒng)實(shí)現(xiàn)了6路1 M大小視頻圖像信號(hào)的同時(shí)采集和處理,由FPGA1對(duì)系統(tǒng)
2017-09-06 10:16:51
6 基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:31
19 基于FPGA的高速DSP與液晶模塊接口的實(shí)現(xiàn)
2017-10-19 13:46:23
3 基于FPGA_DSP的智能車全景視覺系統(tǒng)
2017-10-19 13:52:03
7 說明如何將FPGA和與固定功能DSP結(jié)合起來使用,設(shè)計(jì)一個(gè)基于多普勒測量原理的非侵入式測量系統(tǒng)。 圖1:電子束聚集技術(shù)。 傳統(tǒng)上,大量的應(yīng)用設(shè)計(jì)使用專門的數(shù)字信號(hào)處理(DSP)芯片或?qū)S脴?biāo)準(zhǔn)產(chǎn)品(ASSP)并通過信號(hào)處理算法來處理數(shù)字信息,濾波、視頻處
2017-10-23 11:33:12
0 隨著高性能信號(hào)處理系統(tǒng)對(duì)運(yùn)算速度、通信速率等要求的不斷提高,單獨(dú)的處理器(如FPGA或DSP)無法滿足高速實(shí)時(shí)信號(hào)處理的需求。TI公司的多核DSP處理性能強(qiáng)大,但是并行性不強(qiáng),難以適應(yīng)計(jì)算異常密集
2017-11-17 03:11:01
28796 
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場可編程門陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2017-11-18 12:34:02
4034 
針對(duì)噴油器霧化粒徑測量系統(tǒng)實(shí)時(shí)數(shù)據(jù)處理的特點(diǎn),將FPGA技術(shù)與DSP技術(shù)相結(jié)合,研究一種基于FPGA和DSP的電控噴油器粒徑檢測系統(tǒng);為滿足動(dòng)態(tài)測量的要求,設(shè)計(jì)了應(yīng)用高性能的多路開關(guān)和超低輸入偏置電流運(yùn)放的多通道微電流高速采集板;詳細(xì)介紹了檢測系統(tǒng)中基于FPGA和DSP的軟硬件設(shè)計(jì)和工作原理。
2017-12-06 17:03:04
1728 
本文主要介紹了一種基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì),FPGA通常作為一種調(diào)度使用,圖像處理算法實(shí)現(xiàn)主要靠高速處理信號(hào)處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進(jìn)入DSP,處理后輸出相應(yīng)參數(shù)即可,在實(shí)時(shí)視頻圖像處理中大量圖像數(shù)據(jù)只需通過EMIF輸入,且輸出數(shù)據(jù)量較小可以實(shí)時(shí)完成。
2017-12-25 10:24:21
3380 
整個(gè)系統(tǒng)的組成如圖1所示。當(dāng)啟爆電路在DSP和FPGA的控制下啟爆時(shí),感應(yīng)線圈取出啟爆電流,首先是高速數(shù)據(jù)采集與存儲(chǔ)電路,以FPGA為核心,對(duì)數(shù)據(jù)進(jìn)行高速采集與存儲(chǔ)。數(shù)據(jù)存儲(chǔ)完畢,FPGA發(fā)信號(hào)告知DSP采集完畢,開始對(duì)采集的數(shù)據(jù)進(jìn)行相關(guān)的處理。
2018-10-07 12:03:03
2980 
采集。FPGA實(shí)時(shí)采集、更新飛機(jī)輪速信號(hào),DSP進(jìn)行算法處理,并實(shí)時(shí)監(jiān)控FPGA 的運(yùn)行狀態(tài),一旦發(fā)生故障即復(fù)位FPGA。在滿足系統(tǒng)實(shí)時(shí)、可靠的同時(shí),提高了整個(gè)測量系統(tǒng)的安全性。通過軟件優(yōu)化和反復(fù)驗(yàn)證,調(diào)試結(jié)果表明該系統(tǒng)運(yùn)行可靠,可以精準(zhǔn)
2018-11-07 16:15:04
3 介紹了1種基于FPGA和DSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:24
18 設(shè)計(jì)了一套高速線陣CCD信號(hào)采集系統(tǒng),采用FPGA+DSP的數(shù)字處理方案,能滿足光信號(hào)的實(shí)時(shí)識(shí)別和處理,可用于研究靜態(tài)和動(dòng)態(tài)小粒子的光散射彩虹特性。
2019-11-21 17:32:39
24 ,其底板采用沉金無鉛工藝的8層板設(shè)計(jì),適用于雷達(dá)聲納、視頻通信系統(tǒng)、電力采集、光纜普查儀、醫(yī)用儀器、機(jī)器視覺等高速數(shù)據(jù)采集和處理領(lǐng)域。核心板在內(nèi)部通過I2C、EMIF16、SRIO通信接口將DSP
2020-02-12 13:42:30
3657 已成為視覺測量領(lǐng)域的一個(gè)發(fā)展趨勢。本文主要研究高速實(shí)時(shí)圖像處理系統(tǒng)中的圖像采集、處理技術(shù),采用FPGA和通用DSP相結(jié)合的方法,充分發(fā)揮FPGA加通用DSP結(jié)構(gòu)的靈活性及實(shí)時(shí)處理能力。
2020-07-28 17:03:04
1135 
隨著集成電路技術(shù)的發(fā)展,FPGA和DSP以及ARM以其體積小、速度快、功耗低、設(shè)計(jì)靈活、利于系統(tǒng)集成、擴(kuò)展升級(jí)等優(yōu)點(diǎn),被廣泛地應(yīng)用于高速數(shù)字信號(hào)傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿足實(shí)時(shí)性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢,本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應(yīng)用。
2021-04-24 09:04:49
4553 
基于FPGA和DSP的機(jī)載圖形顯示系統(tǒng)
2021-06-08 10:48:08
36 高速視覺測量系統(tǒng)關(guān)鍵技術(shù)及研究綜述
2021-06-16 10:16:10
15
評(píng)論