一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>AFDX-ES SoC驗(yàn)證平臺(tái)的構(gòu)建與實(shí)現(xiàn)

AFDX-ES SoC驗(yàn)證平臺(tái)的構(gòu)建與實(shí)現(xiàn)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

Incisive 12.2版本融入Cadence驗(yàn)證IP,SoC驗(yàn)證效率提高50%

Cadence設(shè)計(jì)系統(tǒng)公司公布一個(gè)新版的尖端功能驗(yàn)證平臺(tái)與方法學(xué),擁有全套最新增強(qiáng)功能,與之前發(fā)布的版本相比,可將SoC驗(yàn)證效率提高一倍。 Incisive ?12.2提供了兩倍性能,全新Incisive調(diào)試分析器產(chǎn)品,全新低功耗建模,以及當(dāng)今復(fù)雜IP與SoC高效驗(yàn)證所需的數(shù)百種其他功能。
2013-01-27 10:44:381437

基于FPGA的AFDX終端系統(tǒng)模塊設(shè)計(jì)

本文在研究航空全雙工交換式以太網(wǎng)實(shí)時(shí)傳輸協(xié)議的基礎(chǔ)上,研究了帶有CPCI接口的AFDX終端板卡通訊模塊的設(shè)計(jì),充分利用PCI總線傳輸速度快和CPCI接口支持熱插拔的特點(diǎn),使得設(shè)計(jì)能滿足雙冗余AFDX的高速數(shù)據(jù)傳輸,使用方便和設(shè)備體積相對(duì)較小,便于攜帶,該板卡已經(jīng)實(shí)現(xiàn)AFDX通信協(xié)議并批量生產(chǎn)銷售。
2014-03-06 11:04:132386

SOC設(shè)計(jì)與驗(yàn)證流程是什么?

為什么verilog可以描述硬件?在SOC設(shè)計(jì)中使用verilog,和FPGA為對(duì)象使用verilog,有什么區(qū)別?SOC流程和FPGA流程的不同之處在哪里?
2021-06-21 07:02:59

SoC驗(yàn)證平臺(tái)的FPGA綜合怎么實(shí)現(xiàn)?

先進(jìn)的設(shè)計(jì)與仿真驗(yàn)證方法成為SoC設(shè)計(jì)成功的關(guān)鍵。一個(gè)簡(jiǎn)單可行的SoC驗(yàn)證平臺(tái),可以加快SoC系統(tǒng)的開(kāi)發(fā)與驗(yàn)證過(guò)程。FPGA器件的主要開(kāi)發(fā)供應(yīng)商都針對(duì)自己的產(chǎn)品推出了SoC系統(tǒng)的開(kāi)發(fā)驗(yàn)證平臺(tái),如
2019-10-11 07:07:07

SoC驗(yàn)證未來(lái)將朝什么方向發(fā)展?

SoC驗(yàn)證超越了常規(guī)邏輯仿真,但用于加速SoC驗(yàn)證的廣泛應(yīng)用的三種備選方法不但面臨可靠性問(wèn)題,而且難以進(jìn)行權(quán)衡。而且,最重要的問(wèn)題還在于硬件加速訪問(wèn)權(quán)限、時(shí)機(jī)及其穩(wěn)定性。
2019-11-11 06:37:11

SoC設(shè)計(jì)與驗(yàn)證整合

由于片上系統(tǒng)(SoC)設(shè)計(jì)變得越來(lái)越復(fù)雜,驗(yàn)證面臨著巨大的挑戰(zhàn)。大型團(tuán)隊(duì)不斷利用更多資源來(lái)尋求最高效的方法,從而將新的方法學(xué)與驗(yàn)證整合在一起,并最終將設(shè)計(jì)與驗(yàn)證整合在一起。雖然我們知道實(shí)現(xiàn)驗(yàn)證計(jì)劃
2019-07-11 07:35:58

IC驗(yàn)證"UVM驗(yàn)證平臺(tái)"組成(三)

驗(yàn)證用于找出DUT中的bug,這個(gè)過(guò)程通常是把DUT放入一個(gè)驗(yàn)證平臺(tái)中來(lái)實(shí)現(xiàn)的。一個(gè)驗(yàn)證平臺(tái)實(shí)現(xiàn)如下基本功能:驗(yàn)證平臺(tái)要模擬DUT的各種真實(shí)使用情況,這意味著要給DUT施加各種激勵(lì),有正常的激勵(lì)
2020-12-02 15:21:34

IC驗(yàn)證平臺(tái)

IC驗(yàn)證平臺(tái)
2021-08-09 07:39:47

Veloce平臺(tái)在大規(guī)模SOC仿真驗(yàn)證中的應(yīng)用

Graphics公司Veloce驗(yàn)證平臺(tái)在超大規(guī)模IC系統(tǒng)中仿真驗(yàn)證的應(yīng)用。借助Veloce的高速和大容量的特性,極大的提高功能驗(yàn)證的效率,解決由于芯片規(guī)模大FPGA無(wú)法驗(yàn)證的問(wèn)題,保證芯片的按時(shí)投片
2010-05-28 13:41:35

一個(gè)優(yōu)秀的SOC驗(yàn)證環(huán)境應(yīng)該具備哪些功能呢

小編前段時(shí)間幫客戶找到一些人解決了SOC驗(yàn)證環(huán)境的問(wèn)題。在招人的時(shí)候我們和不少人進(jìn)行了溝通交流,從中發(fā)現(xiàn)SOC驗(yàn)證環(huán)境一千家公司有一千家公司的做法。那么一個(gè)優(yōu)秀的SOC驗(yàn)證環(huán)境應(yīng)該具備哪些功能呢
2022-05-31 11:39:18

什么是AFDX發(fā)送接收模塊?AFDX模塊的發(fā)送與接收過(guò)程是怎樣的

什么是AFDX發(fā)送接收模塊?AFDX模塊的發(fā)送與接收過(guò)程是怎樣的?MII模塊是什么?如何對(duì)MII模塊進(jìn)行仿真?CRC校驗(yàn)?zāi)K是什么?CRC模塊的校驗(yàn)過(guò)程是怎樣的?
2021-08-23 06:26:40

什么是SoC驗(yàn)證平臺(tái)自動(dòng)化電路仿真?zhèn)慑e(cuò)功能?

隨著系統(tǒng)芯片(SoC)設(shè)計(jì)的體積與復(fù)雜度持續(xù)升高,驗(yàn)證作業(yè)變成了瓶頸:占了整個(gè)SoC研發(fā)過(guò)程中70%的時(shí)間。因此,任何能夠降低驗(yàn)證成本并能更早實(shí)現(xiàn)驗(yàn)證sign-off的方法都是眾人的注目焦點(diǎn)。
2019-08-26 07:06:04

以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺(tái) 自動(dòng)化電路仿真?zhèn)慑e(cuò)功能

制化FPGA原型板驗(yàn)證效率的創(chuàng)新方法,自動(dòng)化現(xiàn)有的電路仿真(in-circuit emulation)偵錯(cuò)功能,并提供更高的FPGA能見(jiàn)度。這個(gè)以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺(tái)對(duì)工研院而言是前景看好
2011-07-24 09:47:50

使用Labview寫(xiě)AFDX協(xié)議的打開(kāi)、發(fā)送、接收、關(guān)閉子vi。

使用Labview寫(xiě)AFDX協(xié)議的打開(kāi)、發(fā)送、接收、關(guān)閉子vi。該怎么寫(xiě)或者說(shuō)怎么才能在labview中實(shí)現(xiàn)afdx通信。
2019-07-27 10:15:14

創(chuàng)新SoC網(wǎng)絡(luò)平臺(tái)Axxia如何為移動(dòng)寬帶提速的?

創(chuàng)新SoC網(wǎng)絡(luò)平臺(tái)Axxia如何為移動(dòng)寬帶提速的?
2021-05-25 06:42:54

利用RC1000和SoC設(shè)計(jì)展示評(píng)估平臺(tái)RC200搭建一個(gè)原型驗(yàn)證系統(tǒng)的樣機(jī)?

SoC原型的Handel-C描述及其實(shí)現(xiàn)流程是怎樣的?利用RC1000和SoC設(shè)計(jì)展示評(píng)估平臺(tái)RC200搭建一個(gè)原型驗(yàn)證系統(tǒng)的樣機(jī)?
2021-05-28 06:15:18

基于FPGA的AFDX端系統(tǒng)協(xié)議芯片的設(shè)計(jì)與實(shí)現(xiàn)

,基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX端系統(tǒng)協(xié)議芯片和相應(yīng)AFDX端系統(tǒng)板卡的設(shè)計(jì)方案,并給出關(guān)鍵模塊的具體實(shí)現(xiàn);通過(guò)對(duì)端系統(tǒng)協(xié)議芯片進(jìn)行測(cè)試驗(yàn)證,證明該端系統(tǒng)協(xié)議芯片
2010-05-13 09:09:08

基于VMM驗(yàn)證方法學(xué)的MCU驗(yàn)證環(huán)境實(shí)現(xiàn)方法介紹

1 簡(jiǎn)介隨著設(shè)計(jì)的復(fù)雜程度不斷增加,要求把更多的資源放到驗(yàn)證上,不但要求驗(yàn)證能夠覆蓋所有的功能,還希望能夠給出大量的異常情況來(lái)檢查DUT對(duì)應(yīng)異常的處理狀態(tài),這在傳統(tǒng)測(cè)試方法下往往是難以實(shí)現(xiàn)的。此外
2019-07-03 07:40:26

基于VMM的驗(yàn)證環(huán)境的驗(yàn)證MCU指令實(shí)現(xiàn)設(shè)計(jì)

1 簡(jiǎn)介 隨著設(shè)計(jì)的復(fù)雜程度不斷增加,要求把更多的資源放到驗(yàn)證上,不但要求驗(yàn)證能夠覆蓋所有的功能,還希望能夠給出大量的異常情況來(lái)檢查DUT對(duì)應(yīng)異常的處理狀態(tài),這在傳統(tǒng)測(cè)試方法下往往是難以實(shí)現(xiàn)的。此外
2019-07-01 08:15:47

如何構(gòu)建TD-SCDMA協(xié)議測(cè)試平臺(tái)?

的道路依然坎坷,其中終端設(shè)備的測(cè)試問(wèn)題已經(jīng)成為了TD-SCDMA產(chǎn)業(yè)化發(fā)展的瓶頸。如何構(gòu)建TD-SCDMA協(xié)議測(cè)試平臺(tái)?對(duì)準(zhǔn)確地驗(yàn)證移動(dòng)終端設(shè)備的各項(xiàng)技術(shù)和性能要求具有哪些意義? 
2019-08-12 07:43:13

如何構(gòu)建基于LEON開(kāi)源軟核的SoC平臺(tái)

導(dǎo)航系統(tǒng)SoC芯片設(shè)計(jì)的要求有什么?如何構(gòu)建基于LEON開(kāi)源軟核的SoC平臺(tái)
2021-05-27 06:18:16

如何設(shè)計(jì)和驗(yàn)證SoC

的,因?yàn)橐坏┠阕龅?,就可以金石為開(kāi)?!笔聦?shí)上,設(shè)計(jì)和驗(yàn)證SoC并非易事。一個(gè)原因源于選擇和靈活性,凡事有利必有弊,組裝芯片也如此。例如,就ARM而言,企業(yè)既可購(gòu)買由英國(guó)公司設(shè)計(jì)的現(xiàn)成處理器,也可自己構(gòu)建運(yùn)行
2017-04-05 14:17:46

尋找一個(gè)現(xiàn)成的PMSM控制算法驗(yàn)證平臺(tái)

盡快完成控制算法的驗(yàn)證,所以如果有現(xiàn)成的驗(yàn)證方案更好。我自己搭建平臺(tái)是可以的,但是預(yù)算有限,并且時(shí)間上也來(lái)不及了。我對(duì)平臺(tái)的要求是比較簡(jiǎn)單的,能跑出來(lái)結(jié)果就行。具體要求如下:1 能測(cè)量三相的相電流;2 有位置編碼器,能進(jìn)行實(shí)現(xiàn)FOC控制;3 能得到電流、電壓、位置、速度的曲線圖。
2019-12-23 16:25:38

怎么實(shí)現(xiàn)基于CPCI接口的AFDX終端測(cè)試板卡通訊模塊設(shè)計(jì)?

本文在研究航空全雙工交換式以太網(wǎng)(Avionics Full Duplex Switched Ethernet,AFDX)實(shí)時(shí)傳輸協(xié)議的基礎(chǔ)上,分析了基于CPCI接口的雙冗余AFDX終端測(cè)試系統(tǒng)
2021-05-24 06:18:58

怎么構(gòu)建一種基于FPGA的NoC驗(yàn)證平臺(tái)?

本文提出了一種基于FPGA的NoC驗(yàn)證平臺(tái)。詳細(xì)討論了該驗(yàn)證平臺(tái)中FPGA硬件平臺(tái)和NoC軟件的基本功能,并闡述了TG/R,MPU,MPI以及NoC軟件的可重用性等特點(diǎn)。通過(guò)一個(gè)實(shí)例仿真驗(yàn)證的結(jié)果說(shuō)明了該驗(yàn)證平臺(tái)的基本功能和優(yōu)越性。
2021-05-06 07:20:48

怎樣去構(gòu)建一種SoC系統(tǒng)驗(yàn)證平臺(tái)

SoC系統(tǒng)驗(yàn)證平臺(tái)總體框架是怎樣的?SoC系統(tǒng)驗(yàn)證平臺(tái)如何去構(gòu)建
2021-04-28 07:13:41

怎樣用C語(yǔ)言去啟動(dòng)SOC驗(yàn)證環(huán)境呢

chip_agt 接管CPU出來(lái)的總線。總而言之做法就是通過(guò)UVM去接管系統(tǒng)的總線。這樣我們可以bypass boot的過(guò)程,并且還可以實(shí)現(xiàn)IP的驗(yàn)證環(huán)境在SOC驗(yàn)證環(huán)境中復(fù)用。如果我們對(duì)C代碼進(jìn)行一些封裝
2022-06-17 14:41:50

打碼平臺(tái)是如何高效的破解市面上各家驗(yàn)證平臺(tái)的各種形式驗(yàn)證碼的?

驗(yàn)證碼與打碼平臺(tái)的對(duì)抗講起。何為打碼平臺(tái)?打碼平臺(tái)的基本原理是利用人工智能技術(shù)實(shí)現(xiàn)對(duì)驗(yàn)證碼設(shè)計(jì)原理的突破。其工作流程如下圖所示:以前黑灰產(chǎn)要想獲取數(shù)據(jù),首先會(huì)向自己想要獲取的數(shù)據(jù)頁(yè)面發(fā)送請(qǐng)求,若該數(shù)據(jù)頁(yè)面
2022-11-01 15:21:22

探究始于驗(yàn)證體系結(jié)構(gòu)的SoC IP方法

SoC與IP有什么關(guān)系?如何去驗(yàn)證IP?
2021-04-28 06:02:37

有什么方法可以進(jìn)行混合信號(hào)SoC的全芯片驗(yàn)證嗎?

請(qǐng)問(wèn)一下,如何利用AMSVF來(lái)進(jìn)行混合信號(hào)SoC的全芯片驗(yàn)證
2021-05-06 07:56:08

求一種數(shù)?;旌?b class="flag-6" style="color: red">SoC設(shè)計(jì)協(xié)同仿真的驗(yàn)證方法

固網(wǎng)短信電話專用SoC芯片介紹一種數(shù)?;旌?b class="flag-6" style="color: red">SoC設(shè)計(jì)協(xié)同仿真的驗(yàn)證方法
2021-04-23 06:06:39

采用FPGA實(shí)現(xiàn)AFDX終端系統(tǒng)模塊設(shè)計(jì)

  1 引言  本文在研究航空全雙工交換式以太網(wǎng)(Avionics Full Duplex Switched Ethernet,AFDX)實(shí)時(shí)傳輸協(xié)議的基礎(chǔ)上,分析了基于CPCI接口的雙冗余AFDX
2019-06-20 06:47:12

高頻RFID芯片的FPGA原型驗(yàn)證平臺(tái)設(shè)計(jì)及驗(yàn)證

的RFID系統(tǒng),用FPGA原型驗(yàn)證平臺(tái)替代上述的電子標(biāo)簽芯片(Tag),使用上層的應(yīng)用軟件開(kāi)發(fā)驗(yàn)證激勵(lì)。通過(guò)閱讀器與FPGA原型驗(yàn)證平臺(tái)進(jìn)行通信來(lái)實(shí)現(xiàn)對(duì)FPGA中的數(shù)字邏輯進(jìn)行驗(yàn)證的目的。圖1是典型的RFID芯片的FPGA原型驗(yàn)證環(huán)境原理圖。
2019-05-29 08:03:31

星載可重構(gòu)計(jì)算機(jī)硬件驗(yàn)證平臺(tái)設(shè)計(jì)

隨著片上系統(tǒng)SOC設(shè)計(jì)技術(shù)與大規(guī)??删幊踢壿嬈骷陌l(fā)展,嵌人式處理器在可編程器件卜的實(shí)現(xiàn)得到了廣泛的應(yīng)用介紹了一款基于Virt-111 XC2V3001〕的星載可重構(gòu)計(jì)算機(jī)硬件驗(yàn)證平臺(tái)
2009-03-14 18:18:3531

AFDX端系統(tǒng)關(guān)鍵技術(shù)的研究與實(shí)現(xiàn)

分析AFDX 協(xié)議關(guān)鍵技術(shù),圍繞其端系統(tǒng)的構(gòu)建,給出一個(gè)實(shí)用的AFDX 端系統(tǒng)架構(gòu)。針對(duì)AFDX 的地址映射和實(shí)時(shí)性機(jī)制,提出AFDX 端系統(tǒng)關(guān)鍵模塊的發(fā)送協(xié)議處理算法和流量整形綜合調(diào)
2009-03-16 18:26:3539

SoC芯片驗(yàn)證技術(shù)的研究

近幾年來(lái),SoC 技術(shù)已經(jīng)得到了迅速的發(fā)展,隨之而來(lái)的是 SoC 設(shè)計(jì)的驗(yàn)證也變得更加復(fù)雜,花費(fèi)的時(shí)間和人力成倍增加。一個(gè)SoC 芯片的驗(yàn)證可能會(huì)用到多種驗(yàn)證技術(shù),常用的 SoC
2009-08-31 10:33:2524

SoC設(shè)計(jì)中采用ESL設(shè)計(jì)和驗(yàn)證方法

ESL 設(shè)計(jì)和驗(yàn)證方法使設(shè)計(jì)工程師能夠?qū)W⒂谀切┙o產(chǎn)品及IP 帶來(lái)差異化和價(jià)值的系統(tǒng)設(shè)計(jì)屬性,即功能性和性能。本文討論電子系統(tǒng)級(jí)(ESL)設(shè)計(jì)和驗(yàn)證方法學(xué)在系統(tǒng)級(jí)芯片(SoC)設(shè)
2009-11-30 16:15:1533

SoC驗(yàn)證環(huán)境搭建方法的研究

本文從SoC (System on a Chip)驗(yàn)證環(huán)境外在的框架結(jié)構(gòu)、內(nèi)在的驗(yàn)證數(shù)據(jù)的組織與管理和體現(xiàn)其工作原理的系統(tǒng)腳本的設(shè)計(jì)思想三方面出發(fā),討論SoC 驗(yàn)證環(huán)境的搭建方法,并搭建的驗(yàn)證環(huán)
2009-12-14 09:52:5822

基于SOC的USB主設(shè)備的軟硬件協(xié)同驗(yàn)證

基于SOC 的USB 主設(shè)備的軟硬件協(xié)同驗(yàn)證李棟1,李正衛(wèi)2(桂林電子科技大學(xué)通信與信息工程系,廣西 桂林 541004)摘 要:本文首先介紹了SOC 軟硬件協(xié)同驗(yàn)證方法及其平臺(tái)Seamless
2009-12-14 11:31:2115

一種基于事務(wù)的SoC功能驗(yàn)證方法

本文介紹了基于事務(wù)的SoC驗(yàn)證方法,詳細(xì)說(shuō)明了事務(wù)、事務(wù)處理器的概念和事務(wù)級(jí)驗(yàn)證平臺(tái)的功能結(jié)構(gòu)。Synopsys公司的RVM驗(yàn)證方法學(xué)是當(dāng)前比較流行的基于事務(wù)的SoC驗(yàn)證方法,文中詳細(xì)
2010-02-24 11:44:048

基于ARM9的AFDX-ES SoC驗(yàn)證平臺(tái)構(gòu)建實(shí)現(xiàn)

SoC軟硬件協(xié)同設(shè)計(jì)方法學(xué)及驗(yàn)證方法學(xué)為指導(dǎo),系統(tǒng)介紹了以ARM9為核心的AFDX-ES SoC設(shè)計(jì)過(guò)程中,軟硬件協(xié)同設(shè)計(jì)和驗(yàn)證平臺(tái)構(gòu)建過(guò)程及具體實(shí)施。應(yīng)用實(shí)踐表明該平臺(tái)具有良
2010-11-22 15:18:5256

基于FPGA的NoC驗(yàn)證平臺(tái)構(gòu)建

針對(duì)基于軟件仿真片上網(wǎng)絡(luò)NoC(Network on Chip)效率低的問(wèn)題,提出基于FPGA的NoC驗(yàn)證平臺(tái)構(gòu)建方案。該平臺(tái)集成可重用的流量產(chǎn)生器TG(Traffic Generation),流量接收器TR(Traffic Receiver)
2011-01-04 16:24:3812

設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型

設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型 設(shè)計(jì)用于SoC集成的復(fù)雜模擬及射頻模塊是一項(xiàng)艱巨任務(wù)。本文介紹的采用基于性能指標(biāo)規(guī)格來(lái)優(yōu)化設(shè)計(jì)(如PLL或ADC等)的方
2009-12-26 14:38:13557

AEMB軟核處理器設(shè)計(jì)的SoC系統(tǒng)驗(yàn)證平臺(tái)

AEMB軟核處理器設(shè)計(jì)的SoC系統(tǒng)驗(yàn)證平臺(tái) 本文采用OpenCores組織所發(fā)布的32位微處理器AEMB作為SoC系統(tǒng)的控制中心,通過(guò)Wishbone總線互聯(lián)規(guī)范將OpenCores組織
2010-05-24 11:02:58802

用于SoC驗(yàn)證的(UVM)開(kāi)源參考流程使EDA360的SoC

全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司,今天宣布了業(yè)界最全面的用于系統(tǒng)級(jí)芯片(SoC驗(yàn)證的通用驗(yàn)證方法學(xué)(UVM)開(kāi)源參考流程。為了配合Cadence EDA360中SoC實(shí)現(xiàn)能力的策略,
2010-06-28 08:29:142240

AFDX端系統(tǒng)的Linux驅(qū)動(dòng)程序設(shè)計(jì)

為了滿足航空電子系統(tǒng)對(duì)確定性和實(shí)時(shí)性的要求,針對(duì)AFDX端系統(tǒng)硬件結(jié)構(gòu),功能需求和Linux驅(qū)動(dòng)程序的特點(diǎn),提出了一種滿足AFDX協(xié)議的Linux內(nèi)核態(tài)驅(qū)動(dòng)程序的實(shí)現(xiàn)方法。在Linux內(nèi)核態(tài)驅(qū)
2011-04-12 16:11:5540

基于FPGA的SoC驗(yàn)證平臺(tái)實(shí)現(xiàn)電路仿真?zhèn)慑e(cuò)

臺(tái)灣工業(yè)技術(shù)研究院提出一種能夠顯著提升客制化FPGA原型板驗(yàn)證效率的創(chuàng)新方法,自動(dòng)化現(xiàn)有的 電路仿真 (in-circuit emulation)偵錯(cuò)功能,并提供更高的FPGA能見(jiàn)度。這個(gè)以FPGA為基礎(chǔ)的SoC驗(yàn)
2011-09-09 11:35:24871

龍芯處理器IP核的FPGA驗(yàn)證平臺(tái)設(shè)計(jì)

本文利用Altera公司的FPGA開(kāi)發(fā)工具對(duì)皋于國(guó)產(chǎn)龍芯I號(hào)處理器IP核的SoC芯片進(jìn)行ASIC流片前的系統(tǒng)驗(yàn)證,全實(shí)時(shí)方式運(yùn)行協(xié)同設(shè)計(jì)所產(chǎn)生的硬件代碼和軟件代碼,構(gòu)建一個(gè)可獨(dú)立運(yùn)行、可現(xiàn)場(chǎng)
2012-04-21 15:22:013161

基于OVM驗(yàn)證平臺(tái)的IP芯片驗(yàn)證

  芯片驗(yàn)證的工作量約占整個(gè)芯片研發(fā)的70%,已然成為縮短芯片上市時(shí)間的瓶頸。應(yīng)用OVM方法學(xué)搭建SoC設(shè)計(jì)中的DMA IP驗(yàn)證平臺(tái),可有效提高驗(yàn)證效率。
2012-06-20 09:03:292627

U盤(pán)SoC的設(shè)計(jì)與實(shí)現(xiàn)

設(shè)計(jì)和實(shí)現(xiàn)了U盤(pán)SoC。本系統(tǒng)包括USB CORE和已驗(yàn)證過(guò)的CPU核、Nandflash、UDC_Control等模塊,模塊間通過(guò)總線進(jìn)行通信。其中USB CORE為本文設(shè)計(jì)的重點(diǎn),用Verilog HDL語(yǔ)言實(shí)現(xiàn),同時(shí)并為此設(shè)計(jì)搭
2013-01-08 18:28:3754

航電AFDX總線監(jiān)控器的設(shè)計(jì)和實(shí)現(xiàn)

AFDX( Avionics Full Duplex Switch Ethernet)是空客公司首先提出的, 在商用以太網(wǎng)技術(shù)的基礎(chǔ)上,通過(guò)增加特殊功能來(lái)保證航空應(yīng)用的確定性和可靠性,是目前最先進(jìn)的機(jī)載通信網(wǎng)絡(luò)。文中針
2013-02-22 15:24:4050

基于LEON3的SoC平臺(tái)搭建與流水燈控制驗(yàn)證

隨著芯片設(shè)計(jì)技術(shù)的快速發(fā)展,基于SoC的開(kāi)發(fā)平臺(tái)已成為IC設(shè)計(jì)業(yè)界的熱點(diǎn),對(duì)SoC應(yīng)用設(shè)計(jì)平臺(tái)需求越來(lái)越多,同時(shí)對(duì)其性能要求也越來(lái)越高。因此本文提出了一種基于LEON3的精簡(jiǎn)的,靈
2013-03-13 16:29:1954

AFDX以太網(wǎng)冗余管理的算法設(shè)計(jì)

為了實(shí)現(xiàn)AFDX以太網(wǎng)的冗余發(fā)送功能,文中通過(guò)研究AFDX以太網(wǎng)協(xié)議,分析AFDX冗余調(diào)度管理的概念和冗余發(fā)送過(guò)程中順序號(hào)的定義與作用,根據(jù)順序號(hào)的定義來(lái)分析數(shù)序號(hào)在接收端與發(fā)送
2013-07-24 15:42:4721

SoC多語(yǔ)言協(xié)同驗(yàn)證平臺(tái)技術(shù)研究

SoC基于IP設(shè)計(jì)的特點(diǎn)使驗(yàn)證項(xiàng)目中多語(yǔ)言VIP(Verification IP)協(xié)同驗(yàn)證的需求不斷增加,給驗(yàn)證工作帶來(lái)了很大的挑戰(zhàn)。為了解決多語(yǔ)言VIP在SoC驗(yàn)證環(huán)境靈活重用的問(wèn)題。提出了一種
2015-12-31 09:25:1312

AFDX交換機(jī)警管算法研究及實(shí)現(xiàn)

AFDX交換機(jī)警管算法研究及實(shí)現(xiàn)_張栩培
2017-01-03 18:00:370

基于AFDX的航電激勵(lì)系統(tǒng)的研究_詹湘琳

基于AFDX的航電激勵(lì)系統(tǒng)的研究_詹湘琳
2017-01-19 21:54:152

構(gòu)建SoC系統(tǒng)中PL讀寫(xiě)DDR3

  構(gòu)建SoC系統(tǒng),畢竟是需要實(shí)現(xiàn)PS和PL間的數(shù)據(jù)交互,如果PS與PL端進(jìn)行數(shù)據(jù)交互,可以直接設(shè)計(jì)PL端為從機(jī),PS端向PL端的reg寫(xiě)入數(shù)據(jù)即可,本節(jié)研究如何再實(shí)現(xiàn)PL端對(duì)DDR3的讀寫(xiě)操作。
2017-09-18 11:08:5523

基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證過(guò)程和方法

設(shè)計(jì)了一種基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證方法,介紹了此FPGA驗(yàn)證軟硬件平臺(tái)及軟硬件協(xié)同驗(yàn)證架構(gòu),討論和分析了利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證SoC系統(tǒng)的過(guò)程和方法。利用此軟硬件協(xié)同驗(yàn)證
2017-11-17 03:06:0113138

利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證SoC系統(tǒng)的過(guò)程和方法

設(shè)計(jì)了一種基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證方法,介紹了此FPGA驗(yàn)證軟硬件平臺(tái)及軟硬件協(xié)同驗(yàn)證架構(gòu),討論和分析了利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證SoC系統(tǒng)的過(guò)程和方法。利用此軟硬件協(xié)同驗(yàn)證
2017-11-17 03:06:013769

基于可重用激勵(lì)發(fā)生機(jī)制的虛擬SoC驗(yàn)證平臺(tái)

在系統(tǒng)芯片的設(shè)計(jì)中,傳統(tǒng)的激勵(lì)發(fā)生機(jī)制耗費(fèi)人工多且難以重用,嚴(yán)重影響了仿真驗(yàn)證的效率。針對(duì)此問(wèn)題,構(gòu)建了一種基于可重用激勵(lì)發(fā)生機(jī)制的虛擬SoC驗(yàn)證平臺(tái)。該平臺(tái)利用可重用的激勵(lì)發(fā)生模塊調(diào)用端口激勵(lì)文件
2017-11-28 17:43:390

零成本快速完成 SoC 概念驗(yàn)證

本文檔內(nèi)容介紹了基于零成本快速完成 SoC 概念驗(yàn)證,供參考
2018-03-19 11:21:525

SoC設(shè)計(jì)的可擴(kuò)展驗(yàn)證解決方案

為了充分利用系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)帶來(lái)的優(yōu)點(diǎn),業(yè)界需要一種可以擴(kuò)展的驗(yàn)證解決方案,解決設(shè)計(jì)周期中各個(gè)階段的問(wèn)題,縮短驗(yàn)證鴻溝。本文將探討可擴(kuò)展驗(yàn)證解決方案為何能夠以及如何解決SoC設(shè)計(jì)目前面臨的功能方面的嚴(yán)峻挑戰(zhàn),以達(dá)到提高設(shè)計(jì)生產(chǎn)力、保證設(shè)計(jì)質(zhì)量、縮短產(chǎn)品上市時(shí)間以及提高投資回報(bào)率的目的。
2018-06-04 03:13:00743

基于片上系統(tǒng)的SOC設(shè)計(jì)驗(yàn)證方案

在片上系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)中,驗(yàn)證這一環(huán)節(jié)日益重要,整個(gè)過(guò)程中花在驗(yàn)證的時(shí)間比重越來(lái)越大,主要原因在于隨著SOC 芯片復(fù)雜度的提高,驗(yàn)證的規(guī)模也成指數(shù)級(jí)的增加。系統(tǒng)芯片的時(shí)代已經(jīng)到來(lái),在RTL級(jí)硬件
2018-06-01 07:18:001367

SoC設(shè)計(jì)中的互連驗(yàn)證中遇到的問(wèn)題

在我們之前的博客中,我們提到驗(yàn)證NoC系統(tǒng)遠(yuǎn)遠(yuǎn)超出了事務(wù)路由檢查。我們能夠在SoC級(jí)別的復(fù)雜互連驗(yàn)證期間捕獲各種問(wèn)題,其中NoC具有20多個(gè)總線主控器,80多個(gè)總線從器件,以及具有不同總線協(xié)議的多個(gè)
2019-08-12 11:22:542299

實(shí)現(xiàn)帶CPCI接口模塊的AFDX終端通訊系統(tǒng)的設(shè)計(jì)

本文在研究航空全雙工交換式以太網(wǎng)(Avionics Full Duplex Switched Ethernet,AFDX)實(shí)時(shí)傳輸協(xié)議的基礎(chǔ)上,分析了基于CPCI接口的雙冗余AFDX終端測(cè)試系統(tǒng)
2020-02-05 10:04:101845

基于VMM構(gòu)建驗(yàn)證平臺(tái)在AXI總線協(xié)議SoC中的應(yīng)用研究

本文以軟件工程的視角切入,分析中科院計(jì)算所某片上系統(tǒng)(SoC)項(xiàng)目的驗(yàn)證平臺(tái),同時(shí)也介紹當(dāng)前較為流行的驗(yàn)證方法,即以專門(mén)的驗(yàn)汪語(yǔ)言結(jié)合商用的驗(yàn)證模型,快速建立測(cè)試平臺(tái)(test-bench)并在今后的項(xiàng)目中重用(reuse)之。
2020-04-10 09:23:231151

探究關(guān)于FA526處理器SoC平臺(tái)的Linux操作系統(tǒng)實(shí)現(xiàn)

智原科技的FIE8100 SoC平臺(tái)是一種低功耗、便攜式視頻相關(guān)應(yīng)用開(kāi)發(fā)SoC平臺(tái),也可用于基于FA526 CPU的SoC設(shè)計(jì)驗(yàn)證。基于
2021-03-24 14:39:392110

SoC設(shè)計(jì)中的驗(yàn)證技術(shù)有哪些

SoC設(shè)計(jì)中的驗(yàn)證技術(shù)有哪些。
2021-03-29 10:37:3012

基于LEON開(kāi)源微處理器IP軟核實(shí)現(xiàn)SoC系統(tǒng)基本平臺(tái)構(gòu)建

SoC芯片的核心是實(shí)現(xiàn)運(yùn)算和控制功能的微處理器。LEON是一款基于SPARC V8架構(gòu)的開(kāi)源微處理器IP軟核,在VHDL源代碼基礎(chǔ)上,結(jié)合具體需求加入定制的運(yùn)算單元和外設(shè)接口建立SoC系統(tǒng)。在配置靈活的LEON核上運(yùn)行Embedded Linux,提供SoC調(diào)試和測(cè)試的基本平臺(tái)
2021-06-17 14:32:422410

可支持18億門(mén)SoC全芯片驗(yàn)證的英諾達(dá)硬件驗(yàn)證平臺(tái)

歷時(shí)4月,可支持18億門(mén)SoC全芯片驗(yàn)證的英諾達(dá)硬件驗(yàn)證平臺(tái)成都中心一期成功實(shí)現(xiàn)滿載運(yùn)行,圓滿達(dá)成云平臺(tái)一期運(yùn)營(yíng)所有目標(biāo)!英諾達(dá)的云平臺(tái),不同于傳統(tǒng)的IDC機(jī)房,機(jī)器要求高、運(yùn)營(yíng)復(fù)雜、專業(yè)要求極高
2021-12-17 13:54:491772

適用于復(fù)雜SoC的軟件定義驗(yàn)證驗(yàn)證環(huán)境

  擁有如此多的利益相關(guān)者和優(yōu)先事項(xiàng)正在推動(dòng)迫切需要一種更好的方法來(lái)完成 SoC 驗(yàn)證。軟件定義的驗(yàn)證驗(yàn)證環(huán)境和方法將使工程團(tuán)隊(duì)能夠交付復(fù)雜的 SoC,滿足上市時(shí)間,提供更徹底的檢查,并降低風(fēng)險(xiǎn)和成本。
2022-06-02 10:00:021034

SoC互連的功能和性能驗(yàn)證

  面對(duì)持續(xù)不斷的上市時(shí)間壓力和日益復(fù)雜的 SoC 設(shè)計(jì),很難找到不想從設(shè)計(jì)周期中縮短時(shí)間的工程師。特別是在高級(jí)節(jié)點(diǎn),驗(yàn)證 SoC 互連已成為一個(gè)耗時(shí)的步驟。但是,工具現(xiàn)在可以高效且有效地執(zhí)行周期精確的性能分析和互連驗(yàn)證。
2022-06-14 10:12:171692

通過(guò)場(chǎng)景模型驗(yàn)證管理SoC復(fù)雜性

  基于圖的場(chǎng)景模型捕獲關(guān)鍵的設(shè)計(jì)和驗(yàn)證知識(shí),通過(guò)通用模型實(shí)現(xiàn) SoC 項(xiàng)目團(tuán)隊(duì)成員之間更好的溝通,減少流程中多個(gè)點(diǎn)的人工工作,加快進(jìn)度,更完整地驗(yàn)證設(shè)計(jì)以增加獲得第一名的機(jī)會(huì)- 硅成功。
2022-06-28 14:55:27682

驗(yàn)證SoC功能、時(shí)序和功耗的最快解決方案

片上系統(tǒng) (SoC) 集成支持半導(dǎo)體行業(yè)的成功,以繼續(xù)實(shí)現(xiàn)其更好、更小和更快芯片的目標(biāo)。多種工具用于電子系統(tǒng)的設(shè)計(jì)和驗(yàn)證。驗(yàn)證是最重要的方面之一,因?yàn)樗C明了設(shè)計(jì)的功能正確性。使用 FPGA 來(lái)驗(yàn)證 SoC 設(shè)計(jì)是一種強(qiáng)大的工具,并且正在成為半導(dǎo)體設(shè)計(jì)中非常重要的一部分。
2022-07-26 10:07:55769

為什么SoC驗(yàn)證一定需要FPGA原型驗(yàn)證呢??

在現(xiàn)代SoC芯片驗(yàn)證過(guò)程中,不可避免的都會(huì)使用FPGA原型驗(yàn)證,或許原型驗(yàn)證一詞對(duì)你而言非常新鮮,但是FPGA上板驗(yàn)證應(yīng)該是非常熟悉的場(chǎng)景了。
2023-03-28 09:33:16854

SoC設(shè)計(jì)的IO PAD怎么移植到FPGA原型驗(yàn)證

FPGA原型驗(yàn)證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
2023-04-19 09:08:15852

SoC設(shè)計(jì)的IO PAD怎么移植到FPGA原型驗(yàn)證

FPGA原型驗(yàn)證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
2023-05-23 16:50:34381

為什么SoC驗(yàn)證一定需要FPGA原型驗(yàn)證呢?

在現(xiàn)代SoC芯片驗(yàn)證過(guò)程中,不可避免的都會(huì)使用FPGA原型驗(yàn)證,或許原型驗(yàn)證一詞對(duì)你而言非常新鮮,但是FPGA上板驗(yàn)證應(yīng)該是非常熟悉的場(chǎng)景了。
2023-05-30 15:04:06905

介紹從一組可重用的驗(yàn)證組件中構(gòu)建測(cè)試平臺(tái)所需的步驟

本文介紹了從一組可重用的驗(yàn)證組件中構(gòu)建測(cè)試平臺(tái)所需的步驟。UVM促進(jìn)了重用,加速了測(cè)試平臺(tái)構(gòu)建的過(guò)程。
2023-06-13 09:11:11270

可重用的驗(yàn)證組件中構(gòu)建測(cè)試平臺(tái)的步驟

本文介紹了從一組可重用的驗(yàn)證組件中構(gòu)建測(cè)試平臺(tái)所需的步驟。UVM促進(jìn)了重用,加速了測(cè)試平臺(tái)構(gòu)建的過(guò)程。 首先對(duì) 測(cè)試平臺(tái)集成者(testbench integrator) 和 測(cè)試編寫(xiě)者(test
2023-06-13 09:14:23326

什么是形式驗(yàn)證(Formal驗(yàn)證)?Formal是怎么實(shí)現(xiàn)的呢?

相信很多人已經(jīng)接觸過(guò)驗(yàn)證。如我以前有篇文章所寫(xiě)驗(yàn)證分為IP驗(yàn)證,F(xiàn)PGA驗(yàn)證SOC驗(yàn)證和CPU驗(yàn)證,這其中大部分是采用動(dòng)態(tài)仿真(dynamic simulation)實(shí)現(xiàn),即通過(guò)給定設(shè)計(jì)(design)端口測(cè)試激勵(lì),結(jié)合時(shí)間消耗判斷設(shè)計(jì)的輸出結(jié)果是否符合預(yù)期。
2023-07-21 09:53:244286

基于機(jī)智云物聯(lián)網(wǎng)平臺(tái)SOC 單相智能電表

,以STM32F103C8T6芯片為核心的集中采集器,構(gòu)建了以機(jī)智云物聯(lián)網(wǎng)為平臺(tái)的服務(wù)器,開(kāi)發(fā)了基于Android平臺(tái)的客戶應(yīng)用程序,并實(shí)現(xiàn)了數(shù)據(jù)傳輸、客戶遠(yuǎn)程查看等功能。01引言
2023-09-04 16:11:171298

已全部加載完成