在CompactPCI端,PCI 9656提供了66MHz、64bit總線應(yīng)用所需信號(hào),可依據(jù)CompactPCI規(guī)范連接,通過(guò)簡(jiǎn)單的外部電路,可實(shí)現(xiàn)Hot Swa p功能。
2020-12-08 10:49:58
2369 
Computer)的蓬勃發(fā)展密切相關(guān)。在處理器體系結(jié)構(gòu)中,PCI總線屬于局部總線(Local Bus)。局部總線作為系統(tǒng)總線的延伸,主要功能是為了連接外部設(shè)備。
2022-09-08 14:26:30
4173 PCI9656是PLX公司推出的一種64位、66MHz的PCI接口電路。具有靈活的連接性能和高性能的I/O加速器特性,用于PCI、Compact PCI和嵌入式主機(jī)設(shè)計(jì)。文中主要介紹 PCI9656 的功能、特點(diǎn)及應(yīng)用,給出
2011-09-29 16:06:56
8076 
數(shù)據(jù)采集7、擴(kuò)展應(yīng)用實(shí)例: 廣播電視ASI信號(hào)的輸入輸出,通過(guò)J4,J5擴(kuò)展32bit的EMIF總線和MCBSP0,與后板FPGA相連,實(shí)現(xiàn)后板4路ASI輸出,2路ASI輸入的使用8、技術(shù)支持
2014-06-11 11:11:47
AHCC2001PCI/CPCI 是能提供 4 路高速串行數(shù)據(jù)通信的模板, 完成系統(tǒng)內(nèi)部計(jì)算機(jī)網(wǎng)絡(luò)與外部多路串行接口的互連功能。它內(nèi)含一片高性能的串行通信控制器,可以用于各種高速數(shù)據(jù)通信場(chǎng)合。每路
2019-04-25 09:40:07
基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纖信號(hào)處理卡1、板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合CPCI2.0標(biāo)準(zhǔn),采用兩片TI DSP
2015-05-11 17:14:29
基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纖信號(hào)處理卡1、板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合CPCI2.0標(biāo)準(zhǔn),采用兩片TI DSP
2015-09-14 11:56:15
基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纖信號(hào)處理卡1、板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合CPCI2.0標(biāo)準(zhǔn),采用兩片TI DSP
2015-09-18 15:24:37
應(yīng)用的要求,也為每一個(gè)工業(yè)自動(dòng)化系統(tǒng)所渴求。它的實(shí)現(xiàn)是:在結(jié)構(gòu)上采用三種不同長(zhǎng)度的引腳插針,使得模板插入或拔出時(shí),電源和接地、PCI總線信號(hào)、熱插拔啟動(dòng)信號(hào)按序進(jìn)行;采用總線隔離裝置和電源的軟啟動(dòng);在軟件上
2013-01-12 11:46:35
有一個(gè)背板,用的CPCI,然后加了一個(gè)PCI,插入PCI的IO板卡時(shí),能搜索到IO板卡,但是軟件配置時(shí)配置不了IO信號(hào),軟件配置進(jìn)入不了,是為什么呢?網(wǎng)卡板插入時(shí),也能裝好驅(qū)動(dòng),但是也通不了,網(wǎng)絡(luò)總是被禁用,開(kāi)啟不了。求解答,大神呀?。?!
2017-06-21 11:13:29
PCI9656-BA66BI
2023-04-06 15:30:24
PCI9656RDK-LITE - Rapid Development Kit For PCI 9656 Generic Local Bus Designs - PLX Technology
2022-11-04 17:22:44
總線目標(biāo)設(shè)備實(shí)現(xiàn)基本的傳送要求;它有5個(gè)局部地址空間和4個(gè)局部設(shè)備片選信號(hào),局部總線與PCI總線時(shí)鐘相互獨(dú)立運(yùn)行。通過(guò)配置EEPROM的內(nèi)容可以將PCI9052設(shè)定為ISA接口模式,通過(guò)8位或16位內(nèi)存
2018-12-17 11:23:00
pci設(shè)計(jì)的setup和hold時(shí)間,這些時(shí)鐘的處理可以根據(jù)實(shí)際的芯片進(jìn)行調(diào)整,一般的要求是延時(shí)和pci clk的一樣,記住這里的延時(shí)不僅僅是指pcb走線的延時(shí)。7 、如果你設(shè)計(jì)的是cpci系統(tǒng),終端電阻
2021-08-12 16:32:28
設(shè)計(jì)的setup和hold時(shí)間,這些時(shí)鐘的處理可以根據(jù)實(shí)際的芯片進(jìn)行調(diào)整,一般的要求是延時(shí)和pci clk的一樣,記住這里的延時(shí)不僅僅是指pcb走線的延時(shí)。7 、如果你設(shè)計(jì)的是cpci系統(tǒng),終端電阻
2018-07-10 15:10:53
。作為主設(shè)備需要49條信號(hào)線,若作為目標(biāo)設(shè)備,則需要47條信號(hào)線,可選的信號(hào)線有51條。利用這些信號(hào)線便可以傳輸數(shù)據(jù)、地址,實(shí)現(xiàn)接口控制、仲裁及系統(tǒng)的功能。PCI局部總線信號(hào)如下圖所示。下面按功能分組進(jìn)行
2012-04-06 14:37:24
PCI總線的信號(hào)定義PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過(guò)一系列信號(hào)與PCI總線相連,這些信號(hào)由地址/數(shù)據(jù)信號(hào)、控制信號(hào)、仲裁信號(hào)、中斷信號(hào)...
2022-02-16 06:48:12
本人剛接觸cpci總線,自己做的背板(兩槽),一塊插計(jì)算機(jī),一塊自己做的電路板,出現(xiàn)如下
2008-12-29 18:35:26
PCI總線是一種不依附于某個(gè)具體處理器的局部總線。從結(jié)構(gòu)上看,PCI是在CPU和原來(lái)的系統(tǒng)總線之間插入的一級(jí)總線,具體由一個(gè)橋接電路實(shí)現(xiàn)對(duì)這一層的管理,并實(shí)現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供了
2008-12-09 13:46:13
版,不久前又公布了PCIX規(guī)范。PCI的位數(shù)由32位擴(kuò)展為64位,頻率從33MHz提高到133MHz。該規(guī)范是處理器、存儲(chǔ)器總線至周邊設(shè)備擴(kuò)展的橋梁,根據(jù)PCI橋接的對(duì)象可分為Host/PCI橋(北橋
2021-05-12 07:00:00
信號(hào)的發(fā)生時(shí)間及脈沖持續(xù)寬度,要求測(cè)量誤差不大于±1ms。 如圖2所示,脈沖信號(hào)檢測(cè)板的核心部分包括光耦接口電路、接口處理FPGA、單片機(jī)系統(tǒng)和PCI接口電路。板卡采用標(biāo)準(zhǔn)的6U尺寸CPCI板卡
2012-09-01 16:09:40
數(shù)據(jù)采集7、擴(kuò)展應(yīng)用實(shí)例: 廣播電視ASI信號(hào)的輸入輸出,通過(guò)J4,J5擴(kuò)展32bit的EMIF總線和MCBSP0,與后板FPGA相連,實(shí)現(xiàn)后板4路ASI輸出,2路ASI輸入的使用8、技術(shù)支持
2014-06-10 10:16:14
提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。硬件電路實(shí)時(shí)合成雷達(dá)回波
2019-06-03 05:00:08
, 因此如何來(lái)實(shí)現(xiàn)該監(jiān)控系統(tǒng)中大量數(shù)據(jù)的高效、快速、準(zhǔn)確地采集和傳輸成為設(shè)計(jì)該監(jiān)控系統(tǒng)所面臨的一個(gè)主要難題。而本文所研究的基于PCI 總線的高速數(shù)據(jù)通信卡的設(shè)計(jì)正是解決上述難題的關(guān)鍵技術(shù)之一。PCI
2010-09-22 08:51:09
。 與此同時(shí),隨著數(shù)字信號(hào)處理器(DSP)性價(jià)比的不斷提高,其應(yīng)用領(lǐng)域飛速擴(kuò)展,從而使基于PCI總線和DSP技術(shù)的新型虛擬儀器應(yīng)運(yùn)而生?! ∠到y(tǒng)的基本框架 筆者設(shè)計(jì)的基于PCI總線和DSP技術(shù)
2009-04-20 10:51:10
方式。若譯碼后設(shè)備被選中,則發(fā)送HIT信號(hào)通知狀態(tài)機(jī)做進(jìn)一步處理。表6 支持的PCI總線命令2.4 數(shù)據(jù)通道在總線交易的地址期,數(shù)據(jù)通道鎖存AD總線上的地址信號(hào),并在IRDY#和TRDY#同時(shí)
2019-05-29 05:00:02
總線速度提高到了320 MB/s。歷史上,VME總線由于其眾多的功能、強(qiáng)大的兼容性、并行性和高可靠性一直是實(shí)時(shí)嵌入式系統(tǒng)的首選機(jī)型,主要應(yīng)用于圖像處理、軍事通信、雷達(dá)信號(hào)處理等眾多領(lǐng)域。本文基于雷達(dá)
2019-04-15 07:00:07
與PCI的接口是實(shí)現(xiàn)DSP與主機(jī)進(jìn)行通信的關(guān)鍵。由于TMS320VC5402 DSP的HPI口是8位并口,所以PCI9052局部總線設(shè)定為8位非復(fù)用總線模式,并將其LAD[7..0]與DSP的HD
2018-12-17 11:29:06
我想用DSP能夠和CPCI總線連接。C6000系列的。不知道有什么方案?不想用PCI2040
2018-06-21 01:00:59
數(shù)據(jù)通信中應(yīng)用廣泛。DDS頻率合成技術(shù)通過(guò)頻率控制字、相位控制字及參考時(shí)鐘的控制來(lái)實(shí)現(xiàn)輸出信號(hào)的調(diào)頻調(diào)相,并且輸出信號(hào)具有頻率轉(zhuǎn)換快、頻率分辨率高和相位噪聲低等優(yōu)點(diǎn)。綜合上述特點(diǎn),設(shè)計(jì)運(yùn)用PCI
2019-07-18 06:35:45
PCI9656,通過(guò)CPCI 總線經(jīng)J1和J2口傳輸?shù)?b class="flag-6" style="color: red">雷達(dá)系統(tǒng)的其他功能模塊。對(duì)于并行信號(hào)而言,32位帶寬的信號(hào)首先通過(guò)J3口發(fā)送到F-PGA內(nèi)部寄存器中FPGA接收到數(shù)據(jù)后 將數(shù)據(jù)寫(xiě)入輸入緩存區(qū),并在完成一幀
2019-05-21 05:00:19
摘 要: 為了提高航空航天領(lǐng)域?qū)?b class="flag-6" style="color: red">信號(hào)處理、傳輸?shù)膶?shí)時(shí)性及可靠性,以CycloneIII系列EP3C40F324I7為核心處理器,設(shè)計(jì)了一種基于CPCI總線的多功能通信卡。結(jié)合高效的FPGA算法
2016-01-14 10:59:18
PCI總線是高性能的32/64位同步總線,具有嚴(yán)格的規(guī)范保證數(shù)據(jù)傳輸?shù)目煽啃裕?b class="flag-6" style="color: red">處理器與高集成度的外圍設(shè)備提供高速安全的接口,是迄今為止最成功的總線規(guī)范之一。由于PCI總線協(xié)議非常復(fù)雜,目前實(shí)現(xiàn)
2018-12-04 10:35:21
如何實(shí)現(xiàn)單片機(jī)與PCI總線接口的并行通信?
2021-04-29 07:14:26
CPCI的特點(diǎn)是什么?CPCI總線與Intel 82551是如何連接的?如何去實(shí)現(xiàn)一種基于CPCI總線的以太網(wǎng)卡?
2021-06-03 06:49:06
文中采用Ahera公司最新、具有最佳性能、最大密度和最低功耗的高端FPGA StratixⅢ設(shè)計(jì)了基于CPCI總線的通用FPGA信號(hào)處理板,并在某雷達(dá)系統(tǒng)中進(jìn)行了實(shí)際應(yīng)用。
2021-05-07 06:54:25
怎么實(shí)現(xiàn)基于CPCI總線的多網(wǎng)口卡設(shè)計(jì)?
2021-06-02 06:15:08
本文提出了一種新的包括PCI9054單周期讀、寫(xiě)和存儲(chǔ)器映射傳輸?shù)脑O(shè)計(jì),并討論了通用PCI總線高速數(shù)據(jù)采集卡的實(shí)現(xiàn)方案。
2021-06-08 06:28:30
本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫(xiě),從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2019-08-27 08:24:41
PCI總線的中斷機(jī)制PCI總線使用INTA#、INTB#、INTC#和INTD#信號(hào)向處理器發(fā)出中斷請(qǐng)求。這些中斷請(qǐng)求信號(hào)為低電平有效,并與處理器的中斷控制器連接。在PCI體系結(jié)構(gòu)中,這些...
2022-02-16 06:31:43
我想用tms320c6678作為處理器設(shè)計(jì)一款CPCI的板卡,可是6678上只有PCIE,沒(méi)有PCI,我應(yīng)該怎么做才能實(shí)現(xiàn)6678與上位機(jī)之間通信,謝謝?。?!
2018-12-28 11:05:42
本文首先介紹了PCI Bridge的工作原理;然后以Motorola公司提供的CPX8000系列工控機(jī)為例,討論了兩個(gè)SBC是如何基于背板(Backplane)上的CPCI總線,并利用PCI Bridge的地址映射機(jī)制,通過(guò)互訪內(nèi)存的方式最終實(shí)現(xiàn)雙機(jī)通信;最后介紹了實(shí)際應(yīng)用時(shí)應(yīng)注意的性能優(yōu)化問(wèn)題。
2021-06-03 06:45:30
中分別寫(xiě)入地址和數(shù)據(jù)(兩者是一一對(duì)應(yīng)的)。局部端狀態(tài)機(jī)在寫(xiě)的過(guò)程中,根據(jù)PCI9656的blast#信號(hào)來(lái)判斷單次還是突發(fā)以及突發(fā)是否結(jié)束;如果Cache中空余位置少于4個(gè)則進(jìn)入等待狀態(tài)。DSP
2019-05-17 07:00:13
;計(jì)算機(jī)對(duì)結(jié)果數(shù)據(jù)進(jìn)行分析處理、按一定的標(biāo)準(zhǔn)進(jìn)行判別,將測(cè)試結(jié)果進(jìn)行顯示、控制分選機(jī)對(duì)被測(cè)器件進(jìn)行分選。1 PCI總線及其接口的實(shí)現(xiàn)自動(dòng)化集成電路測(cè)試系統(tǒng)(ATE)的結(jié)構(gòu)圖如圖1所示。本設(shè)計(jì)的接口總線選用
2019-05-30 05:00:02
通信號(hào),MEM_RD用于提供存儲(chǔ)器讀選通信號(hào),MEM_WR用于提供存儲(chǔ)器寫(xiě)選通信號(hào),上述引腳均為低電平有效。與PCI總線相連的引腳直接與PCI總線對(duì)應(yīng)。4 PCI接口卡的設(shè)計(jì)和實(shí)現(xiàn)4.1 原ISA接口卡
2019-04-29 07:00:09
協(xié)議器件HS3282完成發(fā)送數(shù)據(jù)緩存和串并轉(zhuǎn)換(接收時(shí)串行轉(zhuǎn)換為并行,發(fā)送時(shí)并行轉(zhuǎn)換為串行),HS3182作為3282的驅(qū)動(dòng)器完成差分信號(hào)轉(zhuǎn)換及傳輸速率調(diào)節(jié)。PC機(jī)通過(guò)PCI總線與接口板通信,實(shí)現(xiàn)對(duì)發(fā)送
2019-04-26 07:00:08
Maximum PCI Bandwidth for Your 32-bit Local Bus ApplicationsThe PCI 9656 offers flexible
2008-10-13 11:12:25
73 基于FPGA的PCI總線接口設(shè)計(jì)::PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接
2009-06-25 08:17:18
48 本文簡(jiǎn)要介紹了PCI 總線的仲裁機(jī)制, 完成了PCI 總線仲裁器核心的設(shè)計(jì)、實(shí)現(xiàn)。通過(guò)ModelSim 進(jìn)行了軟件仿真,最后在XILINX 公司的FPGA 上加以了驗(yàn)證。
2009-09-03 08:18:29
27 PCI,PCI-E,CPCI,PC104 板卡說(shuō)明書(shū):CPCI:全稱:CompactPCI,1997 年8月,PICMG發(fā)布了第一個(gè)CompactPCI技術(shù)標(biāo)準(zhǔn)PICMG 2.0 Rev. 1.0
2009-09-29 10:43:48
189 CPCI 總線是一種兼容性強(qiáng)、功能全面的計(jì)算機(jī)總線。文章通過(guò)對(duì)TI 公司推出的DSP 芯片(TMS320F2812)、FPGA 芯片(EPF10K30A)和CPCI 接口芯片(PCI9054)的功能和特點(diǎn)的深入分析,討論了
2009-12-19 12:08:10
35 本文研究了一種相控陣脈沖多普勒雷達(dá)信號(hào)處理板的設(shè)計(jì)及實(shí)現(xiàn)。設(shè)計(jì)基于ADSP21161N組成多處理器系統(tǒng),具有針對(duì)相控陣的多通道處理能力,可實(shí)時(shí)實(shí)現(xiàn)脈沖多普勒雷達(dá)信號(hào)處理中視
2010-01-12 21:39:44
48 提出一種基于CPCI總線插槽的4網(wǎng)口卡的設(shè)計(jì)方案。運(yùn)用Intel公司的Intel82551以太網(wǎng)控制器和TI公司PCI2050B PCI-PCI橋器件實(shí)現(xiàn)4路10/100 Mb/s自適應(yīng)網(wǎng)口,重點(diǎn)介紹PCI總線橋的設(shè)計(jì)要點(diǎn)。該擴(kuò)展
2010-07-10 15:58:28
28 PCI 9656是PLX公司設(shè)計(jì)的一款高速PCI I/O芯片,可應(yīng)用于66MHz、64bit PCI和CompactPCI總線。文章簡(jiǎn)述了PCI 9656的主要功能,介紹了一種應(yīng)用PCI 9656的CompactPCI數(shù)據(jù)接收卡設(shè)計(jì)。設(shè)計(jì)中采用MAXII系
2010-08-06 16:15:13
26 基于PCI總線數(shù)字信號(hào)處理機(jī)的硬件設(shè)計(jì)
以INTEL公司為主推出的PCI總線規(guī)范。采用PCI總線設(shè)備所具有的配置空間以及PCI總線通過(guò)橋接電路與CPU相連的技
2009-03-30 12:21:39
566 
什么是CPCI
Compact PCI是標(biāo)準(zhǔn)PCI總線的工業(yè)版本,采用了抗震的Eurocard封裝。插孔連接器被設(shè)計(jì)成從正面裝進(jìn)機(jī)架安裝系統(tǒng)。由PICMG指導(dǎo)的
2009-06-13 23:39:28
11783 摘 要 :PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接口的
2009-06-20 13:13:28
936 
摘 要: 以自行研制開(kāi)發(fā)的PCI高速總線背板為背景,系統(tǒng)地論述了PCI總線的仲裁機(jī)制、總線的缺省占用、仲裁信號(hào)協(xié)定及優(yōu)先級(jí)仲裁算法,給出了采用EPLD實(shí)現(xiàn)仲裁器功能的編程設(shè)計(jì)
2009-06-20 13:32:20
961 
基于CPCI總線10/100 Mb/s以太網(wǎng)卡的設(shè)計(jì)與實(shí)現(xiàn)
0 引 言??? 基于PCI總線的以太網(wǎng)控制器是現(xiàn)在以致將來(lái)網(wǎng)絡(luò)應(yīng)用方面的一個(gè)主要發(fā)展方向。8位ISA網(wǎng)卡目前已
2009-11-11 16:42:25
1161 
基于CPCI總線的通用FPGA信號(hào)處理板的設(shè)計(jì)
?隨著雷達(dá)信號(hào)處理技術(shù)的不斷發(fā)展以及現(xiàn)代國(guó)防對(duì)雷達(dá)技術(shù)的需求,系統(tǒng)對(duì)雷達(dá)信號(hào)處理的要求也越來(lái)越高,需要實(shí)時(shí)處
2009-11-28 15:07:38
922 
Compact PCI(簡(jiǎn)稱CPCI)總線是“PCI總線工業(yè)計(jì)算機(jī)制造商組織”推出的一種工業(yè)計(jì)算機(jī)總線標(biāo)準(zhǔn),近年來(lái)應(yīng)用發(fā)展最為迅速。它由PC機(jī)上的通用總線PCI發(fā)展而來(lái),既有PC
2010-07-21 09:11:40
4981 
以太網(wǎng)(Ethernet)作為應(yīng)用最廣泛的局域網(wǎng)技術(shù)異軍突起,已經(jīng)迅速走向工業(yè)自動(dòng)化控制領(lǐng)域的前臺(tái)。CPCI總線系統(tǒng)插槽有限,設(shè)計(jì)基于CPCI總線的多網(wǎng)口卡可節(jié)省空間,又可以滿
2010-09-10 09:56:34
1601 
摘要:針對(duì)現(xiàn)代雷達(dá)信號(hào)處理,介紹了CPCI總線信號(hào)處理模塊與主機(jī)間的通信方法,分析了Win2000下WDM驅(qū)動(dòng)程序的開(kāi)發(fā)。借助Win2000操作系統(tǒng),靈活組建了多板卡通用信號(hào)處理平臺(tái),可以滿足不同信號(hào)處理任務(wù)需求。 關(guān)鍵詞:信號(hào)處理 WDMC PCI 并行處理
2011-02-27 22:42:08
70 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫(xiě),從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2011-07-16 09:56:33
2027 
本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫(xiě),從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2011-07-17 10:47:57
12055 
介紹了嵌入式系統(tǒng)中使用的基于CPCI總線的PowerPC主處理板的設(shè)計(jì)方法,以目前廣泛應(yīng)用的G4系列RISC微處理器MPC7410作為核心處理器,以PC107作為控制器,PCI6150作為PCI-to-PCI橋,加上FPGA控制電
2011-07-22 10:53:29
2138 
本文利用TMS320C6416T內(nèi)部集成的32位、33MHz PCI主/從接口,給出了6U的CPCI信號(hào)處理板卡設(shè)計(jì)方案,并對(duì)其軟件設(shè)計(jì)特別是DSP的二次引導(dǎo)程序做了說(shuō)明。
2011-08-25 14:07:10
2733 
本文首先介紹了多DSP共享總線的通用信號(hào)處理板卡的硬件結(jié)構(gòu),介紹了基于PCI9054的CPCI總線接口設(shè)計(jì)和FPGA控制的通用信號(hào)處理板的板間通信過(guò)程。深入討論了基于Windows2000系統(tǒng)的WDM驅(qū)動(dòng)
2011-09-09 11:51:25
72 CPCI總線是一個(gè)開(kāi)放式、國(guó)際性技術(shù)標(biāo)準(zhǔn),由PCI總線工業(yè)計(jì)算機(jī)制造商組織PICMG(PCI Industrial Computer Manufacturer Group)負(fù)責(zé)制定和支持。CPCI總線具有嚴(yán)格的標(biāo)準(zhǔn)和規(guī)范,保證其具有良好的兼
2011-09-09 11:53:16
21 文中介紹了PCI9656的內(nèi)部結(jié)構(gòu)和功能,討論了其WDM驅(qū)動(dòng)開(kāi)發(fā)過(guò)程,分析了其局部總線在進(jìn)行DMA傳輸時(shí)的配置時(shí)序,提出了一些設(shè)計(jì)中需要注意的問(wèn)題。實(shí)際應(yīng)用結(jié)果表明,該總線接口性能穩(wěn)定
2011-10-19 14:56:51
31 通過(guò)在FPGA中編寫(xiě)Verilog HDL語(yǔ)言控制CPCI協(xié)議轉(zhuǎn)換芯片,從而實(shí)現(xiàn)與CPCI總線之間的高速通信。實(shí)驗(yàn)結(jié)果證明,該設(shè)計(jì)方案工作穩(wěn)定、傳輸速度快、數(shù)據(jù)準(zhǔn)確,并可擴(kuò)展到其他需要通過(guò)CPCI總線的
2011-12-07 14:22:06
51 文中介紹一種基于
CPCI總線的無(wú)源
雷達(dá)終端系統(tǒng),滿足了無(wú)源
雷達(dá)高速、大容量數(shù)據(jù)
處理及傳輸?shù)囊蟆?/div>
2012-04-20 10:59:52
45 本文提出了一種兩級(jí)測(cè)試系統(tǒng)的設(shè)計(jì)思路,給出了在較寬的范圍內(nèi)兼容不同接口電平的脈沖信號(hào)檢測(cè)系統(tǒng)的設(shè)計(jì)方案,采用標(biāo)準(zhǔn)CPCI總線接口設(shè)計(jì),具有良好的兼容性和擴(kuò)展性,適用于產(chǎn)
2013-01-04 14:29:44
3337 
實(shí)時(shí)處理的專用處理器,是實(shí)現(xiàn)實(shí)時(shí)數(shù)字信號(hào)處理的有力工具。DSP目前廣泛應(yīng)用于模式識(shí)別,數(shù)字通信,信號(hào)處理,工業(yè)控制等領(lǐng)域。TI公司的TMS320C54X系列DSP有著以下的特點(diǎn):采用先進(jìn)的修正增強(qiáng)型哈佛結(jié)構(gòu),片內(nèi)共有8條總線(1條程序存儲(chǔ)器總線,3條數(shù)據(jù)存儲(chǔ)器總線和4條地址總線);高度并行
2017-10-24 16:57:52
0 提出了一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA 為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種
2017-11-18 13:00:01
2444 
CPCI 總線信號(hào)到LOCAL 總線信號(hào)的轉(zhuǎn)換是基于PCI9054芯片實(shí)現(xiàn)的。PCI9054 是PLX 公司生產(chǎn)的一款基于PCI2.2總線規(guī)范的通用接口芯片,是32 位、33MHZ的PCI總線
2018-07-25 11:02:00
2495 
本文提出了一種基于FPGA的CPCI系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),使用廉價(jià)FPGA芯片實(shí)現(xiàn)CPCI通信協(xié)議,同時(shí)利用FPGA的可編程特性實(shí)現(xiàn)電源控制、靈活中斷、外部觸發(fā)、外部通信等特殊應(yīng)用的功能,解決了CPCI協(xié)議經(jīng)過(guò)CPCI橋時(shí)的沖突問(wèn)題。
2019-01-06 11:37:13
2443 
據(jù)傳輸速率為132~264MB/s,是目前使用較為廣泛的一種總線。在高速信號(hào)的實(shí)時(shí)處理中,利用PCI總線將采集數(shù)據(jù)直接傳送到微機(jī)系統(tǒng)內(nèi)存,可有效解決數(shù)據(jù)的實(shí)時(shí)傳輸和存儲(chǔ),為信號(hào)的實(shí)時(shí)處理提供方便。利用PCI
2019-01-28 18:06:01
355 CPCI總線是一個(gè)開(kāi)放式、國(guó)際性技術(shù)標(biāo)準(zhǔn),由PCI總線工業(yè)計(jì)算機(jī)制造商組織PICMG(PCI Industrial Computer Manufacturer Group)負(fù)責(zé)制定和支持。CPCI
2020-04-09 10:05:34
3001 
是2500幀/s的高速CMOS相機(jī)天文圖像數(shù)據(jù)的實(shí)時(shí)采集和處理,并由橋接芯片PCI9656通過(guò)PCI總線傳輸給PC機(jī)進(jìn)行進(jìn)一步處理。
2021-02-04 16:46:00
16 為了提高航空航天領(lǐng)域?qū)?b class="flag-6" style="color: red">信號(hào)處理、傳輸?shù)膶?shí)時(shí)性及可靠性,以Cyclone III系列EP3C40F324I7為核心處理器,設(shè)計(jì)了一種基于CPCI總線的多功能通信卡。結(jié)合高效的FPGA算法,設(shè)計(jì)出一款實(shí)時(shí)性強(qiáng)、可靠性高的多功能通信卡。經(jīng)測(cè)試使用,該多功能通信卡各項(xiàng)性能指標(biāo)均達(dá)到要求,已投入實(shí)際應(yīng)用中。
2021-04-05 08:32:00
3376 
PCI 9656支持66Mhz、64bit的PCI R2.2規(guī)范,提供了兼容PICMG 2.1 R2.0規(guī)范的CompactPCI Hot Swap接口,其局部總線達(dá)到66MHz、32bit(支持
2021-03-23 11:42:57
2114 
設(shè)計(jì)了一種基于CPCI總線標(biāo)準(zhǔn)的PMC接口載板。載板以FPGA為核心,集成了CPCI接口模塊和DPRAM(雙口RAM)模塊,CPCI接口模
2021-05-05 16:56:00
3055 
處理,工業(yè)控制等多行業(yè)的廣泛應(yīng)用,并出現(xiàn)PCI-E。CPCI,PXI等多個(gè)擴(kuò)展改良版本。PCI總線支持其即插即用,中斷共享,高速數(shù)據(jù)傳輸?shù)裙δ埽兄鴱V闊的市場(chǎng)前景。
2021-05-19 09:50:44
3320 
基于CPCI總線的四通道總線通訊模塊設(shè)計(jì)
2021-06-22 16:58:19
16 基于CPCI總線的航天器通信信號(hào)設(shè)備故障檢測(cè)
2021-06-23 11:10:27
12 PCI總線的信號(hào)定義 PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過(guò)一系列信號(hào)與PCI總線相連,這些信號(hào)由地址/數(shù)據(jù)信號(hào)、控制信號(hào)、仲裁信號(hào)、中斷信號(hào)等多種
2021-07-18 09:55:32
1981 PCI總線的中斷機(jī)制 PCI總線使用INTA#、INTB#、INTC#和INTD#信號(hào)向處理器發(fā)出中斷請(qǐng)求。這些中斷請(qǐng)求信號(hào)為低電平有效,并與處理器的中斷控制器連接。在PCI體系結(jié)構(gòu)中,這些中斷信號(hào)
2021-07-18 10:10:40
2450 Component Interconnect)是Intel公司推出的一種高性能32/64位局部總線,最大數(shù)據(jù)傳輸速率為132~264MB/s,是目前使用較為廣泛的一種總線。在高速信號(hào)的實(shí)時(shí)處理中,利用PCI總線將采集數(shù)據(jù)直接傳送到微機(jī)系統(tǒng)內(nèi)存,可有效解決數(shù)據(jù)的實(shí)時(shí)傳輸和存儲(chǔ),為信號(hào)的實(shí)時(shí)處理提供方便。利用PCI總線進(jìn)
2023-10-07 14:55:02
289 電子發(fā)燒友網(wǎng)站提供《基于CPCI總線CPU主控模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-18 11:09:18
0 ? 產(chǎn)品概述?鍵石 CPCI6320 是一款高品質(zhì)的視頻播放板,該板基于 CPCI 總線,采用 Sigma Designs 公司的 EM8470 流處理器,支持多種音視頻格式,兼容即插即用(PNP)。?在安裝和使用鍵石 CPCI6320 型視頻播放板前,建議您先閱讀本手冊(cè),以便了解如何安裝和使用該產(chǎn)品。?
2023-12-11 14:40:51
0
已全部加載完成
評(píng)論