五、 尋址約定
地址的分配方法有兩種:
1. 含CPU的智能器件,地址由軟件初始化時(shí)定義,但不能與其它的器件有沖突;
2. 不含CPU的非智能器件,由廠家在器件內(nèi)部固化,不可改變。
高7位為地址碼,其分為兩部分:
1. 高4位屬于固定地址不可改變,由廠家固化的統(tǒng)一地址;
2. 低三位為引腳設(shè)定地址,可以由外部引腳來(lái)設(shè)定(并非所有器件都可以設(shè)定);
主控器向被控器發(fā)送的信息種類(lèi)有:?jiǎn)?dòng)信號(hào)、停止信號(hào)、7位地址碼、讀/寫(xiě)控制位、10位地址碼、數(shù)據(jù)字節(jié)、重啟動(dòng)信號(hào)、應(yīng)答信號(hào)、時(shí)鐘脈沖。
被控器向主控器發(fā)送的信息種類(lèi)有:應(yīng)答信號(hào)、數(shù)據(jù)字節(jié)、時(shí)鐘低電平。
下面對(duì)I2C總線通信過(guò)程中出現(xiàn)的幾種信號(hào)狀態(tài)和時(shí)序進(jìn)行分析。
①總線空閑狀態(tài)。
I2C總線總線的SDA和SCL兩條信號(hào)線同時(shí)處于高電平時(shí),規(guī)定為總線的空閑狀態(tài)。此時(shí)各個(gè)器件的輸出級(jí)場(chǎng)效應(yīng)管均處在截止?fàn)顟B(tài),即釋放總線,由兩條信號(hào)線各自的上拉電阻把電平拉高。
?、趩?dòng)信號(hào)。
在時(shí)鐘線SCL保持高電平期間,數(shù)據(jù)線SDA上的電平被拉低(即負(fù)跳變),定義為I2C總線總線的啟動(dòng)信號(hào),它標(biāo)志著一次數(shù)據(jù)傳輸?shù)拈_(kāi)始。
啟動(dòng)信號(hào)是一種電平跳變時(shí)序信號(hào),而不是一個(gè)電平信號(hào)。啟動(dòng)信號(hào)是由主控器主動(dòng)建立的,在建立該信號(hào)之前I2C總線必須處于空閑狀態(tài),如圖1所示。
圖1 I2C總線上的啟動(dòng)信號(hào)和停止信號(hào)
?、弁V剐盘?hào)。
在時(shí)鐘線SCL保持高電平期間,數(shù)據(jù)線SDA被釋放,使得SDA返回高電平(即正跳變),稱(chēng)為I2C總線的停止信號(hào),它標(biāo)志著一次數(shù)據(jù)傳輸?shù)慕K止。
停止信號(hào)也是一種電平跳變時(shí)序信號(hào),而不是一個(gè)電平信號(hào),停止信號(hào)也是由主控器主動(dòng)建立的,建立該信號(hào)之后,I2C總線將返回空閑狀態(tài)。
?、軘?shù)據(jù)位傳送。
在I2C總線上傳送的每一位數(shù)據(jù)都有一個(gè)時(shí)鐘脈沖相對(duì)應(yīng)(或同步控制),即在SCL串行時(shí)鐘的配合下,在SDA上逐位地串行傳送每一位數(shù)據(jù)。
進(jìn)行數(shù)據(jù)傳送時(shí),在SCL呈現(xiàn)高電平期間,SDA上的電平必須保持穩(wěn)定,低電平為數(shù)據(jù)0,高電平為數(shù)據(jù)1。
只有在SCL為低電平期間,才允許SDA上的電平改變狀態(tài)。邏輯0的電平為低電壓,而邏輯1的電平取決于器件本身的正電源電壓VDD(當(dāng)使用獨(dú)立電源時(shí)),如圖2所示。
圖2 I2C總線上的數(shù)據(jù)位傳送
?、輵?yīng)答信號(hào)。
I2C總線上的所有數(shù)據(jù)都是以8位字節(jié)傳送的,發(fā)送器每發(fā)送一個(gè)字節(jié),就在時(shí)鐘脈沖9期間釋放數(shù)據(jù)線,由接收器反饋一個(gè)應(yīng)答信號(hào)。
應(yīng)答信號(hào)為低電平時(shí),規(guī)定為有效應(yīng)答位(ACK簡(jiǎn)稱(chēng)應(yīng)答位),表示接收器已經(jīng)成功地接收了該字節(jié);應(yīng)答信號(hào)為高電平時(shí),規(guī)定為非應(yīng)答位(NACK),一般表示接收器接收該字節(jié)沒(méi)有成功。
對(duì)于反饋有效應(yīng)答位ACK的要求是,接收器在第9個(gè)時(shí)鐘脈沖之前的低電平期間將SDA線拉低,并且確保在該時(shí)鐘的高電平期間為穩(wěn)定的低電平。
如果接收器是主控器,則在它收到最后一個(gè)字節(jié)后,發(fā)送一個(gè)NACK信號(hào),以通知被控發(fā)送器結(jié)束數(shù)據(jù)發(fā)送,并釋放SDA線,以便主控接收器發(fā)送一個(gè)停止信號(hào)P,如圖3所示。
圖3 I2C總線上的應(yīng)答時(shí)序
?、薏迦氲却龝r(shí)間。
如果被控器需要延遲下一個(gè)數(shù)據(jù)字節(jié)開(kāi)始傳送的時(shí)間,則可以通過(guò)把時(shí)鐘線SCL電平拉低并且保持,使主控器進(jìn)入等待狀態(tài)。
一旦被控器釋放時(shí)鐘線,數(shù)據(jù)傳輸就得以繼續(xù)下去,這樣就使得被控器得到足夠時(shí)間轉(zhuǎn)移已經(jīng)收到的數(shù)據(jù)字節(jié),或者準(zhǔn)備好即將發(fā)送的數(shù)據(jù)字節(jié)。
帶有CPU的被控器在對(duì)收到的地址字節(jié)做出應(yīng)答之后,需要一定的時(shí)間去執(zhí)行中斷服務(wù)子程序,來(lái)分析或比較地址碼,其間就把SCL線鉗位在低電平上,直到處理妥當(dāng)后才釋放SCL線,進(jìn)而使主控器繼續(xù)后續(xù)數(shù)據(jù)字節(jié)的發(fā)送,如圖4所示。
圖4 I2C總線上的插入等待時(shí)間
⑦重啟動(dòng)信號(hào)。
在主控器控制總線期間完成了一次數(shù)據(jù)通信(發(fā)送或接收)之后,如果想繼續(xù)占用總線再進(jìn)行一次數(shù)據(jù)通信(發(fā)送或接收),而又不釋放總線,就需要利用重啟動(dòng)Sr信號(hào)時(shí)序。
重啟動(dòng)信號(hào)Sr既作為前一次數(shù)據(jù)傳輸?shù)慕Y(jié)束,又作為后一次數(shù)據(jù)傳輸?shù)拈_(kāi)始。利用重啟動(dòng)信號(hào)的優(yōu)點(diǎn)是,在前后兩次通信之間主控器不需要釋放總線,這樣就不會(huì)丟失總線的控制權(quán),即不讓其他主器件節(jié)點(diǎn)搶占總線。
?、鄷r(shí)鐘同步。
如果在某一I2C總線系統(tǒng)中存在兩個(gè)主器件節(jié)點(diǎn),分別記為主器件1和主器件2,其時(shí)鐘輸出端分別為CLK1和CL【0,它們都有控制總線的能力。
假設(shè)在某一期間兩者相繼向SCL線發(fā)出了波形不同的時(shí)鐘脈沖序列CLK1和CLK2(時(shí)鐘脈沖的高、低電平寬度都是依靠各自內(nèi)部專(zhuān)用計(jì)數(shù)器定時(shí)產(chǎn)生的),在總線控制權(quán)還沒(méi)有裁定之前這種現(xiàn)象是可能出現(xiàn)的。
鑒于I2C總線的“線與”特性,使得時(shí)鐘線SCL上得到的時(shí)鐘信號(hào)波形,既不像主器件1所期望的CLK1,也不像主器件2所期望的CLK2,而是兩者進(jìn)行邏輯與的結(jié)果。
CLKI和CLK2的合成波形作為共同的同步時(shí)鐘信號(hào),一旦總線控制權(quán)裁定給某一主器件,則總線時(shí)鐘信號(hào)將會(huì)只由該主器件產(chǎn)生,如圖5所示。
圖5 I2C總線上的時(shí)鐘同步
?、峥偩€沖突和總線仲裁。
假如在某I2C總線系統(tǒng)中存在兩個(gè)主器件節(jié)點(diǎn),分別記為主器件1和主器件2,其數(shù)據(jù)輸出端分別為DATA1和DATA2,它們都有控制總線的能力,這就存在著發(fā)生總線沖突(即寫(xiě)沖突)的可能性。
假設(shè)在某一瞬間兩者相繼向總線發(fā)出了啟動(dòng)信號(hào),鑒于:I2C總線的“線與”特性,使得在數(shù)據(jù)線SDA上得到的信號(hào)波形是DATA1和DATA2兩者相與的結(jié)果,該結(jié)果略微超前送出低電平的主器件1,其DATA1的下降沿被當(dāng)做SDA的下降沿。
在總線被啟動(dòng)后,主器件1企圖發(fā)送數(shù)據(jù)“101……”,主器件2企圖發(fā)送數(shù)據(jù)“100101……”。
兩個(gè)主器件在每次發(fā)出一個(gè)數(shù)據(jù)位的同時(shí)都要對(duì)自己輸出端的信號(hào)電平進(jìn)行抽檢,只要抽檢的結(jié)果與它們自己預(yù)期的電平相符,就會(huì)繼續(xù)占用總線,總線控制權(quán)也就得不到裁定結(jié)果。
主器件1的第3位期望發(fā)送“1”,也就是在第3個(gè)時(shí)鐘周期內(nèi)送出高電平。
在該時(shí)鐘周期的高電平期間,主器件1進(jìn)行例行抽檢時(shí),結(jié)果檢測(cè)到一個(gè)不相匹配的電平“0”,這時(shí)主器件1只好決定放棄總線控制杈;因此,主器件2就成了總線的惟一主宰者,總線控制權(quán)也就最終得出了裁定結(jié)果,從而實(shí)現(xiàn)了總線仲裁的功能。
從以上總線仲裁的完成過(guò)程可以得出:仲裁過(guò)程主器件1和主器件2都不會(huì)丟失數(shù)據(jù);各個(gè)主器件沒(méi)有優(yōu)先級(jí)別之分,總線控制權(quán)是隨機(jī)裁定的,即使是搶先發(fā)送啟動(dòng)信號(hào)的主器件1最終也并沒(méi)有得到控制杈。
系統(tǒng)實(shí)際上遵循的是“低電平優(yōu)先”的仲裁原則,將總線判給在數(shù)據(jù)線上先發(fā)送低電平的主器件,而其他發(fā)送高電平的主器件將失去總線控制權(quán),如圖6所示。
圖6 I2C總線上的總線仲裁
⑩總線封鎖狀態(tài)。
在特殊情況下,如果需要禁止所有發(fā)生在I2C總線上的通信活動(dòng),封鎖或關(guān)閉總線是一種可行途徑,只要掛接于該總線上的任意一個(gè)器件將時(shí)鐘線SCL鎖定在低電平上即可。
I2C總線是由Philips公司開(kāi)發(fā)的兩線式串行總線,用于連接微控制器和外圍設(shè)備。
I2C總線支持多主控模式,任何能夠進(jìn)行發(fā)送和接收的設(shè)備都可以成為主設(shè)備。主控能夠控制數(shù)據(jù)的傳輸和時(shí)鐘頻率,在任意的時(shí)刻只能有一個(gè)主控。
組成I2C總線的兩個(gè)信號(hào)為數(shù)據(jù)線SDA和時(shí)鐘線SCL。為避免總信號(hào)線的混亂,要求各設(shè)備連接到總線的輸出端必須是開(kāi)漏輸出或集電極開(kāi)路輸出的結(jié)構(gòu)。根據(jù)這種結(jié)構(gòu)的“線與”邏輯,I2C總線上任意器件輸出低電平都會(huì)使相應(yīng)總線上的信號(hào)線變低。
總線空閑時(shí),上拉電阻使SDA和SCL線都保持高電平。
數(shù)據(jù)線 SDA 的電平狀態(tài)必須在時(shí)鐘線 SCL 處于高電平期間保持穩(wěn)定不變。SDA 的電平狀態(tài)只有在 SCL 處于低電平期間才允許改變。但是在 I2C總線的起始和結(jié)束時(shí)例外。
當(dāng)SCL穩(wěn)定在高電平時(shí),SDA由高到低的變化將產(chǎn)生一個(gè)開(kāi)始位,而由低到高的變化則產(chǎn)生一個(gè)停止位。開(kāi)始位和停止位都是由I2C主設(shè)備產(chǎn)生的。如果從設(shè)備采用7位地址,則主設(shè)備在發(fā)起傳輸前,需先發(fā)送一字節(jié)的地址信息,前7位為設(shè)備地址,最后1位為讀寫(xiě)標(biāo)志。之后每次傳輸?shù)臄?shù)據(jù)也是一個(gè)字節(jié),從MSB位(Most Significant Bit 最高有效位,對(duì)應(yīng)有LSB: Least Significant Bit 最低有效位)開(kāi)始傳輸。每個(gè)字節(jié)傳完后,在SCL的第9個(gè)上升沿到來(lái)之前,接受方應(yīng)該發(fā)出一個(gè)ACK位。
應(yīng)答位的時(shí)鐘脈沖仍由主機(jī)產(chǎn)生,而應(yīng)答位的數(shù)據(jù)狀態(tài)則遵循“誰(shuí)接收誰(shuí)產(chǎn)生”的原則,即總是由接收器產(chǎn)生應(yīng)答位。主機(jī)向從機(jī)發(fā)送數(shù)據(jù)時(shí),應(yīng)答位由從機(jī)產(chǎn)生;主機(jī)從從機(jī)接收數(shù)據(jù)時(shí),應(yīng)答位由主機(jī)產(chǎn)生。I2C總線標(biāo)準(zhǔn)規(guī)定:應(yīng)答位為 0 表示接收器應(yīng)答(ACK) ,常常簡(jiǎn)記為 A;為 1 則表示非應(yīng)答(NACK) ,常常簡(jiǎn)記為NA。發(fā)送器發(fā)送完 LSB 之后,應(yīng)當(dāng)釋放 SDA 線(拉高 SDA,輸出晶體管截止) ,以等待接收器產(chǎn)生應(yīng)答位。
在切換數(shù)據(jù)的傳輸方向時(shí),可以不必先產(chǎn)生停止條件再開(kāi)始下次傳輸,而是直接再一次產(chǎn)生開(kāi)始條件。I2C 總線在已經(jīng)處于忙的狀態(tài)下,再一次直接產(chǎn)生起始條件的情況被稱(chēng)為重復(fù)起始條件。例如:訪問(wèn)某一具有 I2C總線接口的 E2PROM 存儲(chǔ)器時(shí),主機(jī)先向存儲(chǔ)器輸入存儲(chǔ)單元的地址信息(發(fā)送數(shù)據(jù)) ,然后再讀取其中的存儲(chǔ)內(nèi)容(接收數(shù)據(jù))。
帶有 I2C 總線的器件除了有從機(jī)地址(Slave Address)外,還可能有子地址。從機(jī)地址是指該器件在 I2C 總線上被主機(jī)尋址的地址, 而子地址是指該器件內(nèi)部不同部件或存儲(chǔ)單元的編址。 與從機(jī)地址一樣,子地址實(shí)際上也是像普通數(shù)據(jù)那樣進(jìn)行傳輸?shù)?,傳輸格式仍然是與數(shù)據(jù)相統(tǒng)一的,區(qū)分傳輸?shù)牡降资堑刂愤€是數(shù)據(jù)要靠收發(fā)雙方具體的邏輯約定。子地址的長(zhǎng)度必須由整數(shù)個(gè)字節(jié)組成,可能是單字節(jié)(8 位子地址) ,也可能是雙字節(jié)(16 位子地址) ,還可能是 3 字節(jié)以上,這要看具體器件的規(guī)定。
I2C體系結(jié)構(gòu)分3個(gè)部分:I2C核心、I2C總線驅(qū)動(dòng)、I2C設(shè)備驅(qū)動(dòng)。
I2C核心提供了I2C總線驅(qū)動(dòng)和設(shè)備驅(qū)動(dòng)的注冊(cè)、注銷(xiāo)方法,I2C通信方法上層的、與具體適配器無(wú)關(guān)的代碼以及探測(cè)設(shè)備、檢測(cè)設(shè)備地址的上層代碼等。
I2C總線驅(qū)動(dòng)是對(duì)I2C硬件體系結(jié)構(gòu)中適配器端的實(shí)現(xiàn),適配器可由CPU控制,甚至可以直接集成在CPU內(nèi)部。包含了i2c_adapter、i2c_algorithm和控制I2C適配器產(chǎn)生通信信號(hào)的函數(shù)。通過(guò)I2C總線驅(qū)動(dòng)的代碼,我們可以控制I2C適配器以主控方式產(chǎn)生開(kāi)始位、停止位讀寫(xiě)周期,以及以從設(shè)備方式被讀寫(xiě),產(chǎn)生ACK等。
I2C設(shè)備驅(qū)動(dòng)是對(duì)I2C硬件體系結(jié)構(gòu)中設(shè)備端的實(shí)現(xiàn),設(shè)備一般掛接在受CPU控制的I2C適配器上,通過(guò)I2C適配器與CPU交換數(shù)據(jù)。包含了i2c_driver和i2c_client。
所有的I2C設(shè)備都在sysfs文件系統(tǒng)中顯示,存于/sys/bus/i2c/目錄下,以適配器地址和芯片地址的形式列出。
i2c_adapter對(duì)應(yīng)于物理上的一個(gè)適配器,而i2c_algorithm對(duì)應(yīng)一套通信方法。一個(gè)I2C適配器需要i2c_algorithm提供的通信函數(shù)來(lái)控制適配器上產(chǎn)生特定的訪問(wèn)周期。缺少i2c_algorithm的i2c_adapter什么也做不了,因此i2c_adapter中包含其使用的i2c_algorithm的指針。
i2c_driver對(duì)應(yīng)一套驅(qū)動(dòng)方法,是純粹的用于輔助作用的數(shù)據(jù)結(jié)構(gòu),它不對(duì)應(yīng)于任何的物理實(shí)體。i2c_client對(duì)應(yīng)于真實(shí)的物理設(shè)備,每個(gè)I2C設(shè)備都需要一個(gè)i2c_client來(lái)描述。i2c_client一般被包含在I2C字符設(shè)備的私有信息結(jié)構(gòu)體中。
i2c_driver于i2c_client發(fā)生關(guān)聯(lián)的時(shí)刻在i2c_driver的attach_adapter()函數(shù)被運(yùn)行時(shí)。attach_adapter()會(huì)探測(cè)物理設(shè)備,當(dāng)確定一個(gè)client存在時(shí),把該client使用的i2c_client數(shù)據(jù)結(jié)構(gòu)的adapter指針指向?qū)?yīng)的i2c_adapter,driver指針指向該i2c_driver,并會(huì)調(diào)用i2c_adapter的client_register()函數(shù)。相反的過(guò)程會(huì)發(fā)生在i2c_driver的detach_client()函數(shù)被調(diào)用的時(shí)候。
i2c_transfer()函數(shù)用于進(jìn)行I2C適配器和I2C設(shè)備之間的一組消息交互,i2c_master_send()函數(shù)和i2c_master_recv()函數(shù)內(nèi)部會(huì)調(diào)用i2c_transfer()函數(shù)分別完成一條寫(xiě)消息和一條讀消息。i2c_transfer()函數(shù)本身并不具備驅(qū)動(dòng)適配器物理硬件完成消息交互的能力,它只是尋找到i2c_adapter對(duì)應(yīng)的i2c_algorithm,并使用i2c_algorithm的master_xfer函數(shù)真正驅(qū)動(dòng)硬件流程。
I2C總線驅(qū)動(dòng)模塊加載函數(shù)需完成兩個(gè)工作:
1.初始化I2C適配器所使用的硬件資源,如申請(qǐng)I/O地址、中斷號(hào)等。
2.通過(guò)i2c_add_adapter()添加i2c_adapter的數(shù)據(jù)結(jié)構(gòu),當(dāng)然這個(gè)i2c_adapter數(shù)據(jù)結(jié)構(gòu)的成員已經(jīng)被xxx適配器的相應(yīng)函數(shù)指針?biāo)跏蓟?/p>
I2C總線驅(qū)動(dòng)模塊的卸載函數(shù)要完成的工作與加載函數(shù)相反。
I2C總線通信方法:我們要為特定的I2C適配器實(shí)現(xiàn)其通信方法,主要實(shí)現(xiàn)i2c_algorithm的master_xfer()函數(shù)和functionality()函數(shù)。functionality()函數(shù)用于返回algorithm所支持的通信協(xié)議,如I2C_FUNC_I2C、I2C_FUNC_10BIT_ADDR、I2C_FUNC_SMBUS_READ_BYTE、I2C_FUNC_SMBUS_WRITE_BYTE等。master_xfer()函數(shù)在I2C適配器上完成傳遞給它的i2c_msg數(shù)組中的每個(gè)I2C消息。
master_xfer()函數(shù)處理I2C消息數(shù)組,對(duì)于數(shù)組中的每個(gè)消息,判斷消息類(lèi)型,若為讀消息,則賦從設(shè)備地址為(msg-》addr《《1)| 1 ,否則為msg-》addr《《1(賦地址為setaddr)。對(duì)每個(gè)消息產(chǎn)生一個(gè)開(kāi)始位,緊接著傳送從設(shè)備地址,然后開(kāi)始數(shù)據(jù)的發(fā)送或接收,對(duì)最后的消息還需產(chǎn)生一個(gè)停止位。
I2C設(shè)備驅(qū)動(dòng)(i2c_driver和i2c_client)。
I2C設(shè)備驅(qū)動(dòng)要使用i2c_driver和i2c_client數(shù)據(jù)結(jié)構(gòu)并填充其中的成員函數(shù)。i2c_client一般被包含在設(shè)備的私有信息結(jié)構(gòu)體yyy_data中,而i2c_driver則適合被定義成全局變量并初始化。
I2C設(shè)備驅(qū)動(dòng)的模塊加載函數(shù)中會(huì)做:
?。?)通過(guò)register_chrdev()函數(shù)將I2C設(shè)備注冊(cè)為一個(gè)字符設(shè)備。
?。?)通過(guò)I2C核心的i2c_add_driver()函數(shù)添加i2c_driver。
模板卸載函數(shù)中則相反。
yyy_init()-》i2c_add_driver()-》yyy_attach_adapter()-》i2c_probe()-》yyy_detect()-》i2c_client初始化-》i2c_attach_client()-》yyy_init_client
yyy_exit()-》i2c_del_driver()-》yyy_detach_client()-》i2c_detach_client()
作為一種字符類(lèi)設(shè)備,Linux I2C設(shè)備驅(qū)動(dòng)的文件操作接口與普通的設(shè)備驅(qū)動(dòng)是完全一致的。I2C設(shè)備的寫(xiě)操作經(jīng)歷了如下幾個(gè)步驟:
?。?)從用戶空間到字符設(shè)備驅(qū)動(dòng)寫(xiě)函數(shù)接口,寫(xiě)函數(shù)構(gòu)造I2C消息數(shù)組。
?。?)寫(xiě)函數(shù)把構(gòu)造的I2C消息數(shù)組傳遞給I2C核心的傳輸函數(shù)i2c_transfer()。
?。?)I2C核心的傳輸函數(shù)i2c_transfer()找到對(duì)應(yīng)適配器algorithm的通信方法函數(shù)master_xfer()去最終完成I2C消息的處理。
read()/write()(用戶空間)-》yyy_read()/yyy_write()(I2C設(shè)備驅(qū)動(dòng)文件操作接口)-》i2c_transfer()(I2C核心)-》master_xfer()(I2C總線驅(qū)動(dòng))
i2c-dev.c文件完全可以被看做一個(gè)I2C設(shè)備驅(qū)動(dòng),不過(guò),它實(shí)現(xiàn)的一個(gè)i2c_client是虛擬、臨時(shí)的,隨著設(shè)備文件的打開(kāi)而產(chǎn)生,并隨設(shè)備文件的關(guān)閉而撤銷(xiāo),并沒(méi)有被添加到i2c_adapter的clients鏈表中。i2c-dev.c針對(duì)每個(gè)I2C適配器生成一個(gè)主設(shè)備號(hào)為89的設(shè)備文件,實(shí)現(xiàn)了i2c_driver的成員函數(shù)以及文件操作接口,所以,i2c-dev.c的主體式“i2c_driver成員函數(shù)+字符設(shè)備驅(qū)動(dòng)”。
i2c-dev.c中提供i2cdev_read()、i2cdev_write()函數(shù)來(lái)對(duì)應(yīng)用戶空間要使用的read()和write()文件操作接口,這兩個(gè)函數(shù)分別調(diào)用I2C核心的i2c_master_recv()和i2c_master_send()函數(shù)來(lái)構(gòu)造一條I2C消息并引發(fā)適配器algorithm通信函數(shù)的調(diào)用,完成消息的傳輸。i2cdev_read()和i2cdev_write()函數(shù)不具備太強(qiáng)的通用性,滅有太大的使用價(jià)值,只能適用于非RepStart模式的情況。對(duì)于兩條以上消息組成的讀寫(xiě),在用戶空間需要組織i2c_msg消息數(shù)組并調(diào)用I2C_RDWR IOCTL命令。
評(píng)論