一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>一種以FPGA為核心的高性能雷達(dá)多目標(biāo)模擬器DRFM設(shè)計(jì)方案解析

一種以FPGA為核心的高性能雷達(dá)多目標(biāo)模擬器DRFM設(shè)計(jì)方案解析

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

雷達(dá)目標(biāo)模擬器的DSP軟件設(shè)計(jì)

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。
2011-10-10 18:04:512164

DRFM怎么實(shí)現(xiàn)數(shù)據(jù)采集前端

縱觀世界歷史,每次新軍事變革都會(huì)催生批新技術(shù)的誕生,DRFM也不例外,它是現(xiàn)代電子戰(zhàn)中雷達(dá)對(duì)抗的產(chǎn)物,是一種對(duì)射頻信號(hào)采樣、存儲(chǔ)、運(yùn)算后轉(zhuǎn)發(fā)的電子部件。當(dāng)DRFM對(duì)樣本信息保存下來(lái)后,可根據(jù)
2019-07-30 06:00:40

FPGA構(gòu)建高性能DSP

設(shè)計(jì)、并在高性能和低芯片成本之間進(jìn)行平衡。  采用這設(shè)計(jì)方法時(shí),設(shè)計(jì)人員可以系統(tǒng)模塊方式定義DSP算法,并驗(yàn)證算法數(shù)學(xué)上是否正確,然后利用位真值模擬方法來(lái)實(shí)施定點(diǎn)測(cè)試。在流程中的每步,位寬度都可以?xún)?yōu)化與系統(tǒng)要求相匹配。然后,利用核心生成器實(shí)施系統(tǒng)級(jí)工具所指定的設(shè)計(jì)。
2011-02-17 11:21:37

一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬雷達(dá)信號(hào)采集等方面有著巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-10 07:30:35

一種基于FPGA的全數(shù)字短波解調(diào)設(shè)計(jì)

系統(tǒng)性能提升有限。本文根據(jù)軟件無(wú)線電的思想,提出一種全數(shù)字的短波解調(diào)。使用高速模數(shù)轉(zhuǎn)換直接射頻采樣,并將高速數(shù)據(jù)流送給FPGA完成下變頻、濾波、解調(diào)。此系統(tǒng)將模擬器件壓縮到最小,使得系統(tǒng)的抗干擾能力得到極大的提高,這也將系統(tǒng)的解調(diào)靈敏度提升到了個(gè)新的高度。
2019-07-02 07:35:09

一種基于FPGA的飛行模擬器通信接口設(shè)計(jì)流程介紹

摘要:在飛行模擬器的設(shè)計(jì)中,為了使數(shù)據(jù)能夠快速有效地在飛行模擬器的各個(gè)模塊之間進(jìn)行高速傳遞,提出了一種使用FPGA作為CAN總線節(jié)點(diǎn)結(jié)構(gòu)中的核心處理的設(shè)計(jì)方法,并完成了飛行模擬器通信接口的軟硬件
2019-06-18 05:00:10

一種基于SIMULINK工具的太陽(yáng)能電池陣列模擬器的仿真模型設(shè)計(jì)

設(shè)計(jì)一種成本較低,能夠代替實(shí)際光伏電池陣列來(lái)進(jìn)行各種光伏實(shí)驗(yàn)的太陽(yáng)能電池模擬器。本文所設(shè)計(jì)的太陽(yáng)能電池模擬器BUCK電路基礎(chǔ),采用ARM控制,并加入了電流PI控制方式來(lái)改善系統(tǒng)動(dòng)態(tài)性能和穩(wěn)態(tài)精度。此外,本文還采用四折線法來(lái)對(duì)光伏電池陣列的特性曲線進(jìn)行分段擬合,并進(jìn)行了仿真驗(yàn)證。
2019-07-16 07:17:49

一種基于TS101的SAR回波信號(hào)模擬器設(shè)計(jì)

作者:潘勇先 中國(guó)電子科技集團(tuán)0 引言 合成孔徑雷達(dá)(Synthetic Aperture Radar,SAR)是一種高分辨率微波成像雷達(dá),可以全天候、全天時(shí)的利用微波照射獲得地面目標(biāo)的散射信息
2019-07-22 06:29:35

一種基于多通道實(shí)時(shí)CAN模擬器設(shè)計(jì)方案介紹

及實(shí)時(shí)響應(yīng)的場(chǎng)合,單通道CAN總線不能滿(mǎn)足實(shí)際通信的要求。為此,介紹一種基于多通道實(shí)時(shí)CAN模擬器設(shè)計(jì)方案。
2019-07-19 08:15:59

一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法論述

,靈活性有所欠缺。本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高
2019-07-16 07:40:26

一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)論述

本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高斯白噪聲,可模擬
2019-07-19 07:26:14

一種適用于空間觀測(cè)任務(wù)的實(shí)時(shí)多目標(biāo)識(shí)別算法分享

基于嵌入式圖像處理平臺(tái)的實(shí)時(shí)多目標(biāo)識(shí)別算法人工智能技術(shù)與咨詢(xún) 昨天本文來(lái)自《科學(xué)技術(shù)與工程》,作者王旭輝等摘 要提出了一種適用于空間觀測(cè)任務(wù)的實(shí)時(shí)多目標(biāo)識(shí)別算法,它基于DSP和FPGA組合的圖像處理
2021-12-21 07:02:06

FPGA核心的機(jī)器視覺(jué)系統(tǒng)設(shè)計(jì)方案

本文根據(jù)以FPGA芯片核心設(shè)計(jì)了一種通用的機(jī)器視覺(jué)系統(tǒng),可以應(yīng)用到產(chǎn)品生產(chǎn)線、車(chē)輛智能監(jiān)控管理等各種場(chǎng)合。采用最新的高性能視覺(jué)標(biāo)準(zhǔn)和國(guó)際知名大公司開(kāi)發(fā)的IP核以及主機(jī)Visual Applets軟件的使用極大地提升了系統(tǒng)的性能、可靠性。
2019-05-05 08:30:00

雷達(dá)回波模擬器的設(shè)計(jì)方法是什么?

保持和濾波,唯回復(fù)出該頻率的模擬信號(hào)。與其他頻率合成方法相比,直接數(shù)字頻率合成器具有頻率街邊速度快、頻率分辨率高、輸出相位連續(xù)、可編程和全數(shù)字化、便于集成等優(yōu)點(diǎn)。本文在分析了DDS的基本原理的基礎(chǔ)上,提出了一種基于DDS芯片AD9852的雷達(dá)回波模擬器的設(shè)計(jì)。
2019-08-20 07:45:53

高性能圖像傳感參考設(shè)計(jì)的核心集成與協(xié)作解析

高性能圖像傳感參考設(shè)計(jì)的核心集成與協(xié)作
2021-01-11 06:16:53

介紹一種LED日光燈應(yīng)用的設(shè)計(jì)方案

BP2808的基本工作原理是什么?介紹一種LED日光燈應(yīng)用的設(shè)計(jì)方案
2021-06-03 06:02:29

介紹一種汽車(chē)LED照明系統(tǒng)的設(shè)計(jì)方案

介紹一種汽車(chē)LED照明系統(tǒng)的設(shè)計(jì)方案
2021-05-13 06:52:48

介紹一種視頻監(jiān)控系統(tǒng)的設(shè)計(jì)方案

介紹一種視頻監(jiān)控系統(tǒng)的設(shè)計(jì)方案
2021-05-31 07:07:58

分享款不錯(cuò)的一種基于FPGA高性能H.264變換量化結(jié)構(gòu)設(shè)計(jì)

分享款不錯(cuò)的一種基于FPGA高性能H.264變換量化結(jié)構(gòu)設(shè)計(jì)
2021-05-08 07:56:42

分享一種高性能的FM內(nèi)置天線解決方案

分享一種高性能的FM內(nèi)置天線解決方案
2021-05-26 06:18:53

分享一種不錯(cuò)的基于FPGA和USB的通用CCD采集系統(tǒng)設(shè)計(jì)方案

提出一種基于FPGA和USB的通用CCD采集系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)在不改變硬件的情況下可以采集多種CCD,并上傳至PC機(jī),使用軟件處理采集到的數(shù)據(jù)。
2021-04-22 06:23:40

分享一種基于Actel Flash FPGA的高可靠設(shè)計(jì)方案

本文星載測(cè)控系統(tǒng)背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計(jì)方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計(jì)和降級(jí)重構(gòu),實(shí)現(xiàn)了高實(shí)時(shí)、高可靠的系統(tǒng)。
2021-05-10 06:58:47

分享一種智能卡接口的設(shè)計(jì)方案

分享一種智能卡接口的設(shè)計(jì)方案
2021-05-27 06:01:19

分享一種通用家電遙控設(shè)備的設(shè)計(jì)方案

分享一種通用家電遙控設(shè)備的設(shè)計(jì)方案
2021-06-04 06:54:48

基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。硬件電路實(shí)時(shí)合成雷達(dá)回波
2019-06-03 05:00:08

基于DSP+FPGA雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬雷達(dá)信號(hào)采集等方面有著巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-15 06:48:33

基于DSP的雷達(dá)多目標(biāo)模擬器的設(shè)計(jì)和實(shí)

本帖最后由 mr.pengyongche 于 2013-4-30 02:54 編輯 基于DSP的雷達(dá)多目標(biāo)模擬器的設(shè)計(jì)和實(shí)
2012-08-17 13:59:49

基于TMS320C6701信號(hào)處理高性能信號(hào)處理模塊的設(shè)計(jì)方案

本文提出了一種基于TMS320C6701信號(hào)處理高性能信號(hào)處理模塊的設(shè)計(jì)方案,設(shè)計(jì)了具有定通用性的并行信號(hào)處理模塊,該模塊具有高速互連接口,可以根據(jù)應(yīng)用系統(tǒng)的需求構(gòu)成不同的并行系統(tǒng),完成各種信號(hào)處理任務(wù)。
2021-04-02 07:30:14

如何利用FPGA構(gòu)建一種通用的雷達(dá)回波信號(hào)實(shí)時(shí)模擬系統(tǒng)?

本文FPGA核心構(gòu)建了一種通用的雷達(dá)回波信號(hào)實(shí)時(shí)模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號(hào)模擬的運(yùn)算單元,充分利用了FPGA資源豐富、并行處理能力強(qiáng)的特點(diǎn),提高了系統(tǒng)的實(shí)時(shí)性;采用System
2021-04-29 06:14:20

如何利用DDS實(shí)現(xiàn)信號(hào)模擬器設(shè)計(jì)?

的人力和物力而且使研制周期變長(zhǎng)。因此,目標(biāo)模擬器一數(shù)字模擬技術(shù)與雷達(dá)技術(shù)相結(jié)合發(fā)展起來(lái)的專(zhuān)門(mén)的系統(tǒng),它為雷達(dá)的信號(hào)處理系統(tǒng)和顯示終端技術(shù)指標(biāo)的測(cè)試以及性能驗(yàn)證提供必要條件。
2019-08-01 06:12:32

如何利用DDWS實(shí)現(xiàn)面目標(biāo)模擬器的設(shè)計(jì)?

本文設(shè)計(jì)的面目標(biāo)模擬器基于波形存儲(chǔ)直讀的DDWS(直接數(shù)字波形合成)法實(shí)現(xiàn),模擬成像雷達(dá)接收其自身發(fā)射的單個(gè)射頻線性調(diào)頻脈沖,經(jīng)復(fù)雜的地面目標(biāo)反射后,形成的射頻回波信號(hào)經(jīng)下變頻后輸出。
2021-04-21 06:50:42

如何去實(shí)現(xiàn)一種高性能網(wǎng)絡(luò)接口設(shè)計(jì)?

傳統(tǒng)網(wǎng)絡(luò)接口處理流程包括哪些步驟?如何去實(shí)現(xiàn)一種高性能網(wǎng)絡(luò)接口設(shè)計(jì)?
2021-05-20 06:41:48

如何去設(shè)計(jì)一種高性能的數(shù)據(jù)采集系統(tǒng)?

μC/OSII嵌入式操作系統(tǒng)簡(jiǎn)介數(shù)據(jù)采集系統(tǒng)基本工作原理如何去設(shè)計(jì)一種高性能的數(shù)據(jù)采集系統(tǒng)?
2021-04-22 06:46:08

如何去設(shè)計(jì)一種多路CCD圖像信號(hào)模擬器?

一種基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)計(jì)
2021-06-04 06:13:35

怎么設(shè)計(jì)一種基于FPGA的數(shù)字秒表?

本文介紹一種FPGA核心,設(shè)計(jì)了一種基于FPGA的數(shù)字秒表?
2021-05-10 06:40:32

怎樣去設(shè)計(jì)一種汽車(chē)駕駛模擬器控制系統(tǒng)?

汽車(chē)駕駛模擬器控制系統(tǒng)的原理是什么?汽車(chē)駕駛模擬器控制系統(tǒng)的功能有哪些?怎樣去設(shè)計(jì)一種汽車(chē)駕駛模擬器控制系統(tǒng)?
2021-05-17 06:36:41

畢設(shè)求助(可以有償)——基于FPGA的LFMCW雷達(dá)多目標(biāo)檢測(cè)方法

要畢業(yè)了,畢設(shè)是完全沒(méi)學(xué)過(guò)的FPGA課題,求助各位大哥幫幫忙,要求:了解并掌握LFMCW雷達(dá)的工作原理、用途及優(yōu)缺點(diǎn);了解常用的雷達(dá)目標(biāo)檢測(cè)方法,選取其中一種完成其Verilog實(shí)現(xiàn),并用FPGA
2018-04-08 23:48:36

高性能散熱片設(shè)計(jì)方案?

高性能散熱片設(shè)計(jì)方案?能夠更好的實(shí)現(xiàn)降溫和氣流管理。
2021-04-08 06:34:49

一種單片機(jī)核心的頻率測(cè)量系統(tǒng)的設(shè)計(jì)方法

本文給出了一種單片機(jī)核心的頻率測(cè)量系統(tǒng)的設(shè)計(jì)方法。
2021-05-14 06:17:05

一種高性能視頻系統(tǒng)的解決方案

一種基于多內(nèi)核處理高性能視頻系統(tǒng)設(shè)計(jì)
2021-06-07 07:07:40

一種信號(hào)模擬器設(shè)計(jì)方案

信號(hào)模擬器包括哪些部分?怎樣去設(shè)計(jì)信號(hào)模擬器?
2021-04-21 06:25:44

一種基于FPGA的64點(diǎn)FFT處理設(shè)計(jì)方案

討論了一種基于FPGA的64點(diǎn)FFT處理設(shè)計(jì)方案,輸入數(shù)據(jù)的實(shí)部和虛部均以16位二進(jìn)制數(shù)表示,采用基2DIT-FFT算法,Altera公司的QuartusⅡ軟件開(kāi)發(fā)平臺(tái)對(duì)處理各個(gè)的模塊進(jìn)行設(shè)計(jì),在Stratix系列中的EP1S25型FPGA通過(guò)了綜合和仿真,運(yùn)算結(jié)果正確。
2021-04-29 06:25:54

一種基于FPGA的HDLC協(xié)議控制設(shè)計(jì)方案

一種基于FPGA的HDLC協(xié)議控制設(shè)計(jì)方案
2021-04-30 06:53:06

一種基于FPGA的多路模擬信號(hào)源設(shè)計(jì)方案

  本文針對(duì)遙測(cè)應(yīng)用,大容量FPGA器件核心,實(shí)現(xiàn)了電源獨(dú)立的不同頻率、不同波形的多路模擬量信號(hào)源。
2021-04-30 06:12:38

一種基于FPGA的永磁同步電機(jī)控制設(shè)計(jì)方案

一種基于FPGA的永磁同步電機(jī)控制設(shè)計(jì)方案。
2021-05-08 07:02:07

一種基于FPGA的誤碼性能測(cè)試方案

求大神分享一種基于FPGA的誤碼性能測(cè)試方案
2021-04-30 06:39:46

一種基于CPLD的雷達(dá)仿真信號(hào)的實(shí)現(xiàn)方案

本文提出了一種基于CPLD的雷達(dá)仿真信號(hào)的實(shí)現(xiàn)方案,它能為機(jī)載雷達(dá)測(cè)試系統(tǒng)提供所需的多種典型的重頻脈沖及制導(dǎo)信號(hào)。
2021-05-06 06:19:25

一種基于openmv競(jìng)速小車(chē)的設(shè)計(jì)方案

一種基于openmv競(jìng)速小車(chē)的設(shè)計(jì)方案
2022-03-01 07:16:14

一種多按鍵狀態(tài)識(shí)別系統(tǒng)的設(shè)計(jì)方案

一種基于FPGA技術(shù)的多按鍵狀態(tài)識(shí)別系統(tǒng)的設(shè)計(jì)方案
2021-05-06 08:44:59

一種多路模擬數(shù)字采集與處理系統(tǒng)的設(shè)計(jì)方案

一種多路模擬數(shù)字采集與處理系統(tǒng)的設(shè)計(jì)方案
2021-04-28 07:04:52

一種嵌入式高性能比較的設(shè)計(jì)應(yīng)用

請(qǐng)求大佬分享一種嵌入式高性能比較的設(shè)計(jì)應(yīng)用?
2021-04-12 06:10:47

一種嵌入式PLC微處理設(shè)計(jì)方案

一種基于FPGA芯片的嵌入式PLC處理設(shè)計(jì)方案。
2021-05-06 08:24:19

一種數(shù)字電壓表的設(shè)計(jì)方案

一種CPLD核心處理電路的數(shù)字電壓表的設(shè)計(jì)方案
2021-04-28 07:14:04

一種新型WCDMA直放站PA的設(shè)計(jì)方案

一種新型WCDMA直放站PA的設(shè)計(jì)方案
2021-05-26 06:14:52

一種智能物品清點(diǎn)系統(tǒng)的設(shè)計(jì)方案

一種智能物品清點(diǎn)系統(tǒng)的設(shè)計(jì)方案
2021-05-20 07:29:31

一種鎖相環(huán)位同步提取電路的設(shè)計(jì)方案

一種基于FPGA的鎖相環(huán)位同步提取電路的設(shè)計(jì)方案。
2021-04-29 06:52:21

一種陶瓷揚(yáng)聲系統(tǒng)的放大器設(shè)計(jì)方案

一種陶瓷揚(yáng)聲系統(tǒng)的放大器設(shè)計(jì)方案
2021-06-04 07:10:45

求分享一種集中式插入法幀同步的FPGA設(shè)計(jì)方案

本文主要提出一種集中式插入法幀同步的FPGA設(shè)計(jì)方案。
2021-06-02 06:07:10

求大佬分享一種基于高性能立體聲數(shù)模轉(zhuǎn)換WM8741的音頻解碼設(shè)計(jì)方案

本文設(shè)計(jì)一種基于高性能立體聲數(shù)模轉(zhuǎn)換WM8741的音頻解碼設(shè)計(jì)方案,該系統(tǒng)支持高達(dá)24位、192 kHz的數(shù)字音頻信號(hào)解碼,還支持其他多種速率的標(biāo)準(zhǔn)數(shù)字音頻信號(hào)的輸入。
2021-06-08 06:08:34

求大佬分享一種小型通信系統(tǒng)的設(shè)計(jì)方案

求大佬分享一種小型通信系統(tǒng)的設(shè)計(jì)方案
2021-05-28 06:13:52

請(qǐng)問(wèn)怎么設(shè)計(jì)一種高性能集成電壓比較?

怎么設(shè)計(jì)一種高性能集成電壓比較?
2021-04-21 06:25:06

一種雷達(dá)回波信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

本文提出了一種基于CPCI母板和PMC背板的通用雷達(dá)回波模擬器的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)介紹了基于單片FPGA設(shè)計(jì)PMC背板,實(shí)現(xiàn)雷達(dá)回波信號(hào)模擬器數(shù)據(jù)合成(噪聲/雜澎目標(biāo)回波)的設(shè)計(jì)方
2009-05-08 17:17:4536

新型雷達(dá)信號(hào)模擬器設(shè)計(jì)方案

新型雷達(dá)信號(hào)模擬器設(shè)計(jì)方案 隨著新體制雷達(dá)相繼問(wèn)世,現(xiàn)代雷達(dá)大都采用了以捷變頻和相干信號(hào)處理等為代表的新技術(shù),反干擾措施越來(lái)越完善,對(duì)這些體制
2010-03-22 11:17:5245

采用FPGA的振動(dòng)模擬器設(shè)計(jì)

介紹了一種基于FPGA、ADC和高速DAC的振動(dòng)模擬器的設(shè)計(jì)方法,并給出了該模擬器的硬件原理框圖和FPGA設(shè)計(jì)的核心模塊。本系統(tǒng)具有較強(qiáng)的可移植性,對(duì)有特殊要求的信號(hào)發(fā)生器設(shè)計(jì)有
2010-08-06 16:03:2110

基于FPGA的毫米波多目標(biāo)信號(hào)形成技術(shù)的研究

摘要: 毫米波多目標(biāo)信號(hào)形成是實(shí)現(xiàn)毫米波雷達(dá)模擬器的關(guān)鍵技術(shù),要求目標(biāo)分辨精度高、時(shí)延差值達(dá)ns級(jí)是其顯著特點(diǎn)。介紹一種基于可編程邏輯器件FPGA的多目
2009-06-20 15:31:59652

雷達(dá)目標(biāo)加速模擬器電路圖

雷達(dá)目標(biāo)加速模擬器電路圖
2009-07-01 13:16:46792

基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器

基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器 在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過(guò)程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)
2010-02-06 09:25:45772

基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。利用DSP/FPGA的高速計(jì)算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(chǔ)(DRFM)技術(shù),可以實(shí)現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復(fù)雜
2011-08-04 11:22:381648

基于DSP和FPGA的多波形雷達(dá)回波中頻模擬器實(shí)現(xiàn)

本系統(tǒng)基于自主產(chǎn)生的原理,選用DSP和FPGA核心處理器,通過(guò)合理的算法設(shè)計(jì),實(shí)現(xiàn)了可兼容多種雷達(dá)波形的中頻雷達(dá)回波模擬器的設(shè)計(jì),采用改進(jìn)的基于存儲(chǔ)轉(zhuǎn)發(fā)的數(shù)字脈沖延時(shí)方法
2011-08-28 17:24:10930

雷達(dá)目標(biāo)信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

為滿(mǎn)足雷達(dá)數(shù)據(jù)處理系統(tǒng)目標(biāo)跟蹤算法的測(cè)試需求,介紹了一種基于USB和FPGA技術(shù)的雷達(dá)目標(biāo)信號(hào)模擬器設(shè)計(jì)方案。文中重點(diǎn)討論了模擬器的結(jié)構(gòu)和目標(biāo)數(shù)據(jù)形成、傳輸、存儲(chǔ)、信號(hào)波形
2013-09-02 14:41:0076

基于FPGA+PC104的雷達(dá)目標(biāo)模擬器設(shè)計(jì)

介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來(lái)模擬雷達(dá)回波信號(hào)的方法。給出了以FPGA核心采集雷達(dá)參數(shù)以及產(chǎn)生雷達(dá)目標(biāo)和干擾信號(hào)的硬件實(shí)現(xiàn)方法,分析了通過(guò)PC104產(chǎn)生理論航跡和
2013-09-25 17:32:3463

彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)

彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)
2016-12-26 17:19:2127

一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器的實(shí)現(xiàn)

提出了一種基于FPGA雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種
2017-11-18 13:00:012444

E8707A 76GHz至77GHz雷達(dá)目標(biāo)模擬器

E8707A雷達(dá)目標(biāo)模擬器用于仿真76 GHz至77 GHz范圍內(nèi)的雷達(dá)探測(cè)目標(biāo)。這款儀器是一種可擴(kuò)展、可配置的目標(biāo)模擬器,具有10米至450米的完整仿真距離或2個(gè)固定距離。模擬器可配備單喇叭天線及內(nèi)置收發(fā)信機(jī),或雙喇叭發(fā)射和接收配置。
2018-03-02 14:02:372

已全部加載完成