脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線(xiàn)性調(diào)頻、非線(xiàn)性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解
2011-09-30 15:09:56
1068 
為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。用QuartusⅡ軟件在FPGA平臺(tái)上完成了數(shù)字核脈沖的幅度提取并生成能譜。
2013-11-21 10:57:26
1948 
基于FPGA 的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。
2015-02-03 09:55:05
1870 
ADS5500 - 12-Bit, 105MSPS Analog-toDigital Converter - Burr-Brown Corporation
2022-11-04 17:22:44
14-Bit, 125MSPS Analog-to-Digital Converter datasheet (Rev. F)
2022-11-04 17:22:44
ADS5500-EP datasheet (Rev. C)
2022-11-04 17:22:44
EVALUATION MODULE FOR ADS5500
2023-03-30 11:47:22
ADS54T04IZAYR原廠現(xiàn)貨TI 1000個(gè)ADS58H40IZCRR原廠現(xiàn)貨TI 10000個(gè)ADS58H43IZCR原廠現(xiàn)貨TI 8985個(gè)ADS5500MPAPREP原廠現(xiàn)貨TI 1000個(gè)
2021-10-26 10:03:05
我們通過(guò)差分運(yùn)放給ADC(ADS5500)輸入了一個(gè)0~20mV的三角波信號(hào),然后用邏輯分析儀輸出的數(shù)據(jù),發(fā)現(xiàn)在峰值部分有一個(gè)上抬,分析后發(fā)現(xiàn)是由于D7的錯(cuò)誤輸出導(dǎo)致,如果將輸入信號(hào)加大,D8位也
2019-05-28 13:02:58
概述:采用64引腳TQFP PowerPAD封裝,100MHz時(shí)ADS5500的信噪比(SNR)為70dB,無(wú)失真動(dòng)態(tài)范圍(SFDR)為82dB。它廣泛應(yīng)用于通訊基站基礎(chǔ)設(shè)備、視頻和影像系統(tǒng)、通訊
2021-05-18 07:40:52
【作者】:陳世海;裴東興;張琦;【來(lái)源】:《電子設(shè)計(jì)工程》2010年02期【摘要】:針對(duì)數(shù)據(jù)采集系統(tǒng)高速長(zhǎng)時(shí)間的采樣和后端數(shù)據(jù)傳輸及存儲(chǔ)能力有限的問(wèn)題,提出基于FPGA的數(shù)據(jù)壓縮解決方案。同時(shí)為平滑
2010-04-24 09:05:21
分析了抖動(dòng)偏頻激光陀螺信號(hào)的解調(diào)原理,提出了一種利用數(shù)字信號(hào)處理技術(shù)并采用FPGA實(shí)現(xiàn)的抖動(dòng)解調(diào)方法;通過(guò)對(duì)激光陀螺脈沖計(jì)數(shù)值高速采樣并采用數(shù)字濾波器濾波處理,可以有效消除抖動(dòng)引起的信號(hào)噪聲,得到
2018-08-30 09:21:12
DSP技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,但傳統(tǒng)的數(shù)字信號(hào)處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理系統(tǒng),具有很強(qiáng)的實(shí)時(shí)性和靈活性,因此利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理成為數(shù)字信號(hào)處理領(lǐng)域的一種新的趨勢(shì)。
2019-10-17 08:12:27
方波脈沖、高斯脈沖、Hermite脈沖和正交橢球波函數(shù)等。隨著聲表面波器件(SAW)的發(fā)展,可由低成本、低功耗、低復(fù)雜度的聲表面波濾波器利用脈沖壓縮技術(shù)產(chǎn)生和檢測(cè)線(xiàn)性調(diào)頻信號(hào)(Chirp)。由于
2019-06-14 07:24:09
和醫(yī)療成像?醫(yī)療器械?數(shù)字曝光系統(tǒng)說(shuō)明DLP5500數(shù)字微鏡器件(DMD)是一種數(shù)字控制的MOEMS(微光機(jī)電系統(tǒng))空間光調(diào)制器(SLM)。當(dāng)耦合到適當(dāng)?shù)墓鈱W(xué)系統(tǒng)時(shí),DLP5500可用于調(diào)制入射(照明
2020-09-11 17:13:36
學(xué)習(xí)一下該開(kāi)發(fā)板其他例程,提升一下自己,順便也希望可以給他人提供些有用的參考例程。項(xiàng)目描述:1:完成線(xiàn)性調(diào)頻信號(hào)LFM的數(shù)字下變頻DDC(包括正交變換、FIR低通濾波及抽取);2:LFM信號(hào)的脈沖壓縮
2015-09-10 11:18:53
小弟最近在做一個(gè)數(shù)字下變頻和脈沖壓縮的仿真,現(xiàn)在一點(diǎn)頭緒都沒(méi)有,有沒(méi)有大神指教一下方向的。希望大神不吝賜教,或者是有源代碼能分享一下,跪謝了。
2017-03-11 10:50:24
,數(shù)字鎖相倍頻模塊每輸出一個(gè)有效的采樣觸發(fā)信號(hào)CLK,ADC控制器就完成一次6通道的采樣操作,然后停止等待下一個(gè)觸發(fā)脈沖的到來(lái)。時(shí)鐘管理模塊的作用是利用最小系統(tǒng)板上的50MHz晶振輸入,經(jīng)過(guò)編程進(jìn)行
2021-07-01 08:30:00
2 W5500的內(nèi)部功能方框圖2.3 系統(tǒng)程序設(shè)計(jì)本設(shè)計(jì)中FPGA選用Xilinx公司的Spartan6系列的XC6SLX150-2FG484C芯片。這款高性能核心板,具有高速,高帶寬,高容量等特點(diǎn)
2018-08-07 10:10:25
轉(zhuǎn)換器選用TI公司的ADS5500,具有14 b的分辨率和125 MSPS的最高采樣率,用來(lái)對(duì)輸入LFM信號(hào)進(jìn)行60 MHz的高速采樣。 數(shù)字脈沖壓縮模塊在FPGA中實(shí)現(xiàn),FPGA選用Xilinx
2018-11-09 15:53:22
基于FPGA的數(shù)字脈沖壓縮技術(shù)1.數(shù)字脈沖壓縮實(shí)現(xiàn)原理2.電路設(shè)計(jì)2.1APEX2OKE系列FPGA 簡(jiǎn)介2.2 基于FPGA 的算法研究及實(shí)現(xiàn) 2.3 脈沖壓縮在FPGA 上的實(shí)現(xiàn)
2011-03-02 09:41:50
調(diào)相脈沖信號(hào)可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號(hào),在現(xiàn)代雷達(dá)及通信系統(tǒng)中獲得了廣泛應(yīng)用。隨著近年來(lái)軟件無(wú)線(xiàn)電技術(shù)和電子技術(shù)的發(fā)展,DDS(直接數(shù)字頻率合成)用于實(shí)現(xiàn)信號(hào)產(chǎn)生的應(yīng)用越來(lái)越廣。
2019-09-30 07:22:22
基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)設(shè)計(jì)參見(jiàn)附件:
2011-03-02 09:39:11
脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線(xiàn)性調(diào)頻、非線(xiàn)性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。
2019-10-08 11:16:45
芯片具有高位、快速等特點(diǎn),且操作簡(jiǎn)單。利用FPGA實(shí)現(xiàn)對(duì)數(shù)據(jù)的FFT轉(zhuǎn)換,最終計(jì)算得出所測(cè)移動(dòng)或靜止物體與測(cè)量點(diǎn)間距離。 作為一個(gè)實(shí)時(shí)測(cè)距系統(tǒng),單片機(jī)運(yùn)算速度較慢,不能充分應(yīng)用其優(yōu)點(diǎn),采用FPGA能滿(mǎn)足
2021-12-27 17:08:50
王玲,邱軍海,王世橋(煙臺(tái)工程職業(yè)技術(shù)學(xué)院山東煙臺(tái)264006)線(xiàn)性調(diào)頻信號(hào)可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線(xiàn)性調(diào)頻信號(hào)作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號(hào),已經(jīng)
2019-07-08 07:38:45
基于FPGA設(shè)計(jì)了一高速數(shù)字下變頻系統(tǒng),在設(shè)計(jì)中利用并行NCO和多相濾波相結(jié)合的方法有效的降低了數(shù)據(jù)的速率,以適合數(shù)字信號(hào)處理器件的工作頻率。
2019-09-26 07:06:35
視頻過(guò)大,打包成8個(gè)壓縮包基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘.part01.rar (20 MB )基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘.part02.rar (20 MB )基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘
2019-05-14 06:35:34
脈沖壓縮是近年來(lái)光子晶體光纖中一個(gè)新的應(yīng)用領(lǐng)域,在光通信系統(tǒng)中,利用具有高非線(xiàn)性系數(shù)和較大負(fù)色散值的光子晶體光纖進(jìn)行脈沖壓縮,將降低傳輸時(shí)間,提高傳輸速率。本文從非線(xiàn)性薛定諤方程組入手,深入探討
2010-05-28 13:38:25
間提供簡(jiǎn)單、靈活的通信接口?! ⊥ǔG闆r下,圖像采集系統(tǒng)以CCD或CMOS等數(shù)字式相機(jī)為基礎(chǔ),還需要采集卡來(lái)完成數(shù)據(jù)采集,常見(jiàn)的采集卡有基于DSP實(shí)現(xiàn)的和基于FPGA實(shí)現(xiàn)的,MV-D1024E系列相機(jī)
2019-07-02 08:11:34
傅里葉變換、脈沖壓縮、線(xiàn)性預(yù)測(cè)編碼語(yǔ)音處理、高速定點(diǎn)矩陣乘法等,有較好的應(yīng)用前景和發(fā)展空間。那有誰(shuí)知道該如何利用FPGA實(shí)現(xiàn)級(jí)聯(lián)信號(hào)處理器嗎?
2019-07-30 07:22:48
針對(duì)航天測(cè)試系統(tǒng)的應(yīng)用需求,利用FPGA的設(shè)計(jì)微型數(shù)字存儲(chǔ)系統(tǒng)勢(shì)在必行,那我們具體該怎么做呢?
2019-08-01 08:14:33
脈沖壓縮體制在現(xiàn)代雷達(dá)中被廣泛采用,通過(guò)發(fā)射寬脈沖來(lái)提高發(fā)射的平均功率,保證足夠的作用距離;接收時(shí)則采用相應(yīng)的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距離和距離分辨力之間的矛盾問(wèn)題。
2019-11-08 08:08:55
本文提出一種采用FPGA和CMOS數(shù)字傳感器實(shí)現(xiàn)前端數(shù)據(jù)采集、利用單片機(jī)進(jìn)行圖像鑒別和壓縮、通過(guò)以太網(wǎng)控制器實(shí)現(xiàn)圖像數(shù)據(jù)傳輸?shù)膱D像監(jiān)測(cè)系統(tǒng)。該系統(tǒng)不僅實(shí)現(xiàn)了圖像信號(hào)數(shù)據(jù)采集,而且數(shù)據(jù)傳輸速度和穩(wěn)定性高;不僅靈活性好、成本低,而且具有網(wǎng)絡(luò)化、智能化等優(yōu)點(diǎn)。
2021-05-26 06:58:29
怎么利用FPGA實(shí)現(xiàn)數(shù)字電壓表的設(shè)計(jì)?
2021-05-06 10:19:03
脈沖壓縮體制在現(xiàn)代雷達(dá)中被廣泛采用,通過(guò)發(fā)射寬脈沖來(lái)提高發(fā)射的平均功率,保證足夠的作用距離;接收時(shí)則采用相應(yīng)的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距離和距離分辨力
2019-08-26 07:10:09
如何有效解決雷達(dá)作用距離與距離分辨率之間的矛盾?基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)設(shè)計(jì)
2021-04-08 06:02:27
脈沖壓縮網(wǎng)絡(luò),給出了關(guān)鍵參數(shù)的設(shè)計(jì)計(jì)算,并且介紹了新穎的末級(jí)磁脈沖壓縮放電結(jié)構(gòu)。實(shí)驗(yàn)結(jié)果顯示:各級(jí)磁脈沖壓縮效果達(dá)到設(shè)計(jì)指標(biāo),電源輸出電壓峰達(dá)30 kV,輸出電流峰值大于40 kA,電流脈沖寬度200
2010-04-22 11:41:29
ADS5500的內(nèi)部結(jié)構(gòu)框圖和工作信號(hào)時(shí)序ADS5500設(shè)計(jì)需要考慮什么因素?ADS5500的應(yīng)用
2021-04-21 06:47:20
綜合考慮到圖像采集系統(tǒng)所要求的實(shí)時(shí)性,可靠性,以及FPGA在數(shù)字電路的設(shè)計(jì)中的優(yōu)勢(shì),為此本文討論如何利用FPGA設(shè)計(jì)基于LVDS的圖像數(shù)據(jù)采集傳輸系統(tǒng)?
2021-04-08 06:48:28
脈沖壓縮系統(tǒng)工業(yè)原理是什么?LFM信號(hào)實(shí)時(shí)脈沖壓縮是如何實(shí)現(xiàn)的?TMS320C64x處理器的特點(diǎn)有哪些?
2021-04-19 11:50:02
【作者】:張鵬;和天慧;沈旭明;【來(lái)源】:《信息與電子工程》2010年01期【摘要】:為了實(shí)現(xiàn)高功率微波初級(jí)波源的小型化,獲得更高功率的輸出微波脈沖,研制了用于高功率微波脈沖壓縮的能量倍增器。利用
2010-04-22 11:48:46
14位125Msps模數(shù)轉(zhuǎn)換器ADS5500及其應(yīng)用。摘要:ADS5500是美國(guó)德州儀器公司(TI)生產(chǎn)的一款高采樣率、高精度、易使用的14位模數(shù)轉(zhuǎn)換器。簡(jiǎn)易的并行數(shù)字輸出數(shù)據(jù)接口可方便地與數(shù)字信號(hào)處理器(DSPs)連接。
2009-09-30 20:27:43
7 ADS5500是德克薩斯儀器公司(Texas Instruments)開(kāi)發(fā)的一款14位分辨率、125MSPS采樣速率的高性能模數(shù)轉(zhuǎn)換器,芯片為64引腳TQFP PowerPAD封裝。為實(shí)現(xiàn)更高的系統(tǒng)集成度,其內(nèi)部還包括有寬
2009-09-30 20:28:45
66 傳統(tǒng)的匹配濾波只能將距離旁瓣壓縮到一定的程度,因此可能出現(xiàn)強(qiáng)目標(biāo)的旁瓣掩蓋弱目標(biāo)的情況。針對(duì)上述問(wèn)題,該文提出了基于迭代思想和最大輸出信噪比準(zhǔn)則的自適應(yīng)脈沖壓
2009-11-20 16:01:33
10 本文設(shè)計(jì)了一種以 FPGA 為數(shù)據(jù)壓縮和數(shù)據(jù)緩存單元的高速數(shù)據(jù)采集系統(tǒng),其主要特點(diǎn)是對(duì)高速采集的數(shù)據(jù)進(jìn)行實(shí)時(shí)壓縮,再將壓縮后的數(shù)據(jù)進(jìn)行緩沖存儲(chǔ)。該設(shè)計(jì)利用數(shù)據(jù)比較模
2009-11-30 15:32:36
20 BOA單棱鏡飛秒超短脈沖壓縮器 當(dāng)超短脈沖激光透過(guò)材料傳輸時(shí)(即使是簡(jiǎn)單的玻璃),由于群延遲色散(GDD)它們會(huì)在時(shí)間上展寬。紅光的傳播速度比藍(lán)光的傳播速度
2023-05-24 11:04:06
脈沖壓縮透射光柵高功率光束組合光譜衍射光柵 脈沖壓縮透射光柵高功率光束組合光譜衍射光柵采用獨(dú)特的圖案化方法、DUV投影光刻和離子蝕刻,為透射衍射光柵提供了許多
2023-05-24 13:50:09
Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵 Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵用于將入射光成角度地分散到光譜中。光通信透射衍射光柵
2023-05-24 13:55:56
發(fā)射信號(hào)的分離是MIMO 雷達(dá)的一個(gè)重要環(huán)節(jié),該文基于最小均方誤差準(zhǔn)則,提出了一種有效的MIMO雷達(dá)自適應(yīng)脈沖壓縮方法,從每個(gè)接收陣元接收到的信號(hào)中分別自適應(yīng)地估計(jì)每個(gè)距
2010-02-09 13:37:38
15 描述了Z箍縮放電等離子體極紫外光源系統(tǒng)中的主脈沖電源,給出了主電路拓?fù)浣Y(jié)構(gòu),重點(diǎn)介紹了三級(jí)磁脈沖壓縮網(wǎng)絡(luò),給出了關(guān)鍵參數(shù)的設(shè)計(jì)計(jì)算,并且介紹了新穎的末級(jí)磁脈沖
2010-03-05 14:13:38
27 針對(duì)受激布里淵散射(SBS)脈沖壓縮系統(tǒng)中經(jīng)常出現(xiàn)的波形調(diào)制現(xiàn)象,提出一種抑制調(diào)制、改善窄脈沖波形質(zhì)量的新方法——雙級(jí)SBS脈沖壓縮結(jié)構(gòu)。此方法以“兩次壓縮,子峰能量
2010-03-05 15:20:08
19 摘 要:基于電容微分結(jié)構(gòu)設(shè)計(jì)脈沖產(chǎn)生電路。利用ADS軟件對(duì)電路進(jìn)行仿真和優(yōu)化,脈沖寬度為1.5ns。對(duì)電路進(jìn)行調(diào)試得到的結(jié)果與仿真結(jié)果基本一致。關(guān)鍵詞:微分電路;脈
2010-04-13 22:26:38
42 The ADS5500 is a high-performance, 14-bit, 125 Msps analog-to-digital converter (ADC). To provide
2010-06-04 11:23:12
25 Processing™ solutions by coupling the CDC7005 low-jitter clock synchronizer chip with the industry leading 14-bit ADS5500 ADC dev
2010-06-04 11:38:04
17 本應(yīng)用筆記介紹了當(dāng)前視頻監(jiān)控系統(tǒng)所采用的不同壓縮技術(shù)以及一些視頻壓縮標(biāo)準(zhǔn)的優(yōu)勢(shì),討論了利用傳統(tǒng)CCTV和IP攝像機(jī)輸入實(shí)現(xiàn)數(shù)字錄像的基本原理,即采用H.264視頻壓縮標(biāo)準(zhǔn)能夠
2010-07-30 11:27:59
20
為解決雷達(dá)探測(cè)能力與距離分辨力之間的問(wèn)題,在線(xiàn)性調(diào)頻信號(hào)脈沖壓縮的原理的基礎(chǔ)上,利用MATLAB軟件對(duì)數(shù)字脈沖壓縮算法進(jìn)行仿真,給出一種基于FPGA分布式算法的
2010-12-24 16:10:59
37 摘 要:本文介紹了ADS5500的性能特點(diǎn)和設(shè)計(jì)考慮,并對(duì)其在視頻信號(hào)處理方面的應(yīng)用作了簡(jiǎn)要說(shuō)明。
2006-03-11 13:18:27
1034 
FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計(jì)
采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨
2009-03-29 15:09:48
2234 
基于FPGA雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計(jì)
合成孔徑雷達(dá)成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線(xiàn)性調(diào)頻變標(biāo)(CS)算法。R-D算法復(fù)雜度相
2009-12-02 11:44:10
1168 
本文以TI公司的高性能的TMS320C6701浮點(diǎn)DSP芯片作為實(shí)現(xiàn)數(shù)字脈沖壓縮的核心器件,實(shí)現(xiàn)了線(xiàn)性調(diào)頻信號(hào)的頻域數(shù)字脈沖壓縮。
1 數(shù)字脈沖壓縮原理
數(shù)
2010-07-02 09:47:37
2878 
脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線(xiàn)性調(diào)頻、非線(xiàn)性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效
2010-07-19 09:37:01
1064 
O 引言
脈沖壓縮體制在現(xiàn)代雷達(dá)中被廣泛采用,通過(guò)發(fā)射寬脈沖來(lái)提高發(fā)射的平均功率,保證足夠的
2010-10-08 11:33:44
2184 
本文主要介紹了一種利用FPGA IP核設(shè)計(jì)線(xiàn)性調(diào)頻信號(hào)脈沖壓縮的方法,通過(guò)各種仿真與實(shí)際測(cè)試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計(jì)方法非常靈活,參數(shù)的設(shè)置和修改方便
2011-06-29 10:40:20
7309 
本設(shè)計(jì)開(kāi)發(fā)出了一套基于雙FPGA+ARM架構(gòu)的高速計(jì)算機(jī)屏幕圖像壓縮系統(tǒng)。系統(tǒng)通過(guò)對(duì)圖像壓縮系統(tǒng)任務(wù)的劃分,利用FPGA的并行計(jì)算能力和靈活的編程方式,完成圖像壓縮算法。
2011-08-22 11:44:31
2039 
針對(duì)一種新型的寬脈沖信號(hào)二相碼碼內(nèi)線(xiàn)性調(diào)頻信號(hào),分析了其數(shù)學(xué)表達(dá)式及其回波形成原理,并介紹了一種二相碼碼內(nèi)線(xiàn)性調(diào)頻信號(hào)地雜波模擬器的系統(tǒng)實(shí)現(xiàn)。
2011-09-07 18:58:11
46 基于FPGA的靜止圖像壓縮系統(tǒng)的研究-JPEG編碼器的設(shè)計(jì)電力電子與電力傳動(dòng)數(shù)字圖像在人們生活中的應(yīng)用越來(lái)越廣泛,由于原始圖像數(shù)據(jù)量比較大,因此數(shù)字圖非常重要。
2011-11-01 18:17:55
65 本文基于快速傅里葉IP核可復(fù)用和重配置的特點(diǎn),實(shí)現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點(diǎn)LFM信號(hào)脈沖壓縮,具有設(shè)計(jì)靈活,調(diào)試方便,可擴(kuò)展性強(qiáng)的特點(diǎn)。
2012-10-15 17:20:46
2738 
基于FPGA和MVD1024E相機(jī)的圖像采集系統(tǒng)
2016-09-22 12:27:27
19 中頻脈沖壓縮信號(hào)數(shù)字化直接產(chǎn)生技術(shù)研究
2017-01-10 21:35:22
17 噪聲干擾對(duì)線(xiàn)性調(diào)頻脈沖壓縮濾波器的干擾效果分析
2017-01-10 21:35:20
6 用高速DSP在頻域上實(shí)現(xiàn)LFM信號(hào)的實(shí)時(shí)脈沖壓縮
2017-01-10 21:35:20
6 一類(lèi)新的脈沖壓縮信號(hào)的旁瓣抑制,下來(lái)看看。
2017-01-10 21:35:20
11 壓縮比1201的線(xiàn)性調(diào)頻脈沖壓縮系統(tǒng),下來(lái)看看
2017-01-10 21:35:20
11 脈沖壓縮在超寬帶雷達(dá)中的應(yīng)用,可以下來(lái)看看
2017-01-22 21:15:50
11 基于FPGA的1024點(diǎn)高性能FFT處理器的設(shè)計(jì)_鐘冠文
2017-03-19 11:36:55
10 1024 2007脈沖功率表
2017-10-16 10:55:27
0 針對(duì)網(wǎng)內(nèi)采用了旁瓣匿影和旁瓣對(duì)消技術(shù)的脈沖壓縮雷達(dá),采用卷積噪聲對(duì)該種雷達(dá)進(jìn)行干擾。結(jié)合公式推導(dǎo)及仿真實(shí)驗(yàn),驗(yàn)證了該噪聲的假目標(biāo)特性。同時(shí)得出了該噪聲在雷達(dá)接收機(jī)處所能獲得的匹配增益計(jì)算公式,在信號(hào)
2017-11-07 09:46:41
0 TI公司引進(jìn)了一套適合于高速、高中頻采樣ADC設(shè)備的設(shè)備,如ADS5500 ADC,能夠在125MSPS下進(jìn)行采樣。為了實(shí)現(xiàn)這些高性能器件的全部潛力,必須提供一種極低的相位噪聲時(shí)鐘源。CDC7005
2018-05-18 11:07:29
4 脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線(xiàn)性調(diào)頻、非線(xiàn)性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。
2018-11-28 09:18:00
3561 
、功耗與實(shí)時(shí)性要求都很高的實(shí)時(shí)SAR成像系統(tǒng),其應(yīng)用十分廣泛。在整個(gè)有距離-多普勒(R-D)算法中方位脈沖壓縮系統(tǒng)是設(shè)計(jì)的關(guān)鍵。隨著FPGA芯片突飛猛進(jìn)的發(fā)展,實(shí)時(shí)雷達(dá)成像方位脈沖壓縮系統(tǒng)在FPGA上實(shí)現(xiàn)變成了可能。
2018-12-30 11:10:00
3331 
電子發(fā)燒友網(wǎng)為你提供TI(ti)ADS5500-EP相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有ADS5500-EP的引腳圖、接線(xiàn)圖、封裝手冊(cè)、中文資料、英文資料,ADS5500-EP真值表,ADS5500-EP管腳等資料,希望可以幫助到廣大的電子工程師們。
2018-11-02 19:09:06

同時(shí),由于C1與R1對(duì)信號(hào)的積分延時(shí),所以,輸出脈沖與輸入脈沖相比,幅度和寬度都被壓縮了。
2020-05-02 17:00:00
2067 
片多通道高速串行ADC用于X射線(xiàn)脈沖信號(hào)的采集,利用數(shù)字電位計(jì)及高壓電源模塊實(shí)現(xiàn)探測(cè)器偏置電壓的精細(xì)調(diào)節(jié),利用數(shù)據(jù)存儲(chǔ)校正電路等完成采集數(shù)據(jù)的校正處理,并可通過(guò)圖像傳輸電路完成圖像數(shù)據(jù)的傳輸與顯示以及系統(tǒng)功能的調(diào)試。與上位
2021-06-01 09:37:44
13 近日,中科院上海光機(jī)所成功制備出超大口徑(1620mmx1070mm)的無(wú)拼縫脈沖壓縮光柵,該口徑面積是目前國(guó)際已知最大同類(lèi)光柵元件2.9倍。
2023-11-20 10:08:57
311 
相位編碼信號(hào)的相位調(diào)制函數(shù)是離散的有限狀態(tài),屬于“離散型“編碼脈沖壓縮信號(hào)。
在相位編碼中,二相編碼信號(hào)是常用的脈壓信號(hào)形式之一。
將寬脈沖分為許多短的等寬度子脈沖,每個(gè)子脈沖以?xún)煞N相位調(diào)制,其調(diào)制的順序由指定的編碼序列決定。
2024-02-20 10:57:30
353 
評(píng)論