資料介紹
靜態(tài)時(shí)序分析(SAT)
靜態(tài)時(shí)序分析的前提就是設(shè)計(jì)者先提出要求,然后時(shí)序分析工具才會根據(jù)特定的時(shí)序模型進(jìn)行分析,給出正確是時(shí)序報(bào)告。
進(jìn)行靜態(tài)時(shí)序分析,主要目的就是為了提高系統(tǒng)工作主頻以及增加系統(tǒng)的穩(wěn)定性。對很多數(shù)字電路設(shè)計(jì)來說,提高工作頻率非常重要,因?yàn)楦吖ぷ黝l率意味著高處理能力。通過附加約束可以控制邏輯的綜合、映射、布局和布線,以減小邏輯和布線延時(shí),從而提高工作頻率。
相關(guān)參數(shù)分析
建立和保持時(shí)間
如下圖所示,建立時(shí)間就是時(shí)鐘有效沿到來之前數(shù)據(jù)必須保持穩(wěn)定的最小時(shí)間;
保持時(shí)間就是時(shí)鐘有效沿到來之后數(shù)據(jù)必須保持穩(wěn)定的最小時(shí)間;
?。〝?shù)據(jù)輸出延時(shí))(觸發(fā)器從時(shí)鐘有效,數(shù)據(jù)從輸入到達(dá)輸出的時(shí)間)和緩沖延時(shí)
是指時(shí)鐘觸發(fā)開始到有效數(shù)據(jù)輸出的器件內(nèi)部所有延時(shí)的總和。或簡單地說:在時(shí)鐘有效后,D的數(shù)據(jù)并不能立即傳到Q端,這段等待的時(shí)間就是觸發(fā)器的時(shí)鐘到輸出時(shí)間。
?。ㄟ@個(gè)時(shí)間指的是當(dāng)時(shí)鐘有效沿變化后,數(shù)據(jù)從輸入端到輸出端的最小時(shí)間間隔。)
而緩沖延時(shí)是指信號經(jīng)過緩沖器到達(dá)有效的電壓輸出所需要的時(shí)間。
二者之間有所區(qū)別:
除了包含緩沖延時(shí),還包括邏輯延時(shí)。
如下圖:給出確定的方法,zai在輸出緩沖的末端直接相連一個(gè)測量負(fù)載,最常見的是50歐姆的電阻或30pF的電容,然后測量負(fù)載上的信號電壓到達(dá)一定電平所需要的時(shí)間,這個(gè)電平稱為測量電壓(Vms),一般是信號高電平的一半。
?
- 靜態(tài)時(shí)序分析的基礎(chǔ)與應(yīng)用的詳細(xì)說明 3次下載
- 時(shí)序分析的靜態(tài)分析基礎(chǔ)教程 14次下載
- 時(shí)序分析的優(yōu)化策略詳細(xì)說明 17次下載
- 時(shí)序分析的優(yōu)化策略詳細(xì)說明 19次下載
- FPGA的靜態(tài)時(shí)序分析詳細(xì)講解分析 19次下載
- FPGA靜態(tài)時(shí)序分析的理論和參數(shù)說明 15次下載
- 華為FPGA硬件的靜態(tài)時(shí)序分析與邏輯設(shè)計(jì) 21次下載
- 英業(yè)達(dá)上電時(shí)序的詳細(xì)資料說明 57次下載
- 正點(diǎn)原子FPGA靜態(tài)時(shí)序分析與時(shí)序約束教程 63次下載
- DSP與FPGA控制通信的詳細(xì)資料說明 45次下載
- uCOS的消息郵箱源代碼分析詳細(xì)資料說明 11次下載
- FPGA教程之FPGA系統(tǒng)設(shè)計(jì)與應(yīng)用的詳細(xì)資料說明 61次下載
- FPGA教程之ISE設(shè)計(jì)流程簡介的詳細(xì)資料說明 15次下載
- FPGA視頻教程之FPGA設(shè)計(jì)中時(shí)序邏輯設(shè)計(jì)要點(diǎn)的詳細(xì)資料說明 20次下載
- 靜態(tài)時(shí)序分析與邏輯(華為內(nèi)部培訓(xùn)資料)
- 深度解析FPGA中的時(shí)序約束 764次閱讀
- 時(shí)序分析基本概念解析 1106次閱讀
- 靜態(tài)時(shí)序分析的基本概念和方法 1560次閱讀
- Xilinx FPGA時(shí)序約束設(shè)計(jì)和分析 1650次閱讀
- 常用時(shí)序約束介紹之基于ISE的UCF文件語法 3054次閱讀
- FPGA靜態(tài)時(shí)序分析詳解 2993次閱讀
- FPGA設(shè)計(jì)中時(shí)序分析的基本概念 2753次閱讀
- FPGA進(jìn)行靜態(tài)時(shí)序分析 3232次閱讀
- 如何進(jìn)行PLC控制程序的設(shè)計(jì)詳細(xì)資料PPT說明 6011次閱讀
- 時(shí)序分析的基本概念ETM的詳細(xì)介紹及如何應(yīng)用的資料概述 1.7w次閱讀
- 時(shí)序分析基本概念之生成時(shí)鐘詳細(xì)資料介紹描述 8984次閱讀
- 時(shí)序分析概念之spice deck介紹 6657次閱讀
- PLC常用基本環(huán)節(jié)梯形圖和詳細(xì)文字說明詳細(xì)資料概述 1w次閱讀
- 不同場景的FPGA外圍電路的上電時(shí)序分析與設(shè)計(jì) 7484次閱讀
- 時(shí)序分析中的一些基本概念 4332次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1491次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費(fèi)
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計(jì)
- 0.23 MB | 4次下載 | 免費(fèi)
- 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評論