完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda工具
EDA工具軟件可大致可分為芯片設(shè)計輔助軟件、可編程芯片輔助設(shè)計軟件、系統(tǒng)設(shè)計輔助軟件等三類。進(jìn)入我國并具有廣泛影響的EDA軟件是系統(tǒng)設(shè)計軟件輔助類和可編程芯片輔助設(shè)計軟件:Protel、PSPICE、multiSIM10(原EWB的最新版本)、OrCAD、PCAD、LSIIogic、MicroSim,ISE,modelsim等等。
文章:256個 瀏覽:32457次 帖子:9個
在PCB設(shè)計和制造過程中,走線批量倒角是一個重要的步驟,它有助于提高PCB的電氣性能和機械強度,同時也便于生產(chǎn)和裝配過程中的操作。我們需要注意PCB走線...
2024-12-30 標(biāo)簽:pcbEDA工具PCB設(shè)計 2361 0
DFM的核心原則詳解簡化設(shè)計你的目標(biāo)是設(shè)計零部件,使其能夠順利地裝配在一起。盡量減少復(fù)雜或手動組裝步驟的數(shù)量。確保它們易于對齊、緊固和連接。這減少了組裝...
2024-07-17 標(biāo)簽:EDA工具DFMDFM技術(shù) 1533 0
在Verilog中實現(xiàn)Moore型和Mealy型狀態(tài)機的方法簡析
編寫能夠被綜合工具識別的狀態(tài)機,首先需要理解狀態(tài)機的基本概念和分類。狀態(tài)機(FSM)是表示有限個狀態(tài)以及在這些狀態(tài)之間轉(zhuǎn)換的邏輯結(jié)構(gòu)。
關(guān)于同步FIFO和異步FIFO的基礎(chǔ)知識總結(jié)
FIFO是一種先進(jìn)先出數(shù)據(jù)緩存器,它與普通存儲器的區(qū)別是沒有外部讀寫地址線,使用起來非常簡單,缺點是只能順序讀寫,而不能隨機讀寫。
2024-04-09 標(biāo)簽:數(shù)據(jù)傳輸EDA工具二進(jìn)制 3771 0
我們該如何應(yīng)對SOC中越來越龐大和復(fù)雜的SDC約束?
SOC設(shè)計變得越來越復(fù)雜,成本越來越高,設(shè)計和驗證也越來越困難。
2024-03-13 標(biāo)簽:EDA工具SoC設(shè)計信號完整性 1537 0
IP(Intelligent Property) 核是具有知識產(chǎn)權(quán)核的集成電路芯核總稱,是經(jīng)過反復(fù)驗證過的、具有特定功能的宏模塊,與芯片制造工藝無關(guān),可...
2024-03-07 標(biāo)簽:FPGA設(shè)計寄存器EDA工具 1642 0
EDA (Exploratory Data Analysis)是指通過可視化和統(tǒng)計方法來探索和分析數(shù)據(jù)的過程。它是數(shù)據(jù)分析的重要步驟,能夠幫助我們了解數(shù)...
2024-01-30 標(biāo)簽:EDA工具軟件數(shù)據(jù)處理 1518 0
NCSIM、VCS和QuestaSim后仿真如何屏蔽冗余的違例信息呢?
在進(jìn)行數(shù)字電路后仿真時,經(jīng)常會遇到很多時序為例,通常這些違例都是由網(wǎng)表中大量的時序檢查報出的。
calibre query和yeild server在layout design上的應(yīng)用
第一件事:不同版圖EDA工具間數(shù)據(jù)的轉(zhuǎn)換問題,除了基于OA的database的pcell 還是存在一些各家工具自己封閉的內(nèi)容,這部分內(nèi)容如何能夠不同to...
理想情況下,chiplet可以像搭積木一樣組合成現(xiàn)成的產(chǎn)品,無需使用EDA工具。
2023-11-09 標(biāo)簽:EDA工具SoC設(shè)計sip封裝 576 0
數(shù)字IC前端設(shè)計+后端設(shè)計流程實現(xiàn)
RTL 設(shè)計** :芯片功能設(shè)計。硬件描述語言如 Verilog、VHDL、SystemVerilog。
**1 ** 層級關(guān)系 曾經(jīng)我一直認(rèn)為cosim最頂層必須是一個數(shù)字頂層,其實不然。具體使用哪個做頂層要看項目,以數(shù)字為頂層的好處是,模擬仿真的結(jié)果都轉(zhuǎn)...
2023-10-31 標(biāo)簽:EDA工具加法器電平轉(zhuǎn)換 5353 0
std::randomize隨機結(jié)果不符合預(yù)期?
在近期的一個testcase調(diào)試中,遇到一個std::randomize隨機結(jié)果不符合預(yù)期的現(xiàn)象。
PCB設(shè)計/ 制造數(shù)據(jù)交換技術(shù)及標(biāo)準(zhǔn)化
Gerber是事實上的PCB 數(shù)據(jù)工業(yè)標(biāo)準(zhǔn),仍在廣泛應(yīng)用。從1970 年問世的Gerber 原型到1992年的Gerber 274X ,雖經(jīng)不斷改良,...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |