完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12577個(gè) 瀏覽:617650次 帖子:7893個(gè)
國(guó)微思爾芯S2C成為英特爾FPGA中國(guó)創(chuàng)新中心的深度合作伙伴
未來(lái),英特爾FPGA中國(guó)創(chuàng)新中心愿以本身所擁有的英特爾軟硬件資源優(yōu)勢(shì),依托運(yùn)營(yíng)方海云捷迅科技有限公司在開(kāi)源云計(jì)算領(lǐng)域的深耕與貢獻(xiàn),與更多企業(yè)開(kāi)展更多形式...
兩個(gè)網(wǎng)絡(luò)相關(guān)的開(kāi)源項(xiàng)目詳解
今天介紹兩個(gè)(only two)網(wǎng)絡(luò)相關(guān)的開(kāi)源項(xiàng)目。 Alex的verilog-ethernet之前在介紹PCIe項(xiàng)目時(shí)有介紹過(guò)Alex的項(xiàng)目,當(dāng)時(shí)重點(diǎn)...
結(jié)合vivado的sdk開(kāi)發(fā)工具記錄
vivado搭建一個(gè)簡(jiǎn)單PS 的工程(記得勾選uart),生成bit,導(dǎo)出硬件,啟動(dòng)sdk,新建helloworld的工程就行。然后跑一下,看串口是否能...
基于FPGA的交流電測(cè)量?jī)x的設(shè)計(jì)
根據(jù)交流采樣的原理,設(shè)計(jì)出基于FPGA開(kāi)方算法,解決了實(shí)時(shí)計(jì)算電壓有效值和頻率的問(wèn)題。充分發(fā)揮FPGA硬件并行計(jì)算的特性,實(shí)現(xiàn)高速運(yùn)算和可靠性的結(jié)合, ...
2011-10-03 標(biāo)簽:FPGA監(jiān)測(cè)儀器ADS7804 3167 0
上海安路科技宣布國(guó)內(nèi)首款ELF系列非易失性CPLD產(chǎn)品開(kāi)始批量供貨
上海安路信息科技有限公司宣布在其主力FPGA產(chǎn)品EAGLE系列之外,再添CPLD產(chǎn)品ELF系列。本次增添的器件包括ELF300和ELF650,目前公司開(kāi)...
用于 de-chirp操作FPGA實(shí)現(xiàn)的總體設(shè)計(jì)
在2004年,楊百翰大學(xué)的地球微波遙感實(shí)驗(yàn)室(MERS)開(kāi)發(fā)了microSAR,展示了一種小型低成本LFM-CW SAR系統(tǒng)。在這一經(jīng)驗(yàn)的基礎(chǔ)上,BYU...
FPGA如何使用RAM分區(qū)循環(huán)移位法實(shí)現(xiàn)解交織器
本文分析了卷積交織和解交織的基本原理,然后采用Altera 的FPGA器件,用RAM分區(qū)循環(huán)移位法來(lái)實(shí)現(xiàn)解交織器。無(wú)論從理論上,還是從計(jì)算機(jī)仿真和綜合結(jié)...
基于復(fù)數(shù)浮點(diǎn)運(yùn)算的協(xié)方差矩陣的FPGA實(shí)現(xiàn)
O 引言 協(xié)方差矩陣的計(jì)算是信號(hào)處理領(lǐng)域的典型運(yùn)算,是實(shí)現(xiàn)多級(jí)嵌套維納濾波器、空間譜估
2010-10-08 標(biāo)簽:fpga 3162 0
擺脫EDA限制,F(xiàn)PGA突破國(guó)產(chǎn)芯片四大件之一,沖擊高端市場(chǎng)
EDA,作為芯片設(shè)計(jì)領(lǐng)域的第一環(huán),在整個(gè)集成電路產(chǎn)業(yè)鏈條中擁有重要的地位,但卻是我國(guó)芯片行業(yè)的一大短板。目前,國(guó)外Cadence、Synopsys和Me...
Xilinx Vitis統(tǒng)一軟件平臺(tái)面向所有開(kāi)發(fā)者解鎖全新設(shè)計(jì)體驗(yàn)
Vitis統(tǒng)一軟件平臺(tái),可以讓包括軟件工程師和AI科學(xué)家在內(nèi)的廣大開(kāi)發(fā)者都能受益于硬件靈活應(yīng)變的優(yōu)勢(shì)。
2019-10-10 標(biāo)簽:FPGA軟件開(kāi)發(fā)Vivado 3158 0
基于FPGA的千兆以太網(wǎng)ARP和UDP的實(shí)現(xiàn)
1 以太網(wǎng)原理介紹 1.1 以太網(wǎng)幀 在以太網(wǎng)鏈路上的數(shù)據(jù)包稱作以太網(wǎng)幀。以太網(wǎng)幀起始部分由前導(dǎo)碼和幀開(kāi)始符組成。后面緊跟著一個(gè)以太網(wǎng)報(bào)頭,以MAC地址...
2023-02-16 標(biāo)簽:fpga 3156 0
私有云(如下圖)更像單獨(dú)為一個(gè)企業(yè)或用戶搭建的服務(wù)器,這個(gè)服務(wù)器要能夠支持多個(gè)用戶或多個(gè)任務(wù)同時(shí)執(zhí)行,換句話說(shuō),就是對(duì)硬件資源持續(xù)且最大化的性能和資源利用。
Xilinx 廣泛部署動(dòng)態(tài)重配置技術(shù)
2017年4月21日,北京—All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))宣...
FPGA(Field-ProgrammableGateArray),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
還在了解什么是低功耗?FPGA低功耗設(shè)計(jì)詳解
功耗是各大設(shè)計(jì)不可繞過(guò)的話題,在各大設(shè)計(jì)中,我們應(yīng)當(dāng)追求低功耗。為增進(jìn)大家對(duì)低功耗的認(rèn)識(shí),本文將對(duì)FPGA低功耗設(shè)計(jì)予以介紹。如果你對(duì)FPGA低功耗相關(guān)...
2020-10-26 標(biāo)簽:fpga 3151 0
開(kāi)源!ZYNQ IgH EtherCAT主站方案分享
前言創(chuàng)龍科技已基于IMX8、ZYNQ、AM5728、AM5708、AM437x、AM335x、T3/A40i等平臺(tái)提供了開(kāi)源EtherCAT主站IgH案...
FPGA應(yīng)用工程師面對(duì)的最主要設(shè)計(jì)問(wèn)題
目前FPGA應(yīng)用工程師面對(duì)的最主要設(shè)計(jì)問(wèn)題是什么?如何解決?Actel:當(dāng)用戶通過(guò)TAP接口進(jìn)行JTAG測(cè)試或者編程時(shí)我們發(fā)現(xiàn)了許多問(wèn)題。與目前最先進(jìn)應(yīng)...
Altera發(fā)布其基于ARM的SoC FPGA系列產(chǎn)品
公司發(fā)布其基于ARM的SoC 系列產(chǎn)品,在單芯片中集成了28-nm Cyclone V和Arria V 架構(gòu)、雙核ARM Cortex-A9 MPCor...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |