完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12577個(gè) 瀏覽:617650次 帖子:7893個(gè)
Plunify Cloud 云平臺(tái)為 FPGA 工程師極大地簡(jiǎn)化了使用云服務(wù)器的技術(shù)與安全要求。
DPU架構(gòu)(自適應(yīng)交換機(jī))的介紹
在本文中,我們將進(jìn)一步采取主動(dòng)行動(dòng),以解決網(wǎng)絡(luò)核心(交換機(jī))中當(dāng)前的專有處理和計(jì)算問題。我們提出了一種新的硬件架構(gòu),稱為自適應(yīng)交換機(jī)。基于對(duì)其支持三個(gè)用...
2022-02-09 標(biāo)簽:fpga 3196 0
在深度學(xué)習(xí)的概念中,通常可以簡(jiǎn)化為兩大工作流,一是訓(xùn)練,二是推理。兩者完美融合才是一個(gè)現(xiàn)代化的完整深度學(xué)習(xí)網(wǎng)絡(luò),缺一不可。訓(xùn)練用于調(diào)整神經(jīng)網(wǎng)絡(luò)模型的參數(shù)...
怎么用FPGA做算法 如何在FPGA上實(shí)現(xiàn)最大公約數(shù)算法
FPGA算法的優(yōu)點(diǎn)在于它們可以提供高度的定制化和靈活性,使得算法可以根據(jù)實(shí)際需求進(jìn)行優(yōu)化和調(diào)整。此外,F(xiàn)PGA還可以實(shí)現(xiàn)硬件加速,提供比傳統(tǒng)處理器更高的...
以前很多人認(rèn)為,半導(dǎo)體器件只會(huì)在太空應(yīng)用中受到輻射的影響,但是隨著半導(dǎo)體工藝的進(jìn)步,很多地面的應(yīng)用也會(huì)受到輻射的影響。今天,我們會(huì)介紹不同的輻射效應(yīng)和對(duì)...
FPGA基礎(chǔ)學(xué)習(xí)IIC協(xié)議驅(qū)動(dòng)設(shè)計(jì)詳解
本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細(xì)操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初...
大數(shù)據(jù)時(shí)代:CPU+FPGA將大有可為
Intel預(yù)計(jì)2020年將有1/3 的云數(shù)據(jù)中心節(jié)點(diǎn)采用FPGA 技術(shù),CPU+FPGA 擁有更高的單位功耗性能、更低時(shí)延和更快加速性能。
2016-01-18 標(biāo)簽:FPGACPU半導(dǎo)體芯片 3186 0
基于FPGA與RS422的MⅢ總線轉(zhuǎn)換板設(shè)計(jì)
O 引言 機(jī)載數(shù)據(jù)總線在飛機(jī)上的地位非常重要。機(jī)載總線轉(zhuǎn)換板則是為計(jì)算機(jī)與機(jī)載設(shè)備之間的連接提供的硬件基礎(chǔ)。機(jī)載設(shè)備通過總線轉(zhuǎn)換板與計(jì)算機(jī)進(jìn)行
用于信號(hào)和數(shù)據(jù)處理電路的低噪聲、高電流、緊湊型DC-DC轉(zhuǎn)換器解決方案
FPGA/SoC/微處理器需要多個(gè)電源軌,包括用于外圍和輔助電源的5 V、3.3 V和1.8 V,用于DDR4和LPDDR4的1.2 V和1.1 V,以...
Xilinx始終保持著全球FPGA的霸主地位,難以撼動(dòng)!
由于Xilinx器件是只需要進(jìn)行編程的標(biāo)準(zhǔn)部件,客戶不需要像采用固定邏輯芯片時(shí)那樣等待樣品或者付出巨額成本。Xilinx產(chǎn)品已經(jīng)被廣泛應(yīng)用于從無線電話基...
在過去的幾十年里,軟件定義的射頻測(cè)試系統(tǒng)架構(gòu)已經(jīng)成為主流。如今,幾乎所有商業(yè)現(xiàn)成的(COTS)自動(dòng)化射頻測(cè)試系統(tǒng)都使用應(yīng)用軟件通過總線接口與儀器進(jìn)行通信...
基于FPGA和ASIC電路的時(shí)間敏感網(wǎng)IP
在產(chǎn)品交付方面,Socionext將提供用于IP測(cè)試的FPGA評(píng)估板、啟動(dòng)手冊(cè)和Linux開源驅(qū)動(dòng)程序,幫助用戶快速評(píng)估和開發(fā)。Socionext在工業(yè)...
Xilinx Kintex-7:業(yè)界推出最快的28nm新一代可編程邏輯器件
全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布,全球第一批Kintex?-7 325T 現(xiàn)場(chǎng)可編程門陣...
人工智能被提升到國(guó)家級(jí)的戰(zhàn)略高度
當(dāng)前,以新一代人工智能為代表的科技和產(chǎn)業(yè)革命正在孕育興起。 作為數(shù)字經(jīng)濟(jì)轉(zhuǎn)型升級(jí)的推動(dòng)力和新一輪科技競(jìng)賽的制高點(diǎn)之一,近年來人工智能被提升到國(guó)家級(jí)的戰(zhàn)略...
圖像在采集和傳輸?shù)倪^程中,通常會(huì)產(chǎn)生噪聲,使圖像質(zhì)量降低,影響后續(xù)處理。因此須對(duì)圖像進(jìn)行一些圖像濾波、圖像增強(qiáng)等預(yù)處理。為改善圖像質(zhì)量,去除噪聲通常會(huì)對(duì)...
基于FPGA的USB3.0 HUB設(shè)計(jì)方案
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 USB總線是目前為成功,應(yīng)用為廣泛的外設(shè)接口。隨著時(shí)代的進(jìn)步和發(fā)展,電子產(chǎn)品、手持設(shè)備、超大容量的高清視頻設(shè)備以及千萬像素的數(shù)...
2023-06-09 標(biāo)簽:fpga 3180 0
以下五個(gè)FPGA布局布線算法領(lǐng)域的重要工作幾乎奠定了現(xiàn)代算法的基礎(chǔ)
FPGA 是芯片的其中一種,從上世紀(jì)八十年代誕生起,F(xiàn)PGA 已經(jīng)從簡(jiǎn)單的可編程門陣列,發(fā)展成為了有著大量可編程邏輯的復(fù)雜片上系統(tǒng)。除了硬件結(jié)構(gòu)之外,F(xiàn)...
2020-03-08 標(biāo)簽:fpga 3179 0
FPGA芯片市場(chǎng)上有多個(gè)知名品牌,它們?cè)诟髯缘念I(lǐng)域里都有出色的表現(xiàn)。以下是一些主要的FPGA芯片品牌。
A0,A1,A2 為 24LC64 的片選信號(hào),由于 IIC 總線可以掛載多個(gè) IIC 接口器件,所以每個(gè)器件都應(yīng)該有自己的“身份標(biāo)識(shí)”,通過對(duì) A0,...
入門級(jí)FPGA學(xué)習(xí)平臺(tái)伴你玩轉(zhuǎn)Altera FPGA:板級(jí)電路整體架構(gòu)
FPGA實(shí)驗(yàn)平臺(tái)是特權(quán)同學(xué)和至芯科技攜手打造的一款基于Altera Cyclone IV FPGA器件的入門級(jí)FPGA學(xué)習(xí)平臺(tái)。圖2.1 FPGA實(shí)驗(yàn)板...
2018-05-18 標(biāo)簽:fpga 3171 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |