完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12584個(gè) 瀏覽:617774次 帖子:7901個(gè)
基于FPGA的AC-AC諧振變換器實(shí)現(xiàn)
本文研究了一種能實(shí)現(xiàn)從低頻到高頻直接變換的AC-AC諧振變換器的恒幅控制策略及其FPGA實(shí)現(xiàn)。借助FPGA芯片強(qiáng)大的邏輯運(yùn)算能力、高速以及靈活配置特性,...
FPGA/CPLD架構(gòu)、工作原理及應(yīng)用實(shí)現(xiàn)
左側(cè)是乘積項(xiàng)陣列,實(shí)際就是一個(gè)與或陣列,每一個(gè)交叉點(diǎn)都是一個(gè)可編程 熔絲,如果導(dǎo)通就是實(shí)現(xiàn)“與”邏輯。后面的乘積項(xiàng)選擇矩陣是一個(gè)“或”陣列。兩者一起完成...
FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計(jì)
FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計(jì) 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨
2009-03-29 標(biāo)簽:FPGA延遲系統(tǒng) 2818 0
FPGA和單片機(jī)的串行通信接口設(shè)計(jì)
摘要:本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,...
百度發(fā)布基于FPGA的256核心AI云計(jì)算加速芯片
百度發(fā)布XPU,這是一款256核、基于FPGA的云計(jì)算加速芯片。合作伙伴是賽思靈(Xilinx)。百度也透露了關(guān)于這款芯片的更多架構(gòu)方面的細(xì)節(jié)。
專用的配置引腳有:配置模式腳M2、M1、M0;配置時(shí)鐘CCLK;配置邏輯異步復(fù)位PROG,啟動(dòng)控制DONE及邊界掃描TDI,TDO,TMS,TCK。非專...
什么是同步邏輯和異步邏輯?(漢王),同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒有固定的因果關(guān)系。
7系列FPGA DSP48E1的參數(shù)特點(diǎn)概述
在DSP48E1列中,級(jí)聯(lián)各個(gè)DSP48E1片可以支持更高級(jí)的DSP功能。兩個(gè)數(shù)據(jù)路徑(ACOUT和BCOUT)和DSP48E1片輸出(PCOUT、MU...
探究FPGA的SmartNIC技術(shù)及其在數(shù)據(jù)中心的應(yīng)用
自上世紀(jì)80 年代中期首批 PC 機(jī)面市后不久,網(wǎng)絡(luò)接口卡 (NIC) 就已經(jīng)進(jìn)入了市場(chǎng)。然而,在過去的幾年里,我們看到了 SmartNIC 的興起。什...
當(dāng)FPGA越來(lái)越像SoC,F(xiàn)PGA跟ASIC還有區(qū)別嗎
隨著處理器被添加到傳統(tǒng)FPGA中,可編程性被添加到ASIC中,F(xiàn)PGA和ASIC的分界線日益模糊。FPGA變得比之前更加流行了。
如何對(duì)xilinx FPGA進(jìn)行bit文件加密
AES即高級(jí)加密標(biāo)準(zhǔn),是一種區(qū)塊加密,當(dāng)然也是對(duì)稱加密。區(qū)塊固定為128bit,秘鑰為128,192或256bit。AES有5種加密模式,xliinx采...
航錦科技今年凈利潤(rùn)同比下降34%-42%,集成電路板塊有增長(zhǎng)
航錦科技披露2019年業(yè)績(jī)預(yù)告顯示,公司預(yù)計(jì)2019年全年實(shí)現(xiàn)的歸屬凈利潤(rùn)約2.9億元-3.3億元,比上年同期下降34%-42%;預(yù)計(jì)2019年度公司扣...
全面降低系統(tǒng)功耗 Altera推業(yè)界首款低功耗28nm FPGA
Altera推出業(yè)界唯一投產(chǎn)的低功耗28 nm Cyclone? V GT FPGA,幫助開發(fā)人員降低了PCIe Gen2應(yīng)用的系統(tǒng)總成本,并全面通過了...
基于FPGA的錯(cuò)誤檢測(cè)與自動(dòng)糾正的設(shè)計(jì)
本文利用糾錯(cuò)編碼的基本知識(shí),提出了一種簡(jiǎn)單實(shí)用的能自動(dòng)糾正一位錯(cuò)誤和檢查兩位錯(cuò)誤的編碼方法,并且通過VHDL語(yǔ)言編程,用FPGA器件來(lái)實(shí)現(xiàn)。在我們自己的...
2012-01-18 標(biāo)簽:FPGA 2811 0
在芯片選型時(shí),我們常常需要查看芯片的資源情況,此時(shí),就要用到選型手冊(cè)。
國(guó)內(nèi)FPGA廠商面臨的機(jī)遇和挑戰(zhàn)
AMD對(duì)賽靈思出手,不難讓人想到轟動(dòng)一時(shí)的英特爾收購(gòu)FPGA廠商Altera。
Xilinx FPGA設(shè)計(jì)的千兆以太網(wǎng)及E1信號(hào)的光纖傳輸方
本文設(shè)計(jì)的基于Xilinx FPGA的千兆位以太網(wǎng)及E1信號(hào)的光纖傳輸系統(tǒng)采用Xilinx XC5VLX30T芯片,通過以太網(wǎng)測(cè)試儀和數(shù)據(jù)誤碼儀對(duì)本系
賽靈思推出ACAP平臺(tái) 加速AI及其它所有主流應(yīng)用的獨(dú)特優(yōu)勢(shì)
為應(yīng)對(duì)這種市場(chǎng)趨勢(shì),賽靈思推出了ACAP 平臺(tái)。ACAP 平臺(tái)加速AI 及其它所有主流應(yīng)用的獨(dú)特優(yōu)勢(shì),將在廣泛的產(chǎn)業(yè)領(lǐng)域加速中國(guó)十三五計(jì)劃產(chǎn)業(yè)轉(zhuǎn)型之路。...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |