完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12585個(gè) 瀏覽:617878次 帖子:7903個(gè)
Achronix和Mobiveil宣布攜手提供高速控制器IP和FPGA工程服務(wù)
通過與Mobiveil建立合作伙伴關(guān)系,我們?yōu)榇鎯?chǔ)、網(wǎng)絡(luò)和計(jì)算應(yīng)用提供經(jīng)過驗(yàn)證的互連解決方案,從而使客戶能夠顯著加快其FPGA開發(fā)速度。
在FPGA研發(fā)及學(xué)習(xí)過程中,有一個(gè)關(guān)鍵步驟就是下板實(shí)現(xiàn),做硬件“硬現(xiàn)”很重要,一般來說用JTAG口比較常見一些,因此相信肯定有些大俠遇到過JTAG口失靈...
C-Model的輸入數(shù)據(jù)和IP仿真的輸入不完全一致
這里面需要注意的是, FFT C-Model fixedpoint interface 需要的輸入數(shù)據(jù)范圍在(-1,1)之間, 而且是 signed t...
2021-03-14 標(biāo)簽:fpga數(shù)據(jù)二進(jìn)制 2365 0
從零開始學(xué)FPGA-Verilog語法基礎(chǔ)(下)
在聲明函數(shù)時(shí),系統(tǒng)會(huì)自動(dòng)的生成一個(gè)寄存器變量,函數(shù)的返回值通過這個(gè)寄存器返回到調(diào)用處。
深入學(xué)習(xí)基于FPGA的數(shù)碼管動(dòng)態(tài)掃描驅(qū)動(dòng)設(shè)計(jì)
數(shù)碼管作為一種能夠直觀顯示一定數(shù)據(jù)信息的輸出設(shè)備,具有驅(qū)動(dòng)簡單、顯示直觀的特點(diǎn),尤其適合作為 FPGA 系統(tǒng)的輸出設(shè)備。
用Verilog實(shí)現(xiàn)CRC-8的串行計(jì)算
該CRC-8的生成多項(xiàng)式為G(D)=D8+D2+D+1,對(duì)CRC進(jìn)行簡化表示時(shí)可以忽略最高位的D8,結(jié)合圖示中三個(gè)異或運(yùn)算的位置更容易理解生成多項(xiàng)式,8...
半導(dǎo)體公司賽靈思將推出業(yè)界第一個(gè)20納米宇航級(jí)FPGA
5月20日,半導(dǎo)體公司賽靈思(XLNX.US)發(fā)布公告稱,將推出業(yè)界第一個(gè)20納米宇航級(jí)FPGA,為衛(wèi)星和空間應(yīng)用提供更優(yōu)秀的輻射耐受能力、超高數(shù)據(jù)吞吐...
如何在Altera FPGA中使用FIFO實(shí)現(xiàn)功能設(shè)計(jì)?
一:fifo是什么 FIFO的完整英文拼寫為FirstIn First Out,即先進(jìn)先出。FPGA或者ASIC中使用到的FIFO一般指的是對(duì)數(shù)據(jù)的存儲(chǔ)...
從幾個(gè)方面為穩(wěn)壓器選擇和實(shí)現(xiàn)提供指南
引言:面向收發(fā)器 (SERDES) FPGA 的PDN設(shè)計(jì)對(duì)電源有嚴(yán)格的要求,需要干凈的電壓源。雖然低功耗應(yīng)用中通常采用低泄漏 (LDO) 線性穩(wěn)壓器,...
疫后新常態(tài),F(xiàn)PGA產(chǎn)業(yè)將面臨怎樣的新格局和新走向?
這兩年,半導(dǎo)體業(yè)被追捧的熱度以及所承受的壓力,就如李雪琴在脫口秀大會(huì)上的自述段子。 2020年下半年全球半導(dǎo)體產(chǎn)業(yè)最主要的關(guān)鍵詞就是并購。 從2020年...
英特爾 Agilex FPGA 家族基于10納米技術(shù),可為各種計(jì)算密集型和帶寬密集型應(yīng)用提供定制加速和連接,同時(shí)提高性能并降低功耗。 英特爾 Agile...
引言:從本文開始,我們陸續(xù)介紹下有關(guān)7系列FPGA通用PCB設(shè)計(jì)指導(dǎo),重點(diǎn)介紹在PCB和接口級(jí)別做出設(shè)計(jì)決策的策略。由于FPGA本身也屬于數(shù)字集成電路,...
FPGA PCB設(shè)計(jì)中7系列配電系統(tǒng)介紹
引言:我們繼續(xù)介紹FPGA PCB設(shè)計(jì)相關(guān)知識(shí),本章介紹7系列FPGA的配電系統(tǒng)(PDS),包括去耦電容器的選擇、放置和PCB幾何結(jié)構(gòu),并為每個(gè)7系列F...
1984年,Xilinx公司的創(chuàng)始人之一,密西根大學(xué)畢業(yè)生,RossFreeman第一次提出了可編程邏輯器件(PLD)的概念,讓芯片成為一個(gè)空白的畫布,...
Xilinx 7系列FPGA SelectIO信號(hào)設(shè)計(jì)
引言:本文我們介紹FPGA SelectIO信號(hào)設(shè)計(jì)。本章提供了選擇I/O標(biāo)準(zhǔn)、拓?fù)浣Y(jié)構(gòu)和終端的一些策略,并為更詳細(xì)的決策和驗(yàn)證提供了仿真和測量方面的指...
自從美國封鎖對(duì)中國出口芯片這一消息傳出,芯片成為大家經(jīng)常談?wù)摰脑掝},今天小編看到一篇文章是談?wù)摱砹_斯沒有高端芯片,卻能造出一流武器,發(fā)來與大家分享。
FPGA的ECG信號(hào)采集與處理系統(tǒng)是怎么樣設(shè)計(jì)的呢?
FPGA開發(fā)和數(shù)字IC設(shè)計(jì)十分相似,而兩者最基礎(chǔ)是verilog代碼設(shè)計(jì),verilog是硬件描述語言,實(shí)現(xiàn)的數(shù)字電路具備硬件并行處理的優(yōu)點(diǎn),
Xilinx 7系列FPGA由四類FPGA系列組成,解決了從低成本、小尺寸、成本敏感、高容量應(yīng)用到最苛刻的高性能應(yīng)用的超高端連接帶寬、邏輯容量和信號(hào)處理...
在過去的幾個(gè)月中,美國商務(wù)部已經(jīng)切斷了那些被認(rèn)為與重要知識(shí)產(chǎn)權(quán)和用于制造高端芯片的制造設(shè)備有軍事聯(lián)系的中國公司。同時(shí),該機(jī)構(gòu)已采取措施,阻止許多公司從美...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |