完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > ic設(shè)計
IC設(shè)計,Integrated Circuit Design,或稱為集成電路設(shè)計,是電子工程學(xué)和計算機(jī)工程學(xué)的一個學(xué)科,其主要內(nèi)容是運用專業(yè)的邏輯和電路設(shè)計技術(shù)設(shè)計集成電路。
文章:1277個 瀏覽:105041次 帖子:85個
高溫IC設(shè)計學(xué)習(xí)筆記之環(huán)境溫度和結(jié)溫
隨著技術(shù)的飛速發(fā)展,商業(yè)、工業(yè)、軍事及汽車等領(lǐng)域?qū)δ透邷丶呻娐罚↖C)的需求持續(xù)攀升?。高溫環(huán)境會嚴(yán)重制約集成電路的性能、可靠性和安全性,亟需通過創(chuàng)新...
華大九天版圖寄生參數(shù)分析工具Empyrean ADA介紹
在集成電路設(shè)計中,寄生參數(shù)是決定芯片性能的關(guān)鍵因素之一,尤其是在先進(jìn)工藝節(jié)點下,其影響愈發(fā)顯著,甚至可能成為影響芯片成敗的決定性因素。
Microchip通過設(shè)計內(nèi)signoff DRC在成熟節(jié)點定制IC設(shè)計中實現(xiàn)顯著的生產(chǎn)率提升
版圖設(shè)計人員和 CAD 工程師利用多種工具,例如 Calibre RealTime 平臺和 Calibre nmDRC Recon 早期設(shè)計 DRC 工...
在現(xiàn)代高速電子系統(tǒng)中,電源完整性是指確保電子系統(tǒng)中所有元件都能穩(wěn)定、準(zhǔn)確地獲得電源電壓和電流,以確保系統(tǒng)穩(wěn)定運行,避免受到雜訊或波動的影響。電源完整性已...
2025-01-14 標(biāo)簽:IC設(shè)計電子系統(tǒng)電源完整性 475 0
FIFO是FPGA/IC設(shè)計中經(jīng)常使用到的模塊,它經(jīng)常被用在兩個模塊之間進(jìn)行數(shù)據(jù)的緩存,以避免數(shù)據(jù)在傳輸過程中丟失。同時FIFO也經(jīng)常被用在跨時鐘域處理中。
近年來IC設(shè)計的規(guī)模和復(fù)雜度不斷增大,產(chǎn)品的迭代周期越來越短,傳統(tǒng)的驗證方式已經(jīng)難以滿足設(shè)計團(tuán)隊的要求。在“設(shè)計左移”這一理念的趨勢下,設(shè)計流程和方法學(xué)...
先進(jìn)IC設(shè)計中如何解決產(chǎn)熱對可靠性的影響?
隨著電子設(shè)備性能的不斷提升和微縮技術(shù)的進(jìn)步,熱效應(yīng)在集成電路(IC)設(shè)計中扮演著越來越重要的角色。現(xiàn)代集成電路的高密度和復(fù)雜性使得熱量的產(chǎn)生和管理成為影...
半導(dǎo)體IC設(shè)計是什么?IC設(shè)計和芯片設(shè)計區(qū)別
半導(dǎo)體IC設(shè)計是什么半導(dǎo)體IC設(shè)計(IntegratedCircuitDesign)是指基于半導(dǎo)體工藝,按照一定的電路設(shè)計規(guī)則和原理,在晶片上集成多個器...
一個完整的電路設(shè)計中必然包含前仿真和后仿真兩個部分,它們都屬于芯片驗證中的關(guān)鍵環(huán)節(jié)。
IC設(shè)計中值得解決的小問題—screen如何兼容256Color
隨著計算機(jī)硬件的巨大進(jìn)步,圖形界面的程序逐漸占據(jù)了應(yīng)用的主流,不過Terminal得益于性能、帶寬,以及傳統(tǒng)、繼承等各種因素,應(yīng)用也還是非常廣泛的。
Vcs/Xrun環(huán)境中VCD/FSDB/SHM/VPD的Dump方法詳解
VCD是一個通用的格式。VCD文件是1EEE1364標(biāo)準(zhǔn)(Verilog HDL語言標(biāo)準(zhǔn))中定義的一種ASCI文件。
數(shù)字前端設(shè)計流程中,.lib 后綴的文件通常是 Synopsys Liberty 文件。這是一種描述單元時序、功耗等參數(shù)的文本文件。
2024-03-13 標(biāo)簽:IC設(shè)計VIMLINUX內(nèi)核 1711 0
半導(dǎo)體IC設(shè)計是什么 ic設(shè)計和芯片設(shè)計區(qū)別
半導(dǎo)體 IC 設(shè)計的目的是將多個電子元件、電路和系統(tǒng)平臺集成在一個半導(dǎo)體襯底上,從而實現(xiàn)芯片尺寸小、功耗低、集成度高、性能卓越的優(yōu)勢。
介紹一個IC設(shè)計錯誤案例:可讀debug寄存器錯誤跨時鐘
本文將介紹一個跨時鐘錯誤的案例如圖所示,phy_status作為一個多bit的phy_clk時鐘域的信號,需要輸入csr模塊作為一個可讀狀態(tài)寄存器
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |