一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

西門子EDA助力提升IC設計驗證效率

西門子EDA ? 來源:西門子 EDA ? 2025-03-10 14:35 ? 次閱讀

設計人員需要一套能夠無縫地運行前端到后端設計的集成式工具。西門子 EDA 的全流程產(chǎn)品組合提供了執(zhí)行模擬/混合信號集成電路 (IC) 設計所需的所有不可或缺的工具。本文將簡要概述使用 S-Edit 原理圖輸入環(huán)境的前端流程,然后更詳細地描述 Analog FastSPICE (AFS) 平臺仿真器以及使用該仿真器進行基本放大器設計驗證的步驟。

S-Edit

S-Edit 通過一個直觀且高度可定制的圖形界面與所有西門子仿真器產(chǎn)品無縫集成。S-Edit 開箱即用,非常容易上手,消除了切換工具時常常需要的大量學習時間。S-Edit 頂部提供了全面且可自定義的工具欄,可以輕松訪問許多設計功能的快捷方式并提高生產(chǎn)效率,因為無需在復雜的子菜單和下拉選項中查找功能。與設計相關(guān)聯(lián)的庫和單元、命令窗口以及與實例或測試電路相關(guān)聯(lián)的屬性,在 S-Edit 中的位置都很靈活,可以分離并且易于重新配置,以適合任何工作方式或顯示風格。

6857182c-fa51-11ef-9310-92fbcf53809c.png

S-Edit 原理圖輸入環(huán)境

運算放大器設計

S-Edit 中繪制了一個八晶體管、兩級運算放大器 (op amp) 設計實現(xiàn)的簡易原理圖。底部繪制了虛設器件,以便為 NMOS 下拉電流構(gòu)建完整的矩形中心對稱版圖結(jié)構(gòu)。下圖所示為運算放大器設計單位增益反饋配置的輸出補償放大器的簡易直流測試電路。

688e2a38-fa51-11ef-9310-92fbcf53809c.png

一個兩級運算放大器的原理圖

68c3d0f2-fa51-11ef-9310-92fbcf53809c.png

直流測試電路

仿真設置

仿真設置可以使用下圖所示的相關(guān)工具欄按鈕啟動,允許用戶對各種仿真分析及測試電路進行設置。

68ef4624-fa51-11ef-9310-92fbcf53809c.png

用于啟動仿真設置窗口的菜單圖標

在仿真設置窗口中,可以使用 Sim testbench(仿真測試電路)下拉菜單創(chuàng)建測試電路。選擇仿真器后,圖形界面上的所有相關(guān)仿真選項和分析都會相應地調(diào)整。S-Edit 支持三個仿真器:T-Spice、Eldo 和 AFS。針對此設計,已創(chuàng)建若干直流仿真測試電路。原理圖測試電路可能與幾個全部在此菜單下創(chuàng)建、重命名、復制和保存的不同仿真測試電路相關(guān)聯(lián)。

6906a8dc-fa51-11ef-9310-92fbcf53809c.png

用于直流掃描分析的仿真測試電路設置

值得注意的是,其中沒有隱藏選項或彈出式菜單,所有內(nèi)容全部顯示在仿真設置中各個相應的子窗口中。例如,AFS 的 Simulation Options(仿真選項)子菜單如下圖所示。選擇一個選項會在底部顯示用戶手冊中的簡要說明。

692f2a1e-fa51-11ef-9310-92fbcf53809c.png

仿真設置窗口及幫助

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC設計
    +關(guān)注

    關(guān)注

    38

    文章

    1343

    瀏覽量

    105040
  • 西門子
    +關(guān)注

    關(guān)注

    98

    文章

    3113

    瀏覽量

    117490
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1028

    瀏覽量

    84694
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2852

    瀏覽量

    175759

原文標題:西門子 EDA 的全流程產(chǎn)品組合助力工程師實現(xiàn)出色的 IC 設計驗證效率

文章出處:【微信號:Mentor明導,微信公眾號:西門子EDA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    西門子收購Mentor會對EDA工具用戶帶來哪些改變?

    究竟西門子為何要收購明導?西門子真的了解IC設計產(chǎn)業(yè)嗎?這樁收購案將對芯片設計EDA工具的用戶帶來哪些改變?
    發(fā)表于 12-08 11:22 ?1354次閱讀
    <b class='flag-5'>西門子</b>收購Mentor會對<b class='flag-5'>EDA</b>工具用戶帶來哪些改變?

    加速創(chuàng)“芯” 西門子EDA技術(shù)峰會在滬舉辦

    AI 應用、汽車芯片、SoC、3D IC 及電路板系統(tǒng)技術(shù)等熱點話題,分享西門子EDA的最新技術(shù)成果,并邀請多位行業(yè)專家、技術(shù)先鋒、合作伙伴匯聚一堂,共同探討全球半導體與集成電路(IC
    發(fā)表于 08-27 21:14 ?392次閱讀
    加速創(chuàng)“芯” <b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>技術(shù)峰會在滬舉辦

    助推半導體創(chuàng)新需求,西門子EDA峰會揭秘AI工具鏈和創(chuàng)新平臺

    引發(fā)的AI浪潮,給AI芯片設計帶來新的挑戰(zhàn),汽車半導體在未來三年高速增長,在設計、驗證和仿真過程都需要先進的EDA工具,西門子EDA作為業(yè)內(nèi)EDA
    的頭像 發(fā)表于 09-04 00:01 ?2505次閱讀
    助推半導體創(chuàng)新需求,<b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>峰會揭秘AI工具鏈和創(chuàng)新平臺

    基于自研芯片+頂級AMD FPGA,西門子EDA發(fā)布“快而全”的Veloce CS

    。 ? 隨著芯片規(guī)模越來越大,復雜度日益提升,芯片驗證對于平臺的要求也越來越高。為了幫助芯片設計和驗證工程師更好地應對這一挑戰(zhàn),西門子數(shù)字化工業(yè)軟件推出Veloce CS硬件輔助
    的頭像 發(fā)表于 04-26 00:15 ?4366次閱讀
    基于自研芯片+頂級AMD FPGA,<b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>發(fā)布“快而全”的Veloce CS

    西門子收購Solido強勢進軍EDA領域

    西門子又有新動作,據(jù)報道西門子將收購Solido Design Automation強勢進軍EDA領域,加大對IC市場的投入。西門子和Sol
    發(fā)表于 01-03 14:14 ?1921次閱讀

    西門子EDA產(chǎn)品OneSpin助力實現(xiàn)精確的驗證覆蓋率指標

    用戶確保集成電路(IC)的完整性,實現(xiàn)功能正確、安全、可信且可靠的IC設計。隨著OneSpin solution的加入,為西門子帶來功能強大的IC完整性
    的頭像 發(fā)表于 09-13 10:17 ?6146次閱讀

    西門子Calibre平臺擴展EDA早期設計驗證解決方案

    西門子數(shù)字化工業(yè)軟件近日為其集成電路 (IC) 物理驗證平臺 —— Calibre 擴展一系列電子設計自動化 (EDA) 早期設計驗證功能,
    發(fā)表于 08-01 18:14 ?2748次閱讀

    Chipletz采用西門子EDA解決方案,攻克Smart Substrate IC封裝技術(shù)

    。 在對可用解決方案進行綜合技術(shù)評估之后,Chipletz選擇了一系列西門子EDA工具,對其Smart Substrate技術(shù)進行設計和驗證。Smart Substrate有助于將多個芯片集成在一個封裝
    的頭像 發(fā)表于 04-14 16:22 ?805次閱讀
    Chipletz采用<b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>解決方案,攻克Smart Substrate <b class='flag-5'>IC</b>封裝技術(shù)

    加速創(chuàng)“芯” 西門子EDA技術(shù)峰會在滬舉辦

    ”為主題,聚焦AI 應用、汽車芯片、SoC、3D IC 及電路板系統(tǒng)技術(shù)等熱點話題,分享西門子EDA的最新技術(shù)成果,并邀請多位行業(yè)專家、技術(shù)先鋒、合作伙伴匯聚一堂,共同探討全球半導體與集成電路(
    的頭像 發(fā)表于 08-28 21:08 ?891次閱讀
    加速創(chuàng)“芯” <b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>技術(shù)峰會在滬舉辦

    西門子完成對EDA軟件公司Insight EDA的收購

    電路可靠性是ic設計快速增長的市場。西門子的calibre perc是可靠性驗證軟件的市場領先者。insight eda的技術(shù)有助于識別和解決潛在的電路信任問題,從而幫助設計工程師進行
    的頭像 發(fā)表于 11-17 09:46 ?1190次閱讀

    EDA助力良率提升:紫光展銳與西門子的成功合作

    紫光展銳研發(fā)團隊和西門子EDA在很多領域都有合作,在良率提升方面更是合作緊密。西門子EDA工具SONR的機器學習能力非常強大,在缺陷模型在物
    發(fā)表于 01-26 15:12 ?872次閱讀

    nepes采用西門子EDA先進設計流程,擴展3D封裝能力

    來源:西門子 西門子數(shù)字化工業(yè)軟件日前宣布,韓國 nepes 公司已采用西門子 EDA 的系列解決方案,以應對與 3D 封裝有關(guān)的熱、機械和其他設計挑戰(zhàn)。 SAPEON 韓國研發(fā)中心副
    的頭像 發(fā)表于 03-11 18:33 ?2484次閱讀

    西門子EDA新一代平臺版本升級

    電子系統(tǒng)設計領域迎來重要革新:西門子 EDA 下一代電子系統(tǒng)設計平臺 Xpedition 2409 與 HyperLynx 2409 新版本正式發(fā)布,持續(xù)升級全系列解決方案,助力工程師實現(xiàn)效率
    的頭像 發(fā)表于 02-27 16:06 ?312次閱讀

    西門子EDA亮相2025玄鐵RISC-V生態(tài)大會

    日前,“開放·連接” 2025 玄鐵 RISC-V 生態(tài)大會在北京舉行。西門子 EDA 攜 Veloce CS 系列硬件輔助驗證系統(tǒng)精彩亮相,為芯片開發(fā)者帶來了高效、智能的驗證方案。
    的頭像 發(fā)表于 03-19 17:35 ?1212次閱讀

    西門子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)

    西門子EDA工具以其先進的技術(shù)和解決方案,在全球半導體設計領域扮演著舉足輕重的角色。本文將從汽車IC、3D ICEDA AI三個方向,深入
    的頭像 發(fā)表于 03-20 11:36 ?1158次閱讀