完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pdn
文章:65個(gè) 瀏覽:23047次 帖子:19個(gè)
PCB走線(xiàn)基礎(chǔ)(一):電源完整性與PDN設(shè)計(jì)
SI(信號(hào)完整性)研究的是信號(hào)的波形質(zhì)量,而PI(電源完整性)研究的是電源波形質(zhì)量, PI研究的對(duì)象是PDN(Power Distribution Ne...
PDN阻抗是從負(fù)載端看過(guò)去的電源分配網(wǎng)絡(luò)的阻抗,PDN阻抗要小于目標(biāo)阻抗,這些概念對(duì)于做電源完整性的人來(lái)說(shuō)再熟悉不過(guò)了,網(wǎng)上也有大量的文檔介紹,但是很多...
PCB設(shè)計(jì)如何處理這個(gè)反諧振點(diǎn)
添加封裝寄生電感和Die電容的參數(shù),準(zhǔn)確仿真整個(gè)PDN路徑的阻抗。這個(gè)方法困難的地方在于很多時(shí)候拿不到封裝和Die的參數(shù)。
2021-04-20 標(biāo)簽:PCB設(shè)計(jì)諧振PDN 8818 0
超過(guò)100MHz的高頻電源紋波超標(biāo)是否會(huì)影響高速信號(hào)產(chǎn)生干擾
高速先生經(jīng)常被問(wèn)到這樣的問(wèn)題:信號(hào)速率早已達(dá)到了Gbps的量級(jí),為何電源仿真報(bào)告里的PDN阻抗(如下圖示紅色曲線(xiàn),橫坐標(biāo)的單位是MHz)大部分還只看到1...
配電網(wǎng)絡(luò)的基本目標(biāo)非常簡(jiǎn)單 - 為每個(gè)負(fù)載提供足夠的電流和電壓,以滿(mǎn)足其運(yùn)行要求。雖然PDN的整體設(shè)計(jì),包括電壓調(diào)節(jié)器,去耦,封裝,部件的安裝等都是具有...
2019-04-30 標(biāo)簽:pcb設(shè)計(jì)pdn 7410 0
電源分配網(wǎng)絡(luò)(PDN)與目標(biāo)阻抗的計(jì)算方法
使用目標(biāo)阻抗去衡量仿真得到的PDN阻抗是否達(dá)標(biāo),并不是一個(gè)科學(xué)的做法。但很多時(shí)候選擇的IC可能并沒(méi)有提供各個(gè)頻段所需的PDN阻抗值,甚至翻完整個(gè)Data...
由于這個(gè)系列主要是講基于PCB的電源完整性仿真,所以只涉及VRM和PCB上面的設(shè)計(jì)。所以后文中提到的PDN都泛指VRM+PCB。
2023-06-16 標(biāo)簽:開(kāi)關(guān)穩(wěn)壓器PCB設(shè)計(jì)電源完整性 5907 0
電源完整性測(cè)量對(duì)象和測(cè)量?jī)?nèi)容
PI(Power Integrity),即電源完整性,以前隸屬于信號(hào)完整性分析專(zhuān)題,但是因?yàn)镻I足夠復(fù)雜和關(guān)鍵,現(xiàn)在已經(jīng)把其單獨(dú)拿出來(lái)作為一個(gè)專(zhuān)題去研究。
從仿真結(jié)果可以看到,隨著電源地之間的間距減小,加入埋容材料,平面諧振點(diǎn)向低頻偏移,同時(shí)低頻的阻抗也大幅降低,這個(gè)頻段埋容材料的作用也非常明顯。
2021-04-20 標(biāo)簽:阻抗PCB設(shè)計(jì)PDN 5052 0
如何通過(guò)電源軌分析理解電源軌噪聲與抖動(dòng)
信號(hào)完整性分析著眼于BER(誤碼率),著眼于發(fā)送器,參考時(shí)鐘,通道和接收器的性能。電源完整性著眼于PDN提供恒定電壓電源軌和低阻抗返回路徑的能力。
2021-03-23 標(biāo)簽:信號(hào)完整性PDN 5043 0
2端口并聯(lián)測(cè)量是測(cè)量高達(dá)非常高頻率的毫歐阻抗的標(biāo)準(zhǔn)方法
測(cè)量超低阻抗(20微歐)對(duì)任何配電網(wǎng)絡(luò)(PDN)設(shè)計(jì)工程師來(lái)說(shuō)都是一個(gè)挑戰(zhàn)。 2端口并聯(lián)測(cè)量是測(cè)量高達(dá)非常高頻率(GHz)的毫歐阻抗的標(biāo)準(zhǔn)方法。不幸的是...
PCB特性影響電源分配網(wǎng)絡(luò)(PDN)性能
電源分配網(wǎng)絡(luò)(PDN)的基本設(shè)計(jì)規(guī)則告訴我們,最好的性能源自一致的、與頻率無(wú)關(guān)的(或平坦)的阻抗曲線(xiàn)。這是電源穩(wěn)定性非常重要的一個(gè)理由,因?yàn)榉€(wěn)定性差的電...
PCB設(shè)計(jì)埋容設(shè)計(jì)和仿真的方法
一個(gè)良好的層疊,正常情況下已經(jīng)考慮了平板間電容,所謂埋容設(shè)計(jì)只是采用特殊的材料來(lái)加大這個(gè)平板間電容。
2021-04-20 標(biāo)簽:濾波器濾波電容PCB設(shè)計(jì) 4677 0
2000字原創(chuàng)總結(jié),PCB走線(xiàn)基礎(chǔ)(一):電源完整性與PDN設(shè)計(jì)
▼關(guān)注公眾號(hào):工程師看海▼ ??大家好,我是工程師看海,原創(chuàng)文章感謝 點(diǎn)贊分享 ! SI(信號(hào)完整性)研究的是信號(hào)的波形質(zhì)量,而PI(電源完整性)研究的...
2023-11-07 標(biāo)簽:電源PDNPCB走線(xiàn) 4521 0
高速信號(hào)行為、RF信號(hào)傳播和PDN仿真是PCB中最難仿真的部分。在這些電磁現(xiàn)象中,高速信號(hào)傳播和RF傳播需要電磁場(chǎng)求解器工具來(lái)提取有用的結(jié)果。在電路仿真...
PCB特征與PDN性能之間的仿真關(guān)系測(cè)試
一般來(lái)說(shuō),這是S參數(shù)測(cè)量和所有射頻設(shè)備的基本前提。源阻抗(最常見(jiàn)的是50Ω)連接到阻抗與源匹配的同軸電纜,負(fù)載也端接到相同的阻抗。這種做法實(shí)現(xiàn)了完美的平...
? 在現(xiàn)代電子設(shè)備的設(shè)計(jì)中,一個(gè)關(guān)鍵的因素是電源完整性。電源完整性不僅影響設(shè)備的性能,還直接關(guān)系到設(shè)備的穩(wěn)定性和可靠性。作為電子設(shè)備的基礎(chǔ),印刷電路板(...
2024-06-13 標(biāo)簽:電源完整性PDN電源分配網(wǎng)絡(luò) 3818 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |