完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124807次 帖子:5355個(gè)
【PlanAhead教程】-2 Start_Project and Source File Management
教您如使用PlanAhead 13.1進(jìn)行設(shè)計(jì)應(yīng)用,通過(guò)一個(gè)設(shè)計(jì)程序,來(lái)體驗(yàn)PlanAhead的功能強(qiáng)大
Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性
Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA...
2024-11-05 標(biāo)簽:FPGAXilinx計(jì)算機(jī) 2910 0
zynq開(kāi)發(fā)中的設(shè)備樹(shù)
在zynq開(kāi)發(fā)中經(jīng)常會(huì)修改設(shè)備樹(shù),每次遇到這種情況都有點(diǎn)發(fā)愁,今天把設(shè)備樹(shù)相關(guān)的知識(shí)點(diǎn)總結(jié)一下,希望以后遇到設(shè)備樹(shù)時(shí),能夠自如應(yīng)對(duì)。
Xilinx 或 Altera 等 FPGA 供應(yīng)商在其數(shù)據(jù)表中提供了推薦或要求的上電序列,這些數(shù)據(jù)表可輕松在線訪問(wèn)。不同供應(yīng)商的排序要求各不相同,...
【PlanAhead教程-9】Summary and More Information
教您如使用PlanAhead 13.1進(jìn)行設(shè)計(jì)應(yīng)用,通過(guò)一個(gè)設(shè)計(jì)程序,來(lái)體驗(yàn)PlanAhead的功能強(qiáng)大
有助于提高FPGA調(diào)試效率的技術(shù)與問(wèn)題分析
本文重點(diǎn)介紹在調(diào)試FPGA系統(tǒng)時(shí)遇到的問(wèn)題及有助于提高調(diào)試效率的技術(shù),針對(duì)Altera和Xilinx的FPGA調(diào)試提供了最新的方法和工具。
Xilinx FPGA收發(fā)器參考時(shí)鐘設(shè)計(jì)要求
FPGA收發(fā)器GTX/GTH參考時(shí)鐘接口提供兩種連接方式:LVDS(如圖1所示)和LVPECL(如圖2所示)。我們?cè)谶x擇晶振時(shí),至少要支持其中一種接口輸...
MPSoC設(shè)計(jì)中USB Phy的復(fù)位信號(hào)
在Xilinx的ZCU102和ZCU106單板設(shè)計(jì)中,使用了管腳PS_MODE1作為外部USB Phy的復(fù)位信號(hào)。在MPSoC的文檔ug1085和ug1...
2022-08-02 標(biāo)簽:XilinxMPSoC復(fù)位信號(hào) 2881 0
Xilinx監(jiān)控系統(tǒng)開(kāi)發(fā)人員面臨的挑戰(zhàn)
在本次網(wǎng)絡(luò)研討會(huì)中,Xilinx展示了高級(jí)監(jiān)控系統(tǒng)開(kāi)發(fā)人員面臨的關(guān)鍵挑戰(zhàn),重點(diǎn)是何時(shí)在邊緣或云端本地化實(shí)時(shí)圖像處理。
2018-11-29 標(biāo)簽:圖像處理xilinx監(jiān)控系統(tǒng) 2860 0
基于Xilinx Zynq All Programmable SoC器件實(shí)現(xiàn)的人工智能技術(shù)讓無(wú)人機(jī)更智能
人工智能現(xiàn)在是最熱門(mén)的技術(shù),已經(jīng)估值10億美元的深鑒科技在2016年的Hot Chip大會(huì)上推出了一個(gè)卷積神經(jīng)網(wǎng)絡(luò)(CNN)加速器,命名為Aristot...
xilinx core generator里面的block ram介紹
CORE Generator里有很多的IP核,適合用于各方面的設(shè)計(jì)。一般來(lái)說(shuō),它包括了:基本模塊,通信與網(wǎng)絡(luò)模塊,數(shù)字信號(hào)處理模塊,數(shù)字功能設(shè)計(jì)模塊,存...
Xilinx FPGA的組成部分 本文是以Xilinx Kintex UltraScale+ 系列為參考所寫(xiě),其他系列有所不同,可以參考相應(yīng)的user ...
基于FPGA圖像處理的視頻流實(shí)時(shí)處理系統(tǒng)
PYNQ-Z2 是基于 Xilinx ZYNQ-7000 FPGA 的平臺(tái),除繼承了傳統(tǒng) ZYNQ 平 臺(tái)的強(qiáng)大處理性能外,還兼容 Arduino 接口...
Xilinx FPGA電源設(shè)計(jì)與注意事項(xiàng)
總得來(lái)說(shuō),kintex7 FPGA電源結(jié)構(gòu)比較復(fù)雜。目前用戶設(shè)計(jì)的7系列FPGA帶上電順序的電源方案常用各個(gè)電源芯片的輸入EN和輸出PGOOD來(lái)控制順序...
2023-01-17 標(biāo)簽:fpga電源設(shè)計(jì)Xilinx 2836 0
深度估算是自動(dòng)駕駛領(lǐng)域的一項(xiàng)關(guān)鍵技術(shù)。作為自動(dòng)駕駛中最常用的傳感器,攝像頭能夠獲取全面、豐富又密集的信息?;诹Ⅲw視覺(jué)的深度估算技術(shù)可以準(zhǔn)確識(shí)別和定位運(yùn)...
Xilinx VIO介紹和應(yīng)用場(chǎng)景
在以往的項(xiàng)目中,要控制FPGA內(nèi)部某個(gè)信號(hào)的值,往往是通過(guò)配置寄存器來(lái)實(shí)現(xiàn)的。其實(shí)Xilinx還提供了一個(gè)叫VIO的core,可以動(dòng)態(tài)改變FPGA內(nèi)部某...
ubuntu16.04如何安裝petalinux_2017.4
1.安裝環(huán)境說(shuō)明 本文安裝環(huán)境為VM14.1.1 + ubuntu16.04_64 + petalinux_2017.4 ,流程按照ug1144(v20...
2020-12-05 標(biāo)簽:Xilinx 2831 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |