完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
電子發(fā)燒友網(wǎng)技術(shù)文庫(kù)為您提供最新技術(shù)文章,最實(shí)用的電子技術(shù)文章,是您了解電子技術(shù)動(dòng)態(tài)的最佳平臺(tái)。
第一步,做4-20mA工程量轉(zhuǎn)換程序,如下圖所示,皮帶秤瞬時(shí)量為皮帶秤傳送4-20mA至plcAI模塊的值,經(jīng)過(guò)FC2轉(zhuǎn)換為順時(shí)重量值。...
NoC的內(nèi)部由一組行和列組成,它們?cè)谡麄€(gè)FPGA邏輯陣列中將網(wǎng)絡(luò)數(shù)據(jù)流量從水平和垂直方向上進(jìn)行分發(fā)。...
曾書(shū)霖:在研究中,我們對(duì)公有云和私有云兩種場(chǎng)景進(jìn)行了區(qū)分(如下圖所示)。公有云主要強(qiáng)調(diào)用戶(hù)之間的隔離,包括資源隔離和性能隔離。...
隨著科學(xué)技術(shù)的發(fā)展,指紋識(shí)別已經(jīng)成為目前最為實(shí)用、應(yīng)用最為廣泛的生物識(shí)別技術(shù),尤其在民用生物識(shí)別技術(shù)中。指紋識(shí)別技術(shù)已經(jīng)在金融、醫(yī)療、公安、門(mén)禁系統(tǒng)等領(lǐng)域得到了廣泛的應(yīng)用。...
在摩爾定律的推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。...
在摩爾定律的推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。片上系統(tǒng)(System-on-Chip,SoC)具有集成度高、功耗低、成本低等優(yōu)勢(shì),已經(jīng)成為大規(guī)模集成電路系統(tǒng)設(shè)計(jì)的主流方向,解決了通信、圖像、計(jì)算、消費(fèi)電子等領(lǐng)域的眾多挑戰(zhàn)性的難題。...
數(shù)字電位器是利用微電子技術(shù)制成的集成電路,它是依靠電阻陣列和多路模擬開(kāi)關(guān)的組合完成阻值的變化。它沒(méi)有可動(dòng)的滑臂,而通過(guò)按鈕輸入信號(hào),或是通過(guò)數(shù)字輸入信號(hào)改變數(shù)字電位器的阻值。數(shù)字電位器由于可調(diào)精度高,更穩(wěn)定,定位更準(zhǔn)確,操作更方便,數(shù)據(jù)可長(zhǎng)期保存和隨時(shí)刷新等優(yōu)點(diǎn),在某些場(chǎng)合具有模擬電位器不可比擬的優(yōu)...
當(dāng)前國(guó)內(nèi)外溫控設(shè)備以單路控制居多,只能控制一路加熱沒(méi)備。在國(guó)內(nèi),可以對(duì)高溫設(shè)備同時(shí)多路溫度監(jiān)控系統(tǒng)的研發(fā)還是相對(duì)滯后,大多數(shù)設(shè)備都是通過(guò)RS232接口或者其他有線接口與上位機(jī)通信,而無(wú)線的監(jiān)控部分很少涉及。這里提出的設(shè)計(jì)方法在現(xiàn)有技術(shù)基礎(chǔ)上大膽創(chuàng)新,具有挑戰(zhàn)性。硬件電路的設(shè)計(jì)采用FPGA編程的方式實(shí)...
在美國(guó)玩具標(biāo)準(zhǔn)ASTM F963-03中,玩具主軸線定義為:一條連接產(chǎn)品上最遠(yuǎn)的部分或端點(diǎn)的距離最長(zhǎng)的直線。一個(gè)產(chǎn)品可以有一條以上的主軸線,但它們的長(zhǎng)度必須相等。對(duì)塑膠玩具和毛絨玩具進(jìn)行整體易燃性測(cè)試,往往要花費(fèi)大量的時(shí)間來(lái)確定玩具主軸線的方向和尺寸。而玩具主軸的方向、尺寸及燃燒尺寸的確定目前是通過(guò)...
智能功率控制涉及如下基本要求:提供系統(tǒng)所需的所有電壓;控制每個(gè)器件的上電順序,維持系統(tǒng)的完整性,防止諸如閉鎖、電涌或I/O競(jìng)爭(zhēng)之類(lèi)的問(wèn)題;在不需要某些器件時(shí)關(guān)閉該器件,而在需要時(shí)順暢地開(kāi)啟;在待機(jī)狀態(tài)下維持最低限度的功能運(yùn)行,以節(jié)省功耗,并按照一定的時(shí)間間隔或在需要時(shí)喚醒系統(tǒng)。...
遵循USB 規(guī)范和開(kāi)放主機(jī)總線接口(Open HostController Interface, OHCI)規(guī)范,基于ASIC流程開(kāi)發(fā)出了USB1.1 OHCI 主機(jī)控制器IP。...
盡管最初為AlexNet圖像和內(nèi)核大小配置了MLP_Conv2D設(shè)計(jì),但是2D卷積是一個(gè)通用過(guò)程,因此可以重新配置該設(shè)計(jì)并使其適應(yīng)許多不同的2D方法。...
基于頭盔顯示器對(duì)便攜性的要求,要實(shí)現(xiàn)微型化和低功耗,將彩色時(shí)序控制器設(shè)計(jì)為單片的ASIC是較好的解決方案。本文正是針對(duì)應(yīng)用LCoS(Liquid Crystal on Silicon)微型顯示器的HMD,進(jìn)行其中彩色時(shí)序控制器的ASIC設(shè)計(jì)。...
顯然,設(shè)計(jì)基于SRAM編程技術(shù)的CPLD可以很好解決上述應(yīng)用問(wèn)題。CPLD的設(shè)計(jì)和實(shí)現(xiàn)的關(guān)鍵問(wèn)題是核心可編程電路結(jié)構(gòu)的實(shí)現(xiàn)。因此,本文主要探討針對(duì)CPLD的核心可編程結(jié)構(gòu),如何設(shè)計(jì)具有相似功能且基于SRAM編程技術(shù)的電路結(jié)構(gòu),從而更好滿足動(dòng)態(tài)重構(gòu)系統(tǒng)中實(shí)現(xiàn)復(fù)雜狀態(tài)機(jī)和譯碼電路的應(yīng)用。...
處理器是1款系統(tǒng)的心臟部分,所有功能的達(dá)成幾乎都要依靠處理器,而在嵌入式系統(tǒng)方面,由于針對(duì)的應(yīng)用層次較為較為狹窄,因此更要在效能、功耗與成本等變量進(jìn)行多方考慮,其中,授權(quán)方案更是影響到廠商進(jìn)行開(kāi)發(fā)時(shí)的成本與產(chǎn)品上市時(shí)程,因此更需要審慎面對(duì)。...
顯示周期(用于顯示):640 周期,每一個(gè)時(shí)鐘周期顯示一個(gè)像素點(diǎn)的內(nèi)容,讀取紅、藍(lán)、綠色端子的信息作出顯示。同步端子輸出高電平。...
控制算法的極大豐富和微電子領(lǐng)域工藝技術(shù)及EDA工具的飛速發(fā)展,使得我們可以將兩個(gè)領(lǐng)域的應(yīng)用優(yōu)勢(shì)集合在一起,在EDA工具的幫助下便捷快速地在FPGA上可靠地實(shí)現(xiàn)各種新型算法,完成整個(gè)控制系統(tǒng)從行為算法級(jí)(系統(tǒng)級(jí))到物理結(jié)構(gòu)級(jí)的全部設(shè)計(jì),從而達(dá)到將各種新型PID算法廣泛應(yīng)用于實(shí)際工業(yè)控制系統(tǒng)的目標(biāo)。...
從圖中可以看出,該斬波波形是較差的。在FPGA系統(tǒng)中則會(huì)表現(xiàn)為:整個(gè)系統(tǒng)電流偏大,進(jìn)而影響功耗偏大。...
示波器是其中一種。但示波器只能觀察到芯片IO上的信息,不能深入探測(cè)信號(hào)在邏輯內(nèi)部是如何傳遞的。如果要探測(cè)內(nèi)部的信號(hào),就必須要修改設(shè)計(jì),將內(nèi)部信號(hào)引到IO上。...
Nlos是Altera公司推出的一款采用流水線技術(shù)、單指令流的32位RISC軟核處理器,并針對(duì)Altera公司的可編程邏輯器件和片上可編程系統(tǒng)的思想做了相應(yīng)優(yōu)化AlIera公司提供的SoPC Builder不僅可以創(chuàng)建和配置用戶(hù)的Ni0s,還可以添加自定義用戶(hù)指令。這使得Nios可以很容易的與用戶(hù)邏...