本文介紹了一種基于信號(hào)完整性計(jì)算機(jī)分析的高速數(shù)字信號(hào) PCB板的設(shè)計(jì)方法。在這種設(shè)計(jì)方法中,首先將對(duì)所有的高速數(shù)字信號(hào)建立起PCB板級(jí)的信號(hào)傳輸模型,然后通過對(duì)信號(hào)完
2009-04-25 16:49:13
37 在高中頻ADC應(yīng)用中,如何改善增益平坦度同時(shí)又不影響動(dòng)態(tài)性能:摘要:本文指導(dǎo)用戶選擇適當(dāng)?shù)淖儔浩?,用?b class="flag-6" style="color: red">高速模/數(shù)轉(zhuǎn)換器(ADC)前端的信號(hào)調(diào)理。本文還闡述了如何合理選擇無
2009-09-25 08:22:23
23 高速信號(hào)、時(shí)鐘及數(shù)據(jù)捕捉:數(shù)據(jù)轉(zhuǎn)換系統(tǒng)背后的運(yùn)作原理— 作者:Ian King 美國國家半導(dǎo)體公司應(yīng)用技術(shù)工程師隨著仿真/數(shù)字轉(zhuǎn)換器的數(shù)據(jù)轉(zhuǎn)換取樣率提高至每秒千兆個(gè)取
2009-09-25 10:42:19
0 極高速ADC(>1 GSPS)需要一種低抖動(dòng)的采樣時(shí)鐘,以保持信噪比(SNR)。這些8比特和10比特轉(zhuǎn)換器具有由量化噪聲設(shè)置的最佳情形的噪聲基底。對(duì)滿量程正弦波進(jìn)行采樣的N比特ADC,SNR的
2009-09-30 10:04:05
20 本文主要討論采樣時(shí)鐘抖動(dòng)對(duì)ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。
2009-11-27 11:24:07
15 本文提出了一種低壓工作的
高速10bit Pipelined
ADC。采用自舉
時(shí)鐘采樣和Cascode頻率補(bǔ)償?shù)?b class="flag-6" style="color: red">方法,該
ADC可以在低電壓下工作,并達(dá)到較高的帶寬。該
ADC在HJTC 0.18-μmCMOS 數(shù)?;旌瞎に囅?/div>
2009-12-14 09:43:07
18 摘要:ANSI EIA/TIA-644標(biāo)準(zhǔn)定義的低電壓差分信號(hào)(LVDS)非常適合包括時(shí)鐘分配、點(diǎn)對(duì)點(diǎn)以及多點(diǎn)之間的信號(hào)傳輸。本文描述了使用LVDS將高速通訊信號(hào)分配到多個(gè)目的端的方法。
2009-04-24 16:05:19
1274 
摘要:ANSI EIA/TIA-644標(biāo)準(zhǔn)定義的低電壓差分信號(hào)(LVDS)非常適合包括時(shí)鐘分配、點(diǎn)對(duì)點(diǎn)以及多點(diǎn)之間的信號(hào)傳輸。本文描述了使用LVDS將高速通訊信號(hào)分配到多個(gè)目的端的方法。
2009-05-01 11:14:27
1655 
高速ADC,什么是高速ADC
背景知識(shí):
隨著計(jì)算機(jī)技術(shù)、通信技術(shù)和微電子技術(shù)的高速發(fā)展,大大促進(jìn)了ADC技術(shù)的發(fā)展,ADC作為模擬量與數(shù)據(jù)量接
2010-03-24 13:28:01
9741 本文簡(jiǎn)要介紹了SSC擴(kuò)頻時(shí)鐘的基本概念以及如何使用力科示波器進(jìn)行信號(hào)的擴(kuò)頻時(shí)鐘的測(cè)試。
2011-05-17 11:23:34
4648 
跨時(shí)鐘域信號(hào)的同步方法應(yīng)根據(jù)源時(shí)鐘與目標(biāo)時(shí)鐘的相位關(guān)系、該信號(hào)的時(shí)間寬度和多個(gè)跨時(shí)鐘域信號(hào)之間的時(shí)序關(guān)系來選擇。如果兩時(shí)鐘有確定的相位關(guān)系,可由目標(biāo)時(shí)鐘直接采集跨
2012-05-09 15:21:18
63 新型ADC正在朝著低功耗、高速、高分辨率的方向發(fā)展,新型流水線結(jié)構(gòu)正是實(shí)現(xiàn)高速低功耗ADC的有效方法。而MAX1200則是采用這一新技術(shù)的高速、高精度、低功耗ADC的代表。
2012-07-09 15:04:51
4201 
高速ADC的性能特性對(duì)整個(gè)信號(hào)處理鏈路的設(shè)計(jì)影響巨大。系統(tǒng)設(shè)計(jì)師在考慮ADC對(duì)基帶影響的同時(shí),還必須考慮對(duì)射頻(RF)和數(shù)字電路系統(tǒng)的影響。
2012-09-25 09:30:00
3001 
TIDA-01015 是一款適合高速直接射頻采樣 GSPS ADC 的時(shí)鐘解決方案參考設(shè)計(jì)。該參考設(shè)計(jì)展示了采樣時(shí)鐘在為第二奈奎斯特區(qū)域輸入信號(hào)頻率實(shí)現(xiàn)高 SNR 方面的重要性。ADC
2016-01-20 15:00:41
0 了解高速ADC時(shí)鐘抖動(dòng)的影響將高速信號(hào)數(shù)字化到高分辨率要求仔細(xì)選擇一個(gè)時(shí)鐘,不會(huì)妥協(xié)模數(shù)轉(zhuǎn)換器的采樣性能(ADC)。 在這篇文章中,我們希望給讀者一個(gè)更好的了解時(shí)鐘抖動(dòng)及其影響高速模數(shù)轉(zhuǎn)換器的性能
2017-05-15 15:20:59
13 任何通過時(shí)鐘電路進(jìn)入ADC的噪聲都能直接到達(dá)輸出端。ADC中此電路的噪聲機(jī)制可認(rèn)為是一個(gè)混頻器。當(dāng)看到噪聲時(shí),以這種方式考慮輸入就真正能洞察一切了。通過時(shí)鐘輸入進(jìn)入ADC的噪聲頻率將混入模擬輸入信號(hào),并出現(xiàn)在轉(zhuǎn)換器輸出端的FFT中。
2017-09-14 17:17:12
8 本文主要討論采樣時(shí)鐘抖動(dòng)對(duì) ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。 ADC 是現(xiàn)代數(shù)字解調(diào)器和軟件無線電接收機(jī)中連接模擬信號(hào)處理部分和數(shù)字信號(hào)處理部分的橋梁,其性能在很大程度上決定
2017-11-27 14:59:20
17 ADC的采樣時(shí)鐘輸入端(CLK+和CLK?)。 通常,應(yīng)使用變壓器或電容將該信號(hào)交流耦合到CLK+引腳和CLK?引腳內(nèi)。這兩個(gè)引腳有內(nèi)部偏置,無需其它偏置。 高速、高分辨率ADC對(duì)時(shí)鐘輸入信號(hào)的質(zhì)量非常敏感。
2017-12-19 04:10:01
4981 
本文將為您介紹如何通過改善ADC的孔徑抖動(dòng)來進(jìn)一步提高ADC的信噪比。文章將重點(diǎn)介紹如何對(duì)時(shí)鐘信號(hào)的轉(zhuǎn)換速率進(jìn)行優(yōu)化。
2018-05-14 08:59:27
14 低相位噪聲時(shí)鐘解決方案的ADS5483和其他高速ADC設(shè)備使用CDCE72010時(shí)鐘合成器芯片。通過適當(dāng)?shù)呐渲?,CDCE72010可以與高速ADC一起使用,以實(shí)現(xiàn)理想的性能;該器件也適用于直接實(shí)現(xiàn)印刷電路板(PCB)設(shè)計(jì)。
2018-05-16 14:33:53
14 本應(yīng)用注釋討論了如何通過設(shè)計(jì)正確的時(shí)鐘電路和良好的模擬輸入網(wǎng)絡(luò),來優(yōu)化高速流水線ADC的性能,以及如何將ADC的高速不失真的數(shù)據(jù)輸送到FPGA或ASIC上。
2018-05-18 10:34:32
10 本應(yīng)用注釋討論了如何通過設(shè)計(jì)正確的時(shí)鐘電路和良好的模擬輸入網(wǎng)絡(luò),來優(yōu)化高速流水線ADC的性能,以及如何將ADC的高速不失真的數(shù)據(jù)輸送到FPGA或ASIC上。
2018-05-18 10:41:22
0 TI最近推出了一套適合于高速、高IF采樣模數(shù)轉(zhuǎn)換器(ADC)的設(shè)備,如ADS583,它能夠采樣多達(dá)135個(gè)MSPS。為了實(shí)現(xiàn)這些高性能設(shè)備的全部潛力,系統(tǒng)必須提供極低的相位噪聲時(shí)鐘源。CDCE72010時(shí)鐘合成器芯片提供了現(xiàn)實(shí)的時(shí)鐘解決方案,以滿足對(duì)高速ADC的嚴(yán)格要求。
2018-05-28 09:09:47
11 在本視頻中, Lin Wu 將演示如何使用時(shí)鐘驅(qū)動(dòng)高速 ADC
2018-06-13 01:54:00
5681 
大家好。我是Clarence Mayotte,Linear技術(shù)公司的應(yīng)用工程師。過去兩年中,我一直從事高速ADC的工作。
我是Alan Davidson,Altera高端FPGA的產(chǎn)品營銷
2018-06-20 05:28:00
4215 
根據(jù)定義,高速模數(shù)轉(zhuǎn)換器(ADC)是對(duì)模擬信號(hào)進(jìn)行采樣的器件,因此必定有采樣時(shí)鐘輸入。
2019-04-15 17:12:04
2560 
高速ADC的進(jìn)步,直接促使3G基站(如WCDMA ,TD-SCDMA,UMTS)接收(RX)和發(fā)送(TX)通路的性能改善。隨著新基站設(shè)計(jì)要求低功率工作和小尺寸,對(duì)信號(hào)鏈路元件的熱性能提出額外的要求。要求ADC低功率,高性能小尺寸。節(jié)省板空間的熱耗。
2019-11-05 16:18:51
7649 
高速ADC是信號(hào)處理機(jī)的不可欠缺的組成部分,其性能的好壞對(duì)信號(hào)處理系統(tǒng)的整體性能也至關(guān)重要。通常ADC的技術(shù)參數(shù)是由生產(chǎn)廠商提供,可作為設(shè)計(jì)的重要依據(jù),但是在電路板上形成的ADC模塊的性能如何,還與
2020-08-01 11:35:54
3431 
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問題及其對(duì)高速ADC性能的影響。
2020-08-20 14:25:16
791 
二元輸出中的寬帶噪聲,稱作量化噪聲,它限制了一個(gè)ADC的動(dòng)態(tài)范圍。本文描述了兩種時(shí)下最流行的方法來改善實(shí)際ADC應(yīng)用中的量化噪聲性能:過采樣和高頻抖動(dòng)。
2020-08-24 10:04:06
4564 
,和用基于FPGA時(shí)鐘同步設(shè)備向待采集設(shè)備和示波器發(fā)送同步的時(shí)鐘信號(hào),使采集過程中的待采集設(shè)備與示波器的工作狀態(tài)同步。在此基礎(chǔ)上運(yùn)用電氣解耦原理,隔離外部信號(hào)對(duì)待釆集設(shè)備的影響,改善功耗信息的信躁比。通過相關(guān)功耗分析進(jìn)行實(shí)驗(yàn)驗(yàn)
2021-03-31 15:50:21
6 高速ADC使用外部輸入時(shí)鐘對(duì)模擬輸入信號(hào)進(jìn)行采樣,如圖1所示。圖中顯示了輸入采樣時(shí)鐘抖動(dòng)示意圖。 圖1、ADC采樣 輸入模擬信號(hào)的頻率越高,由于時(shí)鐘抖動(dòng)導(dǎo)致的采樣信號(hào)幅度變化越大,這點(diǎn)在圖2中顯示的非常明顯。輸入信號(hào)頻率為F2=100MHz時(shí),采樣幅度變化如圖紅色虛
2021-04-07 16:43:45
7378 
DN1013-了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2021-05-11 18:22:19
0 高速ADC測(cè)試和評(píng)估方法(開關(guān)電源技術(shù)與設(shè)計(jì) 第二版.pdf)-應(yīng)用范圍本應(yīng)用筆記將介紹ADI公司高速轉(zhuǎn)換器部門用來評(píng)估高速ADC的特征測(cè)試和生產(chǎn)測(cè)試方法。本應(yīng)用筆記僅供參考,不能替代產(chǎn)品數(shù)據(jù)手冊(cè)
2021-09-16 17:22:31
22 高速ADC、DAC測(cè)試原理及測(cè)試方法(通信電源技術(shù)2020年16期)-隨著數(shù)字信號(hào)處理技術(shù)和數(shù)字電路工作速度的提高,以及對(duì)于系統(tǒng)靈敏度等要求的不斷提高,對(duì)于高速、高精度的ADC、DAC的指標(biāo)都提出
2021-09-16 17:29:30
35 blog高速ADC、DAC測(cè)試原理及測(cè)試方法(肇慶理士電源技術(shù)有限公司招聘)-隨著數(shù)字信號(hào)處理技術(shù)和數(shù)字電路工作速度的提高,以及對(duì)于系統(tǒng)靈敏度等要求的不斷提高,對(duì)于高速、高精度的ADC、DAC的指標(biāo)
2021-09-17 09:17:28
27 AT84AD001型ADC在2GHz高速信號(hào)采集系統(tǒng)中的應(yīng)用(無線電源技術(shù)商業(yè)計(jì)劃書)-該文檔為AT84AD001型ADC在2GHz高速信號(hào)采集系統(tǒng)中的應(yīng)用講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,
2021-09-24 16:39:25
4 本文結(jié)合實(shí)際測(cè)試中遇到的時(shí)鐘信號(hào)回溝問題介紹了高速信號(hào)的概念,進(jìn)一步闡述了高速信號(hào)與高頻信號(hào)的區(qū)別,分析了25MHz時(shí)鐘信號(hào)沿上的回溝等細(xì)節(jié)的測(cè)試準(zhǔn)確度問題,并給出了高速信號(hào)測(cè)試時(shí)合理選擇示波器的一些建議。
2022-09-14 09:20:17
3153 本文件的目的是介紹與高速模數(shù)轉(zhuǎn)換器(ADC)。本文件詳細(xì)介紹了抽樣理論,數(shù)據(jù)表規(guī)格、ADC選擇標(biāo)準(zhǔn)和評(píng)估方法、時(shí)鐘抖動(dòng)等常見問題系統(tǒng)級(jí)問題。此外,一些最終用戶希望擴(kuò)展通過實(shí)現(xiàn)交織、平均或抖動(dòng)技術(shù)實(shí)現(xiàn)ADC。的好處和關(guān)注點(diǎn)本文討論了交織、平均和抖動(dòng)ADC
2022-09-20 14:23:49
3 高速模數(shù)轉(zhuǎn)換器(ADC)是定義上的器件 對(duì)模擬信號(hào)進(jìn)行采樣,因此必須具有采樣時(shí)鐘 輸入。一些使用ADC的系統(tǒng)設(shè)計(jì)人員觀察到速度較慢 比最初應(yīng)用采樣時(shí)鐘時(shí)的預(yù)期啟動(dòng)時(shí)間長。 令人驚訝的是,這種延遲的原因往往是錯(cuò)誤的啟動(dòng) 外部施加的ADC采樣時(shí)鐘的極性。
2023-01-05 11:07:59
950 
以下應(yīng)用筆記描述了高速模數(shù)轉(zhuǎn)換器(ADC)之前信號(hào)調(diào)理電路中常用的變壓器的初級(jí)側(cè)和次級(jí)端接之間的差異。本文詳細(xì)介紹了這兩種端接方案對(duì)專為高中頻應(yīng)用設(shè)計(jì)的ADC的增益平坦度和動(dòng)態(tài)性能的影響。
2023-01-13 14:49:03
538 
在 DAQ 系統(tǒng)中,時(shí)鐘作為時(shí)間參考,以便所有組件可以同步運(yùn)行。對(duì)于模數(shù)轉(zhuǎn)換器 (ADC),準(zhǔn)確且穩(wěn)定的時(shí)鐘可確保主機(jī)向 ADC 發(fā)送命令,并且 ADC 以正確的順序從主機(jī)接收命令且不會(huì)損壞。更重要的是,系統(tǒng)時(shí)鐘信號(hào)使用戶能夠在需要時(shí)對(duì)輸入進(jìn)行采樣并發(fā)送數(shù)據(jù),從而使整個(gè)系統(tǒng)按預(yù)期運(yùn)行。
2023-03-16 11:14:57
1000 
測(cè)試方法:高品質(zhì)信號(hào)源輸出單頻信號(hào)經(jīng)過帶通濾波器后給到ADC,ADC為一顆14bit的多通道ADC,采集16k點(diǎn)的ADC數(shù)據(jù)做FFT分析各頻譜分量。
2023-07-04 11:33:54
796 
今天給大家分享下高速ADC噪聲系數(shù)計(jì)算方法
2023-07-10 16:33:48
820 
時(shí)鐘信號(hào)怎么產(chǎn)生的 時(shí)鐘信號(hào)是一種重要的信號(hào),它在電子設(shè)備中廣泛應(yīng)用。時(shí)鐘信號(hào)的產(chǎn)生與傳輸是現(xiàn)代電子設(shè)備中不可或缺的基礎(chǔ)技術(shù)之一。時(shí)鐘信號(hào)的精確性和準(zhǔn)確性是現(xiàn)代電子設(shè)備能夠?qū)崿F(xiàn)高速計(jì)算等復(fù)雜操作
2023-09-15 16:28:22
1496 同時(shí)也面臨一些挑戰(zhàn)。其中最有意義的是如何提高高速ADC的SFDR,這可以提高信號(hào)的精度和準(zhǔn)確性。 SFDR即“串?dāng)_自由動(dòng)態(tài)范圍”,代表著ADC在高頻輸入信號(hào)下輸出第一個(gè)諧波之后的最高諧波信號(hào)跟原信號(hào)的分離度。在實(shí)際應(yīng)用中,信號(hào)動(dòng)態(tài)范圍比串?dāng)_自由動(dòng)
2023-10-31 09:41:15
270 電子發(fā)燒友網(wǎng)站提供《高速ADC的特征測(cè)試和生產(chǎn)測(cè)試方法評(píng)估筆記.pdf》資料免費(fèi)下載
2023-11-27 10:28:42
1 是一個(gè)周期性的方波,每個(gè)周期都分為高電平(或1)和低電平(或0)兩個(gè)狀態(tài)。在每個(gè)周期的上升沿或下降沿,電路中的操作被觸發(fā)執(zhí)行。時(shí)鐘信號(hào)的頻率決定了電路的操作速率,也稱為時(shí)鐘頻率。 產(chǎn)生時(shí)鐘信號(hào)的方法取決于特定應(yīng)用的要求
2024-01-25 15:40:52
909
評(píng)論