該應(yīng)用筆記討論了鑒頻鑒相器的指標(biāo)對(duì)鎖相環(huán)(PLL)死區(qū)及抖動(dòng)性能的影響。
2011-12-06 11:28:55
5428 
本文介時(shí)鐘頻率概念及其對(duì)系統(tǒng)性能的影響,并在電路板級(jí)、芯片級(jí)和單元模塊級(jí)分別提供了減小相位噪聲和抖動(dòng)的有效方法。
2012-03-10 09:55:23
4544 
本系列文章共有三部分,第 1 部分重點(diǎn)介紹如何準(zhǔn)確地估算某個(gè)時(shí)鐘源的抖動(dòng),以及如何將其與 ADC 的孔徑抖動(dòng)組合。在第 2 部分中,該組合 抖動(dòng) 將用于計(jì)算 ADC 的 SRN,然后將其與實(shí)際
2012-05-07 11:37:30
2668 
為了正確理解時(shí)鐘相關(guān)器件的抖動(dòng)指標(biāo)規(guī)格,同時(shí)選擇抖動(dòng)性能適合系統(tǒng)應(yīng)用的時(shí)鐘解決方案,本文詳細(xì)介紹了如何理解兩種類型時(shí)鐘驅(qū)動(dòng)器的抖動(dòng)參數(shù),以及從鎖相環(huán)輸出噪聲特性理解時(shí)鐘器件作為合成器、抖動(dòng)濾除功能時(shí)的噪聲特性。
2013-06-21 15:40:41
14342 
Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前推出了一系列高性能I2C可編程晶體振蕩器(XO),具有最佳的抖動(dòng)性能和頻率靈活性。憑借低至95fs的典型抖動(dòng)性能,Si544
2017-12-13 09:32:48
8237 設(shè)計(jì)使用 UCC28700-Q1 反激式控制器對(duì)輸出進(jìn)行恒定電壓和恒定電流控制。變頻工作模式可最大限度減少空載時(shí)的待機(jī)功耗。此設(shè)計(jì)的特性包括通過(guò)準(zhǔn)諧振谷底開(kāi)關(guān)實(shí)現(xiàn)最高效率和頻率抖動(dòng),從而提高 EMI 性能。 特性 初級(jí)側(cè)調(diào)節(jié)恒定電壓和恒定電流工作模式空載功耗低于 10mW頻率抖動(dòng)一路隔離式輸出和一路接地參考式輸出
2022-09-23 07:52:00
采用16 位、250 MSPS 數(shù)模轉(zhuǎn)換器AD9467 和低抖動(dòng)時(shí) 鐘發(fā)生器 AD9523-1。第一部分說(shuō)明了軟件評(píng)估,其中模擬了ADC 性能隨頻率的變化情況并展示了如何在軟件中連接各器件。第二 部分
2019-10-23 08:00:00
最近在開(kāi)發(fā)一個(gè)產(chǎn)品,使用ADC功能,在調(diào)試前期,ADC極其不穩(wěn)定,波動(dòng)很大。就連原子哥也對(duì)其ADC性能提出質(zhì)疑。結(jié)果果真如此嗎? 在軟件調(diào)試之前,一個(gè)良好的硬件設(shè)計(jì)是保證ADC性能優(yōu)越的前提條件
2021-08-04 07:20:11
John Johnson 德州儀器 在本文中,我們將討論抖動(dòng)傳遞及其性能,以及相位噪聲測(cè)量技術(shù)的局限性。 時(shí)鐘抖動(dòng)和邊沿速率 圖1顯示了由一個(gè)通用公式表述的三種波形。該公式包括相位噪聲項(xiàng)“φ(t
2018-09-19 11:47:50
頻率抖動(dòng)改善EMI原理 開(kāi)關(guān)電源采用脈寬調(diào)制(PWM)控制方式,開(kāi)關(guān)頻率不斷提高,其高頻開(kāi)關(guān)波形含有大量諧波成分,通過(guò)傳輸線和空間電磁場(chǎng)向外傳播,造成傳導(dǎo)和輻射干擾。頻率抖動(dòng)技術(shù)(Frequency
2013-02-01 15:30:40
和ARM11。 從簡(jiǎn)單的三級(jí)流水線到先進(jìn)的 8 級(jí)流水線結(jié)構(gòu)。用單個(gè)時(shí)鐘來(lái)進(jìn)行比較,性能差別不大。 ARM11 是 ARM 家族中性能最強(qiáng)的一個(gè)系列。ARM7TM 通常只能在 200MHz 以下的頻率運(yùn) 行
2019-09-26 09:59:27
ICE3A2065ELJ離線式SMPS電流模式控制器的典型應(yīng)用電路,集成650V CoolMOS和啟動(dòng)單元(鎖存和頻率抖動(dòng)模式)。 CoolSETF3 ELJ版本是針對(duì)系統(tǒng)噪音的增強(qiáng)型LJ版本。它
2019-06-13 13:46:19
`下圖是半橋LLC的半橋中點(diǎn)的波形,發(fā)覺(jué)頻率在不停的抖動(dòng),是怎么回事?可從哪些方面下手解決?`
2019-02-20 10:29:44
DN1013- 了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2019-07-17 06:41:39
使用STM來(lái)測(cè)量出來(lái)的ADC0的轉(zhuǎn)換時(shí)間抖動(dòng)很大,已經(jīng)排除了被搶占的時(shí)間的影響,其它導(dǎo)致ADC轉(zhuǎn)換時(shí)間抖動(dòng)的原因都有哪一些?
2024-02-05 06:22:13
信號(hào)路徑設(shè)計(jì)是如何影響輸出信號(hào)的抖動(dòng)性能的?為了解決這一問(wèn)題,有哪些不同的設(shè)計(jì)方法?
2021-04-12 06:24:23
時(shí)鐘頻率的不斷提高使相位噪聲和抖動(dòng)在系統(tǒng)時(shí)序上占據(jù)日益重要的位置。本文介其概念及其對(duì)系統(tǒng)性能的影響,并在電路板級(jí)、芯片級(jí)和單元模塊級(jí)分別提供了減小相位噪聲和抖動(dòng)的有效方法。
2019-06-05 07:13:30
同時(shí)觸發(fā)ADC1 ADC2 ADC3方法
2023-10-19 06:24:16
。均方根時(shí)鐘抖動(dòng)可能會(huì)限制性能最佳的ADC的信噪比,在更高的輸入頻率下加劇。雖然這不會(huì)改變ADC的NSD電位,但會(huì)在具有高抖動(dòng)時(shí)鐘的系統(tǒng)中限制其實(shí)際SNR性能。由于ADC的模擬輸入頻率使用相同的rms
2018-11-01 11:33:13
基于Labview和Matlab的圖像法抖動(dòng)測(cè)量程序。能夠?qū)崿F(xiàn)對(duì)高速相機(jī)的圖進(jìn)行抖動(dòng)分析。具體程序見(jiàn)附件中。需要labview2012及其以上版本才能打開(kāi)運(yùn)行。
2015-05-13 21:31:10
0.3 A 電流。UCC28700 擁有頻率抖動(dòng)特性,以減少 EMI。主要特色解決方案尺寸很小頻率抖動(dòng)以提高 EMI1 層電路板高輸入電壓過(guò)壓和過(guò)流保護(hù)
2018-08-27 09:45:53
基于labview的紅外圖像增強(qiáng),如直方圖均衡、鄰域平均法都可以,希望大神們可以給出詳細(xì)的程序框圖,拜托~~~~~~~
2014-04-27 22:56:40
采樣時(shí)鐘抖動(dòng)對(duì)ADC信噪比的性能有什么影響?如何實(shí)現(xiàn)低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)?
2021-04-14 06:49:20
有這些應(yīng)用,但在模數(shù)轉(zhuǎn)換系統(tǒng)中我們需要噪聲來(lái)提高電路性能。這種信號(hào)處理技術(shù),稱為抖動(dòng),故意將具有適當(dāng) PDF(概率密度函數(shù))和 PSD(功率譜密度)的噪聲信號(hào)添加到 ADC(模數(shù)轉(zhuǎn)換器)輸入(采樣和量化
2022-12-22 15:17:41
實(shí)現(xiàn)頻率抖動(dòng)的原理是啥?
2015-10-12 08:58:50
頻率,其連續(xù)諧波的能量會(huì)越來(lái)越低。采用頻率抖動(dòng)技術(shù)(Frequency Jitter)的著眼點(diǎn)在于分散諧波干擾能量,我們使得開(kāi)關(guān)電源的工作頻率并非固定不變,而是周期性地變化,由于EMI發(fā)射分布在較廣
2018-10-12 16:43:58
。這工作正常,直到我決定董事會(huì)所做的測(cè)量不夠準(zhǔn)確(在時(shí)間軸上)。因此,我將生成的時(shí)鐘使能信號(hào)(2MHz)輸出到IO-Pin,并使用示波器測(cè)量頻率抖動(dòng)。抖動(dòng)似乎具有高斯分布,標(biāo)準(zhǔn)偏差約為28ns。我還測(cè)量
2020-08-19 06:09:57
高信噪比=低ADC孔徑抖動(dòng)嗎?在設(shè)計(jì)中,為了避免降低ADC的性能,工程師一般會(huì)采用抖動(dòng)極低的采樣時(shí)鐘。然而,用于產(chǎn)生采樣時(shí)鐘的振蕩器常常用相位噪聲而非時(shí)間抖動(dòng)來(lái)描述特性。那么,有木有方法將振蕩器相位噪聲轉(zhuǎn)換為時(shí)間抖動(dòng)呢?
2019-08-13 06:27:54
目前的實(shí)時(shí)信號(hào)處理機(jī)要求ADC盡量靠近視頻?中頻甚至射頻,以獲取盡可能多的目標(biāo)信息?因而,ADC的性能好壞直接影響整個(gè)系統(tǒng)指標(biāo)的高低和性能好壞,從而使得ADC的性能測(cè)試變得十分重要?那要怎么測(cè)試高速ADC的性能?
2021-04-14 06:02:51
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。那么時(shí)鐘抖動(dòng)會(huì)對(duì)高速ADC的性能有什么影響呢?
2021-04-08 06:00:04
在本文中,我們將討論抖動(dòng)傳遞及其性能,以及相位噪聲測(cè)量技術(shù)的局限性。 時(shí)鐘抖動(dòng)和邊沿速率 圖1顯示了由一個(gè)通用公式表述的三種波形。該公式包括相位噪聲項(xiàng)“φ(t)”和幅度噪聲項(xiàng)“λ(t)。對(duì)評(píng)估的三個(gè)
2022-11-23 07:59:49
因?yàn)榻邮諜C(jī)鎖相環(huán)路 (PLL) 追蹤 f1 以下的抖動(dòng)(從而排斥它),而發(fā)射 PLL 的頻率上限為 f2。從接收機(jī)的角度來(lái)看,使鏈路性能降低的隨機(jī)抖動(dòng)降至這些限制之間。 圖2高速通信鏈路—隨機(jī)抖動(dòng)測(cè)量
2018-09-19 14:23:47
本文介紹時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響。我們將重點(diǎn)介紹抖動(dòng)預(yù)算基礎(chǔ)。 用于在更遠(yuǎn)距離對(duì)日益增長(zhǎng)的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來(lái)自各行業(yè)的工程師們組成了各種委員會(huì)和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開(kāi)發(fā)標(biāo)準(zhǔn)的目標(biāo)
2022-11-23 06:59:24
(ADC/DAC))和本振(LO)要求采用低抖動(dòng)參考時(shí)鐘以提高性能。其他基帶組件也要求各種頻率的時(shí)鐘源。表1.時(shí)鐘發(fā)生器——典型性能表2.時(shí)鐘分配產(chǎn)品——典型性能圖1.面向采用MIMO架構(gòu)的典型LTE
2018-10-18 11:29:03
其它時(shí)鐘分配方法,其可降低整體抖動(dòng)性能。您可使用如 LMK03806 等一款器件來(lái)克服這個(gè)問(wèn)題,其在同一器件中整合了所有主時(shí)鐘發(fā)生器和時(shí)鐘分配功能(帶驅(qū)動(dòng)器),如圖 1 所示。該器件可在 300MHz
2018-09-13 14:18:06
本期我將討論在測(cè)量較低時(shí)鐘頻率的相位噪聲和相位抖動(dòng)時(shí)出現(xiàn)的一個(gè)非常常見(jiàn)的問(wèn)題。在所有條件相同的情況下,我們通常期望分頻的低頻時(shí)鐘產(chǎn)生比高頻時(shí)鐘更低的相位噪聲。在數(shù)量上,你可能會(huì)記得這是20log(N
2021-06-24 07:30:00
碼密度法測(cè)試ADC的INL和DNL時(shí)輸入正弦波的頻率和采樣頻率,采樣點(diǎn)有什么關(guān)系?需要采樣的周期是怎么確定的?看了美信AN2085里面舉了個(gè)例子,測(cè)MAX1193,8BIT,采樣頻率45M,輸入信號(hào)
2021-06-24 07:51:57
SI5342-EVB,評(píng)估板用于評(píng)估Si5342任意頻率,任意輸出,抖動(dòng)衰減時(shí)鐘倍頻器。 Si5342結(jié)合了第四代DSPLL和Multisynth技術(shù),可為需要最高抖動(dòng)性能的應(yīng)用生成任意頻率時(shí)鐘。可以使用Clock Builder Pro(CB Pro)軟件工具控制和配置Si5342-EVB
2019-02-27 11:28:29
SI5347-EVB,評(píng)估板用于評(píng)估Si5347四路任意頻率抖動(dòng)衰減時(shí)鐘倍頻器。 Si5347在單個(gè)IC中包含4個(gè)獨(dú)立的DSPLL,每個(gè)DSPLL具有可編程的抖動(dòng)衰減帶寬。 Si5347-EVB通過(guò)
2019-02-27 11:19:26
值,即使在相對(duì)較低的輸入頻率下也不例外。本文我將使用安裝了 LTC2389-18 2.5Msps 18 位 ADC 和 LTC PScope 軟件的 DC1826A-A 演示板,來(lái)說(shuō)明抖動(dòng)對(duì)于
2018-07-19 16:23:22
fpga設(shè)計(jì)利用普通IO口輸出脈沖寬度為20ns脈沖,頻率為100Khz,但最終輸出頻率在示波器上觀察在50——120之間抖動(dòng)。使用的時(shí)鐘為主板自帶時(shí)鐘125MHz
2018-08-30 13:39:01
ADC的動(dòng)態(tài)性能。為了將這種影響最小化,ADC的時(shí)鐘源必須具有很低的定時(shí)抖動(dòng)或相位噪聲。如果在選擇時(shí)鐘電路時(shí)沒(méi)有考慮該因素,則系統(tǒng)的動(dòng)態(tài)性能在很大程度上將不由前端模擬輸入或ADC的質(zhì)量決定。理想時(shí)鐘
2019-05-30 05:00:04
描述適用于 GSPS 數(shù)據(jù)轉(zhuǎn)換器的低成本、高性能時(shí)鐘解決方案。此參考設(shè)計(jì)討論如何使用低噪聲頻率合成器 TRF3765 為 4 GSPS 模數(shù)轉(zhuǎn)換器 (ADC12J4000) 生成采樣時(shí)鐘。實(shí)驗(yàn)展示了
2018-08-16 06:56:42
該參考設(shè)計(jì)是用于汽車應(yīng)用的 EMI 和熱性能優(yōu)化型同步降壓轉(zhuǎn)換器。該電路由標(biāo)稱 12V 電池供電,提供 3.3V 的輸出電壓(電流為 8A)。該設(shè)計(jì)使用開(kāi)關(guān)頻率為 440kHz 的同步降壓控制器??赏ㄟ^(guò)跳線選擇強(qiáng)制脈寬調(diào)制或二極管仿真模式。頻率抖動(dòng)用于提高 EMI 性能。
2009-11-14 18:05:11
285 本文主要討論采樣時(shí)鐘抖動(dòng)對(duì)ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。
2009-11-27 11:24:07
15 在離線 ac-dc 轉(zhuǎn)換器中抖動(dòng)脈沖寬度調(diào)制器 (PWM) 頻率經(jīng)證實(shí)可以通過(guò)將其由窄帶變?yōu)閷拵У姆绞絹?lái)降低 EMI。本文將介紹一種用于抖動(dòng)一個(gè)離線功率因數(shù)校正 (PFC) 預(yù)調(diào)節(jié)器 20%開(kāi)關(guān)頻率
2010-09-11 16:48:36
20
抖動(dòng)的概念和抖動(dòng)的測(cè)量方法
在數(shù)字通信系統(tǒng),特別是同步系統(tǒng)中,隨著系統(tǒng)時(shí)鐘頻率的不斷提高,時(shí)間抖動(dòng)成為影響通
2008-11-27 08:28:11
4050 
用模擬時(shí)鐘IC替代昂貴的高頻率VCO,改善抖動(dòng)性能
Analog Devices, Inc.,全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,
2009-09-01 17:26:25
855 MAX3671 具有亞皮秒級(jí)抖動(dòng)性能的頻率合成器,簡(jiǎn)化了高速系統(tǒng)的時(shí)鐘設(shè)計(jì)
2009-09-18 08:32:46
767 Maxim推出具有亞皮秒級(jí)抖動(dòng)性能的頻率合成器MAX367x
Maxim推出用于高速系統(tǒng)的帶有9路相位對(duì)齊LVPECL輸出的低抖動(dòng)頻率合成器MAX3671/MAX3673。這兩款器件采用低噪聲VCO和PLL架
2009-11-09 15:55:48
933 您在使用一個(gè)高速模數(shù)轉(zhuǎn)換器 (ADC) 時(shí),總是期望性能能夠達(dá)到產(chǎn)品說(shuō)明書載明的信噪比 (SNR) 值,這是很正常的事情。您在測(cè)試 ADC 的 SNR 時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器
2010-12-25 09:46:42
2870 
您在使用一個(gè)高速模數(shù)轉(zhuǎn)換器 (ADC) 時(shí),總是期望性能能夠達(dá)到產(chǎn)品說(shuō)明書載明的信噪比 (SNR) 值,這是很正常的事情。您在測(cè)試 ADC 的 SNR 時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到
2011-01-05 10:44:48
1284 在固定頻率(時(shí)鐘控制)功率轉(zhuǎn)換器中,窄帶發(fā)射通常發(fā)生在開(kāi)關(guān)頻率,其連續(xù)諧波的能量也越來(lái)越低。
2011-08-25 14:39:05
4385 
為實(shí)現(xiàn)高信噪比(SNR),ADC的孔徑抖動(dòng)必須很低(參見(jiàn)參考文獻(xiàn)1、2和3)。目前可提供孔徑抖動(dòng)低至60 fs rms的ADC(AD9445 14位125 MSPS和AD9446 16位100 MSPS)。為了避免降低ADC的性能,必須采用抖動(dòng)極低
2011-11-17 15:10:53
28 美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC) 宣布推出六款新型多輸出、任意速率時(shí)鐘合成器和頻率轉(zhuǎn)換/抖動(dòng)衰減產(chǎn)品,新產(chǎn)品的主要優(yōu)勢(shì)在于輸出時(shí)鐘的高頻率和超低抖動(dòng),以及內(nèi)部集成了時(shí)鐘驅(qū)動(dòng)器和用戶可配置存儲(chǔ)區(qū)。
2013-06-19 11:55:44
1038 我們知道在固定頻率PWM控制器中,窄帶發(fā)射通常發(fā)生在開(kāi)關(guān)頻率,其連續(xù)諧波的能量會(huì)越來(lái)越低。采用頻率抖動(dòng)技術(shù)(Frequency Jitter)的著眼點(diǎn)在于分散諧波干擾能量,我們使得開(kāi)關(guān)電源的工作頻率
2016-12-14 10:15:04
13532 
了解高速ADC時(shí)鐘抖動(dòng)的影響將高速信號(hào)數(shù)字化到高分辨率要求仔細(xì)選擇一個(gè)時(shí)鐘,不會(huì)妥協(xié)模數(shù)轉(zhuǎn)換器的采樣性能(ADC)。 在這篇文章中,我們希望給讀者一個(gè)更好的了解時(shí)鐘抖動(dòng)及其影響高速模數(shù)轉(zhuǎn)換器的性能
2017-05-15 15:20:59
13 新型的高速ADC 都具備高模擬輸入帶寬(約為最大采樣頻率的3 到6 倍),因此它們可以用于許多欠采樣應(yīng)用中。ADC 設(shè)計(jì)的最新進(jìn)展極大地?cái)U(kuò)展了可用輸入范圍,這樣系統(tǒng)設(shè)計(jì)人員便可以去掉至少一個(gè)中間頻率
2017-05-18 09:47:38
1 中國(guó),北京-2017年6月29日-Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前宣布推出全新的高性能晶體振蕩器(XO)系列產(chǎn)品,提供了業(yè)界最低抖動(dòng)和最高靈活頻率的解決方案
2017-06-29 17:41:02
1446 采用頻率抖動(dòng)技術(shù)減小EMI 為抑制開(kāi)關(guān)電源電磁干擾新思路
2017-09-14 14:08:01
14 中,窄帶發(fā)射通常發(fā)生在開(kāi)關(guān)頻率,其連續(xù)諧波的能量會(huì)越來(lái)越低。采用頻率抖動(dòng)技術(shù)(Frequency Jitter)的著眼點(diǎn)在于分散諧波干擾能量,我們使得開(kāi)關(guān)電源的工作頻率并非固定不變,而是周期性地變化,由于EMI發(fā)射分布在較廣的頻率范圍而不是
2017-09-25 08:45:07
14 本文主要討論采樣時(shí)鐘抖動(dòng)對(duì) ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。 ADC 是現(xiàn)代數(shù)字解調(diào)器和軟件無(wú)線電接收機(jī)中連接模擬信號(hào)處理部分和數(shù)字信號(hào)處理部分的橋梁,其性能在很大程度上決定
2017-11-27 14:59:20
17 目前,鎖相環(huán)大都采用經(jīng)典的結(jié)構(gòu),雖然也能滿足工業(yè)使用需求,但隨著現(xiàn)代電子技術(shù)的發(fā)展,對(duì)于鎖相環(huán)性能的要求越來(lái)越高,高頻率、寬帶寬、低功耗、低電壓、低抖動(dòng)、高穩(wěn)定性等指標(biāo)已成為人們研究鎖相環(huán)的側(cè)重點(diǎn)
2017-12-06 11:39:32
0 工業(yè)及汽車系統(tǒng)的低EMI電源變換器設(shè)計(jì)(六)通過(guò)頻率抖動(dòng)有效降低EMI
2019-04-08 06:07:00
1621 
ADI研討會(huì):高性能時(shí)鐘: 解密抖動(dòng)
2019-08-20 06:05:00
1656 時(shí)鐘抖動(dòng)性能主題似乎是時(shí)鐘,ADC和電源的當(dāng)前焦點(diǎn)供應(yīng)廠家。理由很清楚;時(shí)鐘抖動(dòng)會(huì)干擾包括高速ADC在內(nèi)的數(shù)字電路的性能。高速時(shí)鐘可以對(duì)它們所接收的功率的“清潔度”非常敏感,盡管量化關(guān)系需要一些努力。
2019-09-14 11:24:00
7712 
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問(wèn)題及其對(duì)高速ADC性能的影響。
2020-08-01 11:26:11
1115 
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問(wèn)題及其對(duì)高速ADC性能的影響。
2020-08-20 14:25:16
791 
14 位 125Msps 低功率雙通道 ADC 增強(qiáng)了高效基站收發(fā)器的性能
2021-03-18 23:35:36
4 MT-200:降低ADC時(shí)鐘接口抖動(dòng)
2021-03-21 01:18:30
7 高速ADC使用外部輸入時(shí)鐘對(duì)模擬輸入信號(hào)進(jìn)行采樣,如圖1所示。圖中顯示了輸入采樣時(shí)鐘抖動(dòng)示意圖。 圖1、ADC采樣 輸入模擬信號(hào)的頻率越高,由于時(shí)鐘抖動(dòng)導(dǎo)致的采樣信號(hào)幅度變化越大,這點(diǎn)在圖2中顯示的非常明顯。輸入信號(hào)頻率為F2=100MHz時(shí),采樣幅度變化如圖紅色虛
2021-04-07 16:43:45
7378 
AN-1576:采用AD9958 500 MSPS DDS或AD9858 1 GSPS DDS和AD9515時(shí)鐘分配IC的高性能ADC的低抖動(dòng)采樣時(shí)鐘發(fā)生器
2021-04-30 09:48:42
13 ADC時(shí)鐘接口中的最小抖動(dòng)
2021-05-09 12:19:40
6 DN1013-了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2021-05-11 18:22:19
0 LMX2820 是一款高性能寬帶合成器,可生成 45 MHz 至 22.6 GHz 范圍內(nèi)的任何頻率。具有–236 dBcHz 品質(zhì)因數(shù)和高相位檢測(cè)器頻率的高性能PLL 可以實(shí)現(xiàn)極低的帶內(nèi)噪聲和集成
2021-06-12 09:05:00
1888 
頻率抖動(dòng)技術(shù)在開(kāi)關(guān)電源EMC中的應(yīng)用綜述
2021-06-18 10:18:29
21 作者: Richard Zarr
如果您在通信行業(yè)工作,那么您可能很熟悉抖動(dòng)對(duì)系統(tǒng)性能的影響。抖動(dòng)不僅會(huì)降低數(shù)據(jù)轉(zhuǎn)換器的性能,而且還可在高速數(shù)字系統(tǒng)中產(chǎn)生誤碼。憑直覺(jué)判斷,給時(shí)鐘增加噪聲會(huì)增大
2021-11-23 17:45:07
1769 
MSP430或STM32,在使用內(nèi)部ADC出現(xiàn)的采樣數(shù)據(jù)異常抖動(dòng)問(wèn)題采樣設(shè)計(jì):用于檢測(cè)供電線路電流及電壓。產(chǎn)品運(yùn)行在兩種模式下,1、低功耗靜態(tài)模式(倉(cāng)儲(chǔ)態(tài)),2、全功能全速運(yùn)行模式(工作態(tài))。在倉(cāng)儲(chǔ)
2021-12-08 09:06:10
12 Silicon Labs 聲稱其新型晶體振蕩器 (XO) 提供業(yè)界最低的抖動(dòng)以及頻率靈活的性能。Si54x Ultra 系列 XO 在整個(gè)工作范圍內(nèi)將整數(shù)和分?jǐn)?shù)頻率的超低抖動(dòng)降至 80 飛秒 (fs)。
2022-08-10 15:36:22
667 本應(yīng)用筆記介紹了超低抖動(dòng)時(shí)鐘頻率合成器的設(shè)計(jì)思路。目標(biāo)性能在2GHz時(shí)<100fs的邊沿到邊緣抖動(dòng)。討論和仿真測(cè)試結(jié)果表明,目標(biāo)抖動(dòng)比最初預(yù)期的更難實(shí)現(xiàn)。討論組件變量和權(quán)衡,以用于未來(lái)的開(kāi)發(fā)工作。
2023-01-16 11:09:56
877 
DS1086L為3.3V擴(kuò)頻振蕩器,用于符合電磁兼容性(EMC)標(biāo)準(zhǔn)(如FCC part 15或CISPR 22)的應(yīng)用。理想情況下,這種架構(gòu)的峰值功率衰減始終與抖動(dòng)跨度和輸出頻率與抖動(dòng)頻率之比成正比。本應(yīng)用筆記討論了由于功率譜測(cè)量方式而產(chǎn)生的這些參數(shù)的實(shí)際限制。
2023-03-01 17:11:33
484 
PD/QC快充電源ic U6648具有±5%的隨機(jī)頻率抖動(dòng)功能,開(kāi)關(guān)頻率抖動(dòng)分散了諧波擾動(dòng)能量,獲得良好的EMI特性。
2023-05-08 10:53:03
259 通過(guò)使用抖動(dòng)打破量化誤差和輸入信號(hào)之間的統(tǒng)計(jì)相關(guān)性可以提高理想量化器的性能。
2023-05-24 09:37:10
393 
PD/QC快充電源icU6648布局簡(jiǎn)單能效好PD/QC快充電源icU6648具有±5%的隨機(jī)頻率抖動(dòng)功能,開(kāi)關(guān)頻率抖動(dòng)分散了諧波擾動(dòng)能量,獲得良好的EMI特性。U6648內(nèi)部設(shè)計(jì)有固定65KHz
2023-05-09 15:05:12
392 
通過(guò)使用抖動(dòng)打破量化誤差和輸入信號(hào)之間的統(tǒng)計(jì)相關(guān)性可以提高理想量化器的性能。
2023-07-07 09:45:29
316 
電子發(fā)燒友網(wǎng)站提供《時(shí)鐘抖動(dòng)對(duì)ADC性能有什么影響.pdf》資料免費(fèi)下載
2023-11-28 10:24:10
1 晶振中的抖動(dòng)有哪兩種主要類型? 晶振中的抖動(dòng)主要分為相位抖動(dòng)和頻率抖動(dòng)。 相位抖動(dòng)是指晶振輸出信號(hào)相位的隨機(jī)波動(dòng)。這種波動(dòng)可能是由于晶體本身的不完美造成的,也可能是由于外部環(huán)境的干擾引起的。相位抖動(dòng)
2024-01-25 13:51:07
127
評(píng)論