一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于芯片堆疊技術(shù)的分析介紹和應(yīng)用

lC49_半導(dǎo)體 ? 來(lái)源:djl ? 2019-09-04 15:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

11月20日消息,華爾街日?qǐng)?bào)發(fā)布文章稱(chēng),科技產(chǎn)品下一個(gè)重大突破將在芯片堆疊領(lǐng)域出現(xiàn)。

Apple Watch采用了先進(jìn)的的3D芯片堆疊封裝技術(shù)

作為幾乎所有日常電子產(chǎn)品最基礎(chǔ)的一個(gè)組件,微芯片正出現(xiàn)一種很有意思的現(xiàn)象。通常又薄又平的微芯片,如今卻堆疊得像薄煎餅?zāi)菢?,由二維變成三維——給電子設(shè)備帶來(lái)重大的影響。

芯片設(shè)計(jì)師們發(fā)現(xiàn)這種堆疊方式可在性能、能耗和功能上帶來(lái)各種意想不到的好處。

沒(méi)有這種技術(shù),蘋(píng)果智能手表Apple Watch也就無(wú)法做出來(lái),三星最先進(jìn)的固態(tài)存儲(chǔ)器、來(lái)自英偉達(dá)和谷歌的人工智能系統(tǒng)和索尼超級(jí)快速的新型相機(jī)也不例外。

這種3D堆疊類(lèi)似于城市規(guī)劃。沒(méi)有它的話,隨著產(chǎn)品需要內(nèi)置更多的零部件,電路板上的微芯片會(huì)不斷延伸,微芯片之間的距離會(huì)越隔越遠(yuǎn)。然而,一旦開(kāi)始對(duì)芯片進(jìn)行堆疊,你就能形成一個(gè)硅制“城市”,里面的一切會(huì)變得更加鄰近。

從物理學(xué)角度來(lái)看,這種設(shè)計(jì)的優(yōu)勢(shì)顯而易見(jiàn):當(dāng)電子需要通過(guò)銅線行進(jìn)更長(zhǎng)的距離的時(shí)候,會(huì)消耗更多的能量,產(chǎn)生熱量,同時(shí)也減少頻寬。ARM旗下微芯片設(shè)計(jì)公司ARM Research未來(lái)硅技術(shù)主管格雷格·耶里克(Greg Yeric)指出,堆疊式芯片更加高效,產(chǎn)生較少的熱量,能夠以光速在短得多的互連通道里進(jìn)行通信

Apple Watch Series 1的Apple S1芯片X光圖

雖然3D堆疊芯片背后的原理簡(jiǎn)單明了,但要制造起來(lái)可不容易。耶里克說(shuō)道,該技術(shù)概念于1960年代被首次提出,此后零星地出現(xiàn)在一些高端應(yīng)用當(dāng)中,比如軍用硬件。

然而,TechInsights微芯片研究公司分析師辛金·迪克森-沃倫(Sinjin Dixon-Warren)指出,來(lái)自大多數(shù)大型芯片廠商(AMD、英特爾、蘋(píng)果、三星和英偉達(dá))以及Xilinx等小型的專(zhuān)業(yè)公司的堆疊式芯片產(chǎn)品,才出現(xiàn)了五年左右。為什么大家要這樣做呢?因?yàn)?a target="_blank">工程師們開(kāi)始找不到其它的辦法來(lái)讓芯片有更好的表現(xiàn)。

堆疊式芯片通常是其它蜷縮起來(lái)的芯片的“封裝”的一部分。除了節(jié)省空間以外,這讓廠商們能夠(通過(guò)不同的制造工藝)打造許多不同的芯片,然后多多少少將它們粘合在一起。“3D堆疊式封裝”的做法不同于頻繁用于手機(jī)的“系統(tǒng)級(jí)芯片”做法,后者是將所有不同的手機(jī)部件蝕刻在單一的硅片上。

迪克森-沃倫稱(chēng),從第一代開(kāi)始,Apple Watch就由最先進(jìn)的3D堆疊式芯片封裝之一驅(qū)動(dòng)。在該智能手表中,30種不同的芯片密封在一個(gè)塑料包層里面。他說(shuō),為了節(jié)省空間,存儲(chǔ)芯片堆疊在邏輯電路上面。要是沒(méi)有芯片堆疊技術(shù),該手表的設(shè)計(jì)就無(wú)法做得如此緊湊。

蘋(píng)果的芯片只是堆疊成兩層高,而三星卻做出了名副其實(shí)的硅制“高樓大廈”。三星用于手機(jī)、相機(jī)和筆記本數(shù)據(jù)存儲(chǔ)的V-NAND閃存足足堆疊了64層芯片。三星也剛剛宣布,未來(lái)的版本將會(huì)有96層。

英偉達(dá)針對(duì)人工智能打造的Volta微處理器,GPU上堆疊了八層的高頻寬存儲(chǔ)器

存儲(chǔ)是芯片堆疊技術(shù)的一項(xiàng)自然而然的應(yīng)用,因?yàn)樗鉀Q了長(zhǎng)久以來(lái)一直困擾芯片設(shè)計(jì)師的一個(gè)問(wèn)題:給從iPad到超級(jí)計(jì)算機(jī)的任何設(shè)備增加更多的核心,并不能換來(lái)所期望的速度提升,因?yàn)檫壿嬰娐分g的通信延遲和所需要的存儲(chǔ)能力。而將存儲(chǔ)組件直接堆疊在芯片上,則可以讓二者之間的連接路徑縮短。

英偉達(dá)硬件工程高級(jí)副總裁布萊恩·凱萊赫(Brian Kelleher)表示,那正是公司針對(duì)AI打造的Volta微處理器的運(yùn)作原理。通過(guò)直接在GPU上面堆疊八層的高頻寬存儲(chǔ)器,這些芯片在處理效率上創(chuàng)造了新的紀(jì)錄。

“我們?cè)陔娏ι鲜鞘芟薜?,”凱赫勒說(shuō),“我們能夠從存儲(chǔ)系統(tǒng)騰出的任何電力,都可以用在計(jì)算上。”

芯片堆疊也帶來(lái)了一些全新的功能。有的手機(jī)攝像頭將圖像傳感器直接疊加在處理圖像的芯片上面。額外的速度意味著,它們能夠?qū)φ掌M(jìn)行多次曝光,并將其融合在一起,在昏暗的場(chǎng)景里捕捉到更多的光線。

三星的64層V-NAND垂直芯片,擁有更大的數(shù)據(jù)存儲(chǔ)容量和更快的處理速度

來(lái)自索尼的原型攝像頭通過(guò)使用三層而非兩層芯片更進(jìn)一步——包括圖像傳感器、存儲(chǔ)器和邏輯電路,實(shí)現(xiàn)每秒最高1000幀的效果。這種做法的作用是,光觸達(dá)圖像傳感器,數(shù)據(jù)直接進(jìn)入存儲(chǔ)器,接著進(jìn)行實(shí)時(shí)處理。除了在低光照條件下取得更高的能見(jiàn)度以外,這還可以用于拍攝超慢動(dòng)作的視頻,單幀凝固快速移動(dòng)的物體。

目前,要將3D微芯片推向更多的電子設(shè)備,還需要耗費(fèi)巨大的資源去解決一些障礙。

耶里克表示,首先,3D芯片誕生不久,用于堆疊的設(shè)計(jì)工具進(jìn)化還不充分。在簡(jiǎn)單的設(shè)計(jì)工具——類(lèi)似于用于平整芯片的那些工具——變得廣為普及以前,堆疊式芯片仍將只有擁有頂尖工程人才的企業(yè)能夠制造出來(lái)。

另一個(gè)問(wèn)題在于,制造商們?nèi)栽趯W(xué)習(xí)如何可靠地在物理上相互堆疊和連接芯片。這意味著有的制造工藝成品率會(huì)相對(duì)較低。

不過(guò),迪克森-沃倫指出,3D堆疊式芯片的普及非??焖伲鼈円脖厝粫?huì)成為行業(yè)主流。10年前,該技術(shù)幾乎僅僅存在于高校實(shí)驗(yàn)室;五六年前,還難以找到它的商業(yè)化案例。但它如今如雨后春筍般涌現(xiàn),出現(xiàn)在各類(lèi)的應(yīng)用上,如網(wǎng)絡(luò)化、高性能計(jì)算和Apple Watch等高端可穿戴設(shè)備。據(jù)知名電子產(chǎn)品拆解網(wǎng)站iFixit的CEO凱爾·韋恩斯(Kyle Wiens)稱(chēng),它也出現(xiàn)在iPhone X的“大腦”當(dāng)中。

在ARM的耶里克看來(lái),最終3D芯片應(yīng)該會(huì)讓我們的可穿戴產(chǎn)品變得跟體積更大的設(shè)備那么強(qiáng)大,會(huì)讓它們能夠連續(xù)運(yùn)行數(shù)天時(shí)間,即便它們布滿了傳感器?!芭e例來(lái)說(shuō),如果有朝一日你的手表變得能夠檢查你的血糖水平,我不會(huì)感到驚訝?!彼f(shuō)道。

讓芯片從二維變成三維,只是個(gè)開(kāi)始。不久以后,芯片層將會(huì)通過(guò)光而非電流來(lái)通信。在更遙遠(yuǎn)的未來(lái),隨著我們用擁有前所未見(jiàn)的處理性能的閃亮晶體替換電路板,它們將會(huì)完全擺脫硅——可能轉(zhuǎn)向人造鉆石。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    440996
  • 圖像傳感器
    +關(guān)注

    關(guān)注

    68

    文章

    1981

    瀏覽量

    130738
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」閱讀體驗(yàn)】+NVlink技術(shù)從應(yīng)用到原理

    。。) 原理學(xué)習(xí) 在「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」書(shū)中,作者詳解了從帕斯卡架構(gòu)到40系的Hopper架構(gòu)的技術(shù)演變進(jìn)化,按照出版時(shí)間算是囊括了NVIDIA最新產(chǎn)品的頂尖
    發(fā)表于 06-18 19:31

    芯片晶圓堆疊過(guò)程中的邊緣缺陷修整

    視為堆疊邏輯與內(nèi)存、3D NAND,甚至可能在高帶寬存儲(chǔ)(HBM)中的多層DRAM堆疊的關(guān)鍵技術(shù)。垂直堆疊使得芯片制造商能夠?qū)⒒ミB間距從35
    的頭像 發(fā)表于 05-22 11:24 ?624次閱讀
    <b class='flag-5'>芯片</b>晶圓<b class='flag-5'>堆疊</b>過(guò)程中的邊緣缺陷修整

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?1420次閱讀
    ESD<b class='flag-5'>技術(shù)</b>文檔:<b class='flag-5'>芯片</b>級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)<b class='flag-5'>介紹</b>和差異<b class='flag-5'>分析</b>

    一文詳解多芯片封裝技術(shù)

    芯片封裝在現(xiàn)代半導(dǎo)體領(lǐng)域至關(guān)重要,主要分為平面多芯片封裝和多芯片堆疊封裝。多芯片堆疊封裝又細(xì)分
    的頭像 發(fā)表于 05-14 10:39 ?719次閱讀
    一文詳解多<b class='flag-5'>芯片</b>封裝<b class='flag-5'>技術(shù)</b>

    一文詳解多芯片堆疊技術(shù)

    芯片堆疊技術(shù)的出現(xiàn),順應(yīng)了器件朝著小型化、集成化方向發(fā)展的趨勢(shì)。該技術(shù)與先進(jìn)封裝領(lǐng)域中的系統(tǒng)級(jí)封裝(SIP)存在一定差異。
    的頭像 發(fā)表于 04-12 14:22 ?970次閱讀
    一文詳解多<b class='flag-5'>芯片</b><b class='flag-5'>堆疊</b><b class='flag-5'>技術(shù)</b>

    上揚(yáng)軟件助力12英寸異構(gòu)堆疊芯片企業(yè)建設(shè)MES系統(tǒng)項(xiàng)目

    近日,上揚(yáng)軟件攜手國(guó)內(nèi)某12英寸異構(gòu)堆疊芯片企業(yè),正式啟動(dòng)MES(制造執(zhí)行系統(tǒng))、EAP(設(shè)備自動(dòng)化系統(tǒng))和RMS(配方管理系統(tǒng))系統(tǒng)的建設(shè)。該企業(yè)作為行業(yè)內(nèi)的重要參與者,專(zhuān)注于異構(gòu)堆疊芯片
    的頭像 發(fā)表于 03-26 17:01 ?617次閱讀

    Marvell展示2納米芯片3D堆疊技術(shù),應(yīng)對(duì)設(shè)計(jì)復(fù)雜性挑戰(zhàn)!

    隨著現(xiàn)代科技的迅猛發(fā)展,芯片設(shè)計(jì)面臨著前所未有的挑戰(zhàn)。特別是在集成電路(IC)領(lǐng)域,隨著設(shè)計(jì)復(fù)雜性的增加,傳統(tǒng)的光罩尺寸已經(jīng)成為制約芯片性能和功能擴(kuò)展的瓶頸。為了解決這一問(wèn)題,3D堆疊技術(shù)
    的頭像 發(fā)表于 03-07 11:11 ?543次閱讀
    Marvell展示2納米<b class='flag-5'>芯片</b>3D<b class='flag-5'>堆疊</b><b class='flag-5'>技術(shù)</b>,應(yīng)對(duì)設(shè)計(jì)復(fù)雜性挑戰(zhàn)!

    TSV三維堆疊芯片的可靠性問(wèn)題

    TSV 三維封裝技術(shù)特點(diǎn)鮮明、性能好、前景廣闊, 是未來(lái)發(fā)展方向,但是 TSV 堆疊芯片這種結(jié)構(gòu)和工 藝復(fù)雜性的提高,為三維封裝的可靠性控制帶來(lái)了 挑戰(zhàn)。主要體現(xiàn)在以下 4 個(gè)方面 :(1) TSV
    的頭像 發(fā)表于 12-30 17:37 ?1431次閱讀

    High-k柵極堆疊技術(shù)介紹

    ? High-k柵極堆疊技術(shù),作為半導(dǎo)體領(lǐng)域內(nèi)一項(xiàng)廣泛采納的前沿科技,對(duì)于現(xiàn)代集成電路制造業(yè)具有舉足輕重的地位。 在過(guò)去,半導(dǎo)體晶體管普遍采用二氧化硅(SiO?)作為其柵極絕緣層。但隨著半導(dǎo)體元件
    的頭像 發(fā)表于 12-28 14:51 ?1190次閱讀

    FIB技術(shù)芯片失效分析的關(guān)鍵工具

    芯片失效分析的關(guān)鍵工具在半導(dǎo)體行業(yè)迅速發(fā)展的今天,芯片的可靠性成為了衡量其性能的關(guān)鍵因素。聚焦離子束(FIB)技術(shù),作為一種先進(jìn)的微納加工技術(shù)
    的頭像 發(fā)表于 11-28 17:11 ?1169次閱讀
    FIB<b class='flag-5'>技術(shù)</b>:<b class='flag-5'>芯片</b>失效<b class='flag-5'>分析</b>的關(guān)鍵工具

    三維堆疊封裝新突破:混合鍵合技術(shù)揭秘!

    堆疊封裝領(lǐng)域中的核心驅(qū)動(dòng)力。本文將深入探討混合鍵合技術(shù)在三維堆疊封裝中的研究進(jìn)展,分析技術(shù)原理、應(yīng)用優(yōu)勢(shì)以及未來(lái)發(fā)展趨勢(shì)。
    的頭像 發(fā)表于 11-13 13:01 ?2235次閱讀
    三維<b class='flag-5'>堆疊</b>封裝新突破:混合鍵合<b class='flag-5'>技術(shù)</b>揭秘!

    3D堆疊像素探測(cè)器芯片技術(shù)詳解(72頁(yè)P(yáng)PT)

    3D堆疊像素探測(cè)器芯片技術(shù)詳解
    的頭像 發(fā)表于 11-01 11:08 ?3290次閱讀
    3D<b class='flag-5'>堆疊</b>像素探測(cè)器<b class='flag-5'>芯片</b><b class='flag-5'>技術(shù)</b>詳解(72頁(yè)P(yáng)PT)

    芯片堆疊封裝技術(shù)實(shí)用教程(52頁(yè)P(yáng)PT)

    芯片堆疊封裝技術(shù)實(shí)用教程
    的頭像 發(fā)表于 11-01 11:08 ?3868次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>堆疊</b>封裝<b class='flag-5'>技術(shù)</b>實(shí)用教程(52頁(yè)P(yáng)PT)

    Melexis發(fā)布雙芯片堆疊式磁傳感器

    全球微電子工程領(lǐng)域的佼佼者M(jìn)elexis,近日震撼推出了其最新研發(fā)的MLX90425與MLX90426雙芯片堆疊式磁傳感器。這兩款產(chǎn)品作為Melexis創(chuàng)新型Triaxis?磁傳感器芯片系列的新成員,以其卓越的性能樹(shù)立了抗雜散磁
    的頭像 發(fā)表于 10-08 15:09 ?754次閱讀

    芯片磁性位置傳感器中堆疊芯片和并排芯片實(shí)施方案之間的比較

    電子發(fā)燒友網(wǎng)站提供《雙芯片磁性位置傳感器中堆疊芯片和并排芯片實(shí)施方案之間的比較.pdf》資料免費(fèi)下載
    發(fā)表于 09-26 09:32 ?0次下載
    雙<b class='flag-5'>芯片</b>磁性位置傳感器中<b class='flag-5'>堆疊</b><b class='flag-5'>芯片</b>和并排<b class='flag-5'>芯片</b>實(shí)施方案之間的比較