一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中復(fù)位電路產(chǎn)生亞穩(wěn)態(tài)概述與理論分析

電子工程師 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2020-10-25 09:50 ? 次閱讀

亞穩(wěn)態(tài)概述

01亞穩(wěn)態(tài)發(fā)生原因

FPGA 系統(tǒng)中,如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的 Tsu 和 Th 不滿足,或者復(fù)位過程中復(fù)位信號的釋放相對于有效時鐘沿的恢復(fù)時間(recovery time)不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時觸發(fā)器輸出端 Q 在有效時鐘沿之后比較長的一段時間處于不確定的狀態(tài),在這段時間里 Q 端在 0 和 1 之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端 D 的值。這段時間稱為決斷時間(resolution time)。經(jīng)過 resolution time 之后 Q 端將穩(wěn)定到 0 或 1 上,但是穩(wěn)定到 0 或者 1,是隨機(jī)的,與輸入沒有必然的關(guān)系。

02 亞穩(wěn)態(tài)發(fā)生場合

只要系統(tǒng)中有異步元件,亞穩(wěn)態(tài)就是無法避免的,亞穩(wěn)態(tài)主要發(fā)生在異步信號檢測、跨時鐘域信號傳輸以及復(fù)位電路等常用設(shè)計(jì)中。

03 亞穩(wěn)態(tài)危害

由于產(chǎn)生亞穩(wěn)態(tài)后,寄存器Q 端輸出在穩(wěn)定下來之前可能是毛刺、振蕩、固定的某一電壓值。在信號傳輸中產(chǎn)生亞穩(wěn)態(tài)就會導(dǎo)致與其相連其他數(shù)字部件將其作出不同的判斷,有的判斷到“1”有的判斷到“0”,有的也進(jìn)入了亞穩(wěn)態(tài),數(shù)字部件就會邏輯混亂。在復(fù)位電路中產(chǎn)生亞穩(wěn)態(tài)可能會導(dǎo)致復(fù)位失敗。怎么降低亞穩(wěn)態(tài)發(fā)生的概率成了FPGA設(shè)計(jì)需要重視的一個注意事項(xiàng)。

理論分析

01 信號傳輸中的亞穩(wěn)態(tài)

在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達(dá)到寄存器的時序要求,所以亞穩(wěn)態(tài)不會發(fā)生。亞穩(wěn)態(tài)問題通常發(fā)生在一些跨時鐘域信號傳輸以及異步信號采集上。

它們發(fā)生的原因如下:

在跨時鐘域信號傳輸時,由于源寄存器時鐘和目的寄存器時鐘相移未知,所以源寄存器數(shù)據(jù)發(fā)出數(shù)據(jù),數(shù)據(jù)可能在任何時間到達(dá)異步時鐘域的目的寄存器,所以無法保證滿足目的寄存器 Tsu 和 Th 的要求;

在異步信號采集中,由于異步信號可以在任意時間點(diǎn)到達(dá)目的寄存器,所以也無法保證滿足目的寄存器 Tsu 和 Th 的要求;

當(dāng)數(shù)據(jù)在目的寄存器 Tsu-Th 時間窗口發(fā)生變化,也即當(dāng)數(shù)據(jù)的建立時間或者保持時間不滿足時,就可能發(fā)生亞穩(wěn)態(tài)現(xiàn)象。如圖 3.1 所示。

圖 3.1 亞穩(wěn)態(tài)產(chǎn)生示意圖

由圖可知,當(dāng)產(chǎn)生亞穩(wěn)態(tài)后 Tco 時間后會有 Tmet(決斷時間)的振蕩時間段,當(dāng)振蕩結(jié)束回到穩(wěn)定狀態(tài)時為“0”或者“1”,這個是隨機(jī)的。因此,會對后續(xù)電路判斷造成影響。

02 復(fù)位電路的亞穩(wěn)態(tài)

(1)異步復(fù)位電路

在復(fù)位電路設(shè)計(jì)中,復(fù)位信號基本都是異步的,常用異步復(fù)位電路 Verilog 描述如下:

always @(posedge clk or negedge rst_n)
begin
if(!rst_n) a <= 1’b0;
else a <= b;
end

綜合出來復(fù)位電路模型如圖 3.2 所示:

圖 3.2 異步復(fù)位電路模型

如圖 3.3 所示,為復(fù)位電路復(fù)位時序圖。如果異步復(fù)位信號的撤銷時間在 Trecovery(恢復(fù)時間)和 Tremoval(移除時間)之內(nèi),那勢必造成亞穩(wěn)態(tài)的產(chǎn)生,輸出在時鐘邊沿的 Tco 后會產(chǎn)生振蕩,振蕩時間為 Tmet(決斷時間),最終穩(wěn)定到“0”或者“1”,就會可能造成復(fù)位失敗。

圖 3.3 異步復(fù)位時序

(2)同步復(fù)位電路

在復(fù)位電路中,由于復(fù)位信號是異步的,因此,有些設(shè)計(jì)采用同步復(fù)位電路進(jìn)行復(fù)位,并且絕大多數(shù)資料對于同步復(fù)位電路都認(rèn)為不會發(fā)生亞穩(wěn)態(tài),其實(shí)不然,同步電路也會發(fā)生亞穩(wěn)態(tài),只是幾率小于異步復(fù)位電路。

如下面 verilog 代碼對同步復(fù)位電路的描述:

always @(posedge clk)
begin
if(!rst_n) a <= 1’b0;
else a <= b;
end


綜合出硬件電路如圖 3.4 所示。

圖 3.4 同步復(fù)位電路

在此,我們不討論同步復(fù)位的消耗資源問題,只討論同步復(fù)位的亞穩(wěn)態(tài)產(chǎn)生情況。

當(dāng)輸入端 Din 為高電平,而且復(fù)位信號的撤銷時間在 clk 的 Tsu 和 Th 內(nèi)時候,亞穩(wěn)態(tài)就隨之產(chǎn)生了。如圖 3.5 時序所示,當(dāng)復(fù)位撤銷時間在 clk 的 Tsu 和 Th 內(nèi),輸入數(shù)據(jù)為“1”,通過和輸入數(shù)據(jù)相與后的數(shù)據(jù)也在 clk 的 Tsu 和 Th 內(nèi),因此,勢必會造成類似異步信號采集的亞穩(wěn)態(tài)情況。

圖 3.5 同步復(fù)位電路時序圖

03 亞穩(wěn)態(tài)產(chǎn)生概率以及串?dāng)_概率

在實(shí)際的FPGA電路設(shè)計(jì)中,常常人們想的是怎么減少亞穩(wěn)態(tài)對系統(tǒng)的影響,很少有人考慮怎么才能減少亞穩(wěn)態(tài)發(fā)生幾率,以及亞穩(wěn)態(tài)串?dāng)_的概率問題。

(1)亞穩(wěn)態(tài)發(fā)生概率

由上面分析得知,系統(tǒng)亞穩(wěn)態(tài)發(fā)生的都是由于 clk 的 Tsu 和 Th 不滿足,又或者是復(fù)位信號的移除和恢復(fù)時間不滿足。常用 FPGA 器件的 Tsu+Th 約等于 1ns,復(fù)位移除和恢復(fù)時間相加約等于 1ns。

當(dāng)異步信號不是一組數(shù)據(jù),或者信號量較少,那就需要對異步信號進(jìn)行同步處理,例如對一個異步脈沖信號進(jìn)行采集,只要脈沖信號變化發(fā)生在時鐘 Tsu 和 Th 窗口內(nèi),那就很可能會產(chǎn)生亞穩(wěn)態(tài),亞穩(wěn)態(tài)產(chǎn)生的概率大概為:

概率=(建立時間+保持時間)/ 采集時鐘周期

(公式 3-1)

由公式 3-1 可以看出,隨著 clk 頻率的增加,亞穩(wěn)態(tài)發(fā)生的幾率是增加的。

例如,為系統(tǒng)采用 100M 時鐘對一個外部信號進(jìn)行采集,采集時鐘周期為 10ns,那采集產(chǎn)生亞穩(wěn)態(tài)的概率為:1ns/10ns=10%

同理采用 300M 時鐘對一個外部信號進(jìn)行采集,那產(chǎn)生亞穩(wěn)態(tài)的概率為:1ns/3.3ns=30%

如果采用三相相位差為 120°的時鐘對一個外部信號進(jìn)行采集,那產(chǎn)生亞穩(wěn)態(tài)的概率接近 90%

所以在異步信號采集過程中,要想減少亞穩(wěn)態(tài)發(fā)生的概率:

降低系統(tǒng)工作時鐘,增大系統(tǒng)周期,亞穩(wěn)態(tài)概率就會減小;

采用工藝更好的 FPGA,也就是 Tsu 和 Th 時間較小的 FPGA 器件、

(2)亞穩(wěn)態(tài)的串?dāng)_概率

使用異步信號進(jìn)行使用的時候,好的設(shè)計(jì)都會對異步信號進(jìn)行同步處理,同步一般采用多級 D 觸發(fā)器級聯(lián)處理,如圖 3.6 所示,采用三級 D 觸發(fā)器對異步信號進(jìn)行同步處理。

圖 3.6 三級寄存器同步

這種模型大部分資料都說的是第一級寄存器產(chǎn)生亞穩(wěn)態(tài)后,第二級寄存器穩(wěn)定輸出概率為 90%,第三極寄存器穩(wěn)定輸出的概率為 99%,如果亞穩(wěn)態(tài)跟隨電路一直傳遞下去,那就會另自我修護(hù)能力較弱的系統(tǒng)直接崩潰。接下來我們分析這種串?dāng)_的概率問題。

如圖 3.7 所示為一個正常第一級寄存器發(fā)生了亞穩(wěn)態(tài),第二級、第三極寄存器消除亞穩(wěn)態(tài)時序模型。

圖 3.7 三級寄存器消除亞穩(wěn)態(tài)

由上圖可以看出,當(dāng)?shù)谝粋€寄存器發(fā)生亞穩(wěn)態(tài)后,經(jīng)過 Tmet 的振蕩穩(wěn)定后,第二級寄存器能采集到一個穩(wěn)定的值。但是為什么第二級寄存器還是可能會產(chǎn)生亞穩(wěn)態(tài)呢?

由于振蕩時間 Tmet 是受到很多因素影響的,所以 Tmet 時間又長有短,所以當(dāng) Tmet 時間長到大于一個采集周期后,那第二級寄存器就會采集到亞穩(wěn)態(tài)。如圖 3.8 所示。

圖 3.8 二級寄存器亞穩(wěn)態(tài)

由上圖可知,第二級也是一個亞穩(wěn)態(tài),所以在這種情況下,亞穩(wěn)態(tài)產(chǎn)生了串?dāng)_,從第一級寄存器傳到了第二級寄存器,同樣也可能從第二級寄存器串?dāng)_到第三級寄存器。這樣會讓設(shè)計(jì)邏輯判斷出錯,產(chǎn)生亞穩(wěn)態(tài)傳輸,可能導(dǎo)致系統(tǒng)死機(jī)奔潰。

(3)亞穩(wěn)態(tài)振蕩時間 Tmet

亞穩(wěn)態(tài)震蕩時間 Tmet 關(guān)系到后級寄存器的采集穩(wěn)定問題,Tmet 影響因素包括:器件的生產(chǎn)工藝、溫度、環(huán)境以及寄存器采集到亞穩(wěn)態(tài)離穩(wěn)定態(tài)的時刻等。甚至某些特定條件,如干擾、輻射等都會造成 Tmet 增長。

消除亞穩(wěn)態(tài)的辦法

有亞穩(wěn)態(tài)產(chǎn)生,我們就要對亞穩(wěn)態(tài)進(jìn)行消除,常用對亞穩(wěn)態(tài)消除有三種方式:

對異步信號進(jìn)行同步處理;

采用 FIFO 對跨時鐘域數(shù)據(jù)通信進(jìn)行緩沖設(shè)計(jì);

對復(fù)位電路采用異步復(fù)位、同步釋放方式處理。

01 對異步信號進(jìn)行同步提取邊沿

在異步通信或者跨時鐘域通信過程中,最常用的就是對異步信號進(jìn)行同步提取邊沿處理。對一個異步信號進(jìn)行提取上升沿通常采用程序清單 4.1 所示。

程序清單 4.1 雙極寄存器提取邊沿


input sig_nsyn;
wire sig_nsyn_p;
reg[1:0] sig_nsyn_r;
always @(posedge clk or negedge rst_n)
begin
if(!rst_n) sig_nsyn_r <= 2’d0;
else sig_nsyn_r <= { sig_nsyn_r [0], sig_nsyn };
end
assign sig_nsyn_p = sig_nsyn_r[0] & ~sig_nsyn_r[1];


這種邊沿提取方式對于一個穩(wěn)定的系統(tǒng)是不合適的,例如:當(dāng)?shù)谝患壖拇嫫鞑杉絹喎€(wěn)態(tài),那勢必造成 sig_nsyn_p 輸出亞穩(wěn)態(tài),這樣就會對采用 sig_nsyn_p 的信號進(jìn)行判斷的電路造成影響,甚至判斷出錯誤的值。

根據(jù) 3.3.1 小節(jié)的亞穩(wěn)態(tài)產(chǎn)生概率,如果在 100M 時種下那第一級寄存器產(chǎn)生亞穩(wěn)態(tài)的概率約為 10%,隨著系統(tǒng)采集頻率升高,那產(chǎn)生亞穩(wěn)態(tài)的概率也會隨之上升。因此,在進(jìn)行異步信號跨頻提取邊沿時候,一般采用多進(jìn)行一級寄存器消除亞穩(wěn)態(tài),可能在系統(tǒng)穩(wěn)定性要求高的情況下,采用更多級寄存器來消除亞穩(wěn)態(tài),如程序清單 4.2 所示,即為采用 4 級寄存器消除亞穩(wěn)態(tài),相應(yīng)的邊沿信號產(chǎn)生的時間就晚了兩個時鐘周期。

程序清單 4.2 多級寄存器提取邊沿信號


input sig_nsyn;
wire sig_nsyn_p;
reg[3:0] sig_nsyn_r;
always @(posedge clk or negedge rst_n)
begin
if(!rst_n) sig_nsyn_r <= 2’d0;
else sig_nsyn_r <= { sig_nsyn_r [2::0], sig_nsyn };
end
assign sig_nsyn_p = sig_nsyn_r[2] & ~sig_nsyn_r[3];

02FIFO 進(jìn)行異步跨頻數(shù)據(jù)處理

當(dāng)數(shù)據(jù)流從一個時鐘域到另一個時鐘域的時候,絕大多數(shù)情況下都采用 FIFO 來作為中間緩沖,采用雙時鐘對數(shù)據(jù)緩沖,就可以避免亞穩(wěn)態(tài)的發(fā)生。

03 異步復(fù)位,同步釋放

對于復(fù)位情況下的亞穩(wěn)態(tài),常常是由于恢復(fù)時間和移除時鐘不滿足造成的,因此,最常用的處理方式是采用異步復(fù)位、同步釋放。常用電路模型如所示。采用第二級寄存器輸出作為全局復(fù)位信號輸出。

程序清單 4.3 異步復(fù)位處理


wire sys_rst_n;
reg [1:0] rst_r;
always @(posedge clk or negedge rst_n)
begin
if(!rst_n) rst_r <= 2’d0;
else rst_r <= {rst_r[0], 1’b1};
end
assign sys_rst_n = rst_r[1];

通過上面三種方式處理異步信號、異步數(shù)據(jù)、以及異步復(fù)位可有效的提高系統(tǒng)的穩(wěn)定性。減少亞穩(wěn)態(tài)的產(chǎn)生。

責(zé)任編輯:xj

原文標(biāo)題:詳解 | FPGA中復(fù)位電路產(chǎn)生亞穩(wěn)態(tài)的原因

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1642

    文章

    21920

    瀏覽量

    612162
  • 亞穩(wěn)態(tài)
    +關(guān)注

    關(guān)注

    0

    文章

    47

    瀏覽量

    13441
  • 復(fù)位電路
    +關(guān)注

    關(guān)注

    13

    文章

    324

    瀏覽量

    44994

原文標(biāo)題:詳解 | FPGA中復(fù)位電路產(chǎn)生亞穩(wěn)態(tài)的原因

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    射頻電路設(shè)計(jì)——理論與應(yīng)用

    本資料從低頻電路理論到射頻、微波電路理論的演化過程出發(fā),討論以低頻電路理論為基礎(chǔ)結(jié)合高頻電壓、電
    發(fā)表于 04-03 11:41

    復(fù)位電路的作用、控制方式和類型

    復(fù)位電路也是數(shù)字邏輯設(shè)計(jì)中常用的電路,不管是 FPGA 還是 ASIC 設(shè)計(jì),都會涉及到復(fù)位,一般 FP
    的頭像 發(fā)表于 03-12 13:54 ?1251次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>的作用、控制方式和類型

    CMOS邏輯IC使用時如何應(yīng)對電路的危害、亞穩(wěn)態(tài)、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計(jì)

    提要 本期課堂,我們將繼續(xù)深入CMOS邏輯IC的使用注意事項(xiàng),介紹如何應(yīng)對電路的危害、亞穩(wěn)態(tài)、鎖存以及ESD防護(hù)等問題。 Q 危害的問題 如果是由OR(或)、AND(與)和其它門組成的多輸入組合
    的頭像 發(fā)表于 02-07 17:43 ?1052次閱讀
    CMOS邏輯IC使用時如何應(yīng)對<b class='flag-5'>電路</b><b class='flag-5'>中</b>的危害、<b class='flag-5'>亞穩(wěn)態(tài)</b>、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計(jì)

    FPGA復(fù)位的8種技巧

    FPGA 設(shè)計(jì),復(fù)位起到的是同步信號的作用,能夠?qū)⑺械拇鎯υO(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計(jì),設(shè)計(jì)人員一般把全局
    的頭像 發(fā)表于 11-16 10:18 ?886次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>復(fù)位</b>的8種技巧

    復(fù)位電路的設(shè)計(jì)問題

    都有異步復(fù)位端口,因此采用異步復(fù)位可以節(jié)約資源。 ⑵設(shè)計(jì)相對簡單。 ⑶異步復(fù)位信號識別方便,而且可以很方便地使用fpga的全局復(fù)位端口。 缺
    的頭像 發(fā)表于 11-15 11:13 ?403次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>的設(shè)計(jì)問題

    復(fù)位電路的電容多大的 復(fù)位電路設(shè)計(jì)類型有哪幾種

    復(fù)位電路是電子系統(tǒng)的一個關(guān)鍵部分,它確保系統(tǒng)在啟動或發(fā)生故障時能夠正確地初始化。復(fù)位電路的設(shè)計(jì)取決于多種因素,包括系統(tǒng)的復(fù)雜性、所需的
    的頭像 發(fā)表于 10-21 10:24 ?797次閱讀

    復(fù)位電路靜電整改案例分享(一)——交換機(jī)復(fù)位電路

    ? ?復(fù)位電路靜電整改案例分享(一)——交換機(jī)復(fù)位電路 一、摘要 復(fù)位電路可確保
    的頭像 發(fā)表于 10-19 14:56 ?779次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>靜電整改案例分享(一)——交換機(jī)<b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>

    復(fù)位電路介紹 復(fù)位電路的原理及作用

    電路概述 復(fù)位電路是一種用于控制電子系統(tǒng)啟動或恢復(fù)到初始狀態(tài)的電路。當(dāng)系統(tǒng)通電或者按下復(fù)位按鈕時
    的頭像 發(fā)表于 10-18 16:44 ?6061次閱讀

    FPGA Verilog HDL有什么奇技巧?

    設(shè)計(jì)的正確性。 然而,在實(shí)際綜合的電路(特別是對于 ASIC),一般不存在“初值”的概念,只有“復(fù)位值”。對于 ASIC 而言,在聲明 reg 時賦初值是沒有意義的,因?yàn)閿?shù)字電路并沒
    發(fā)表于 09-12 19:10

    穩(wěn)態(tài)電路的特點(diǎn)和應(yīng)用

    穩(wěn)態(tài)電路作為一種重要的電子電路,在電子技術(shù)領(lǐng)域具有廣泛的應(yīng)用和獨(dú)特的特性。以下將從雙穩(wěn)態(tài)電路的定義、特點(diǎn)、工作原理、分類以及具體應(yīng)用等方面
    的頭像 發(fā)表于 08-29 09:20 ?2944次閱讀

    穩(wěn)態(tài)多諧振蕩器電路工作原理是什么

    沒有穩(wěn)定狀態(tài),其輸出始終在兩個極端狀態(tài)之間切換。 無穩(wěn)態(tài)多諧振蕩器的工作原理 無穩(wěn)態(tài)多諧振蕩器的工作原理基于電容的充放電過程。在電路,電容器通過電阻器進(jìn)行充電和放電,當(dāng)電容器充滿電時
    的頭像 發(fā)表于 08-11 14:58 ?1437次閱讀

    穩(wěn)態(tài)觸發(fā)器可以產(chǎn)生什么波形

    穩(wěn)態(tài)觸發(fā)器可以產(chǎn)生的波形主要是 矩形波波形 。這一結(jié)論基于單穩(wěn)態(tài)觸發(fā)器的工作原理和輸出特性。 單穩(wěn)態(tài)觸發(fā)器(Monostable Multivibrator),也稱為單
    的頭像 發(fā)表于 08-11 09:45 ?1258次閱讀

    STM32復(fù)位電路復(fù)位芯片和阻容復(fù)位電路區(qū)別

    系統(tǒng),復(fù)位電路是保證系統(tǒng)正常工作的重要部分。當(dāng)系統(tǒng)出現(xiàn)異?;蛐枰匦聠訒r,復(fù)位電路能夠迅速將系統(tǒng)恢復(fù)到初始狀態(tài)。STM32微控制器的
    的頭像 發(fā)表于 08-06 10:26 ?2421次閱讀

    FPGA同步復(fù)位和異步復(fù)位

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)復(fù)位操作是設(shè)計(jì)過程不可或缺的一環(huán),它負(fù)責(zé)將電路
    的頭像 發(fā)表于 07-17 11:12 ?2281次閱讀

    數(shù)字電路亞穩(wěn)態(tài)是什么

    在數(shù)字電路的設(shè)計(jì)與實(shí)現(xiàn),亞穩(wěn)態(tài)是一個不可忽視的現(xiàn)象。它可能由多種因素引發(fā),對電路的穩(wěn)定性和可靠性產(chǎn)生嚴(yán)重影響。本文將深入探討數(shù)字
    的頭像 發(fā)表于 05-21 15:29 ?1868次閱讀