一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

造時工藝不成熟5nm 芯片集體 “翻車”,從 7nm 到 5nm 的尷尬

工程師鄧生 ? 來源:雷鋒網(wǎng) ? 作者:吳優(yōu) ? 2021-01-20 14:57 ? 次閱讀

從 2020 年下半年開始,各家手機芯片廠商就開始了激烈的 5nm 芯片角逐,蘋果、華為、高通、三星相繼推出旗艦級 5nm 移動處理器,并宣稱無論是在性能上還是在功耗上都有著優(yōu)秀的表現(xiàn)。

不過從這幾款 5nm 芯片的實際表現(xiàn)來看,一些用戶并不買賬,認為 5nm 手機芯片表現(xiàn)并沒有達到預(yù)期,5nm 芯片似乎遭遇了一場集體 “翻車”。

5nm 芯片集體 “翻車”,從 7nm 到 5nm 的尷尬

最早商用的 5nm 芯片是去年 10 月份 iPhone12 系列手機搭載的 A14 仿生芯片,這款芯片晶體管達到 118 億個,比 A13 多出近 40%,且 6 核 CPU 和 4 核 GPU 使其 CPU 性能提升 40%,圖形性能提升 30%,功耗降低 30%。

緊接著華為發(fā)布麒麟 9000,集成 153 億個晶體管,8 核 CPU、24 核 GPU 和 NPU AI 處理器,官方稱其 CPU 性能提升 25% ,GPU 提升 50%。

到了十二月份,高通和三星又相繼發(fā)布了由三星代工的驍龍 888 和 Exynos 1080,同樣聲稱性能有較大提升,功耗下降。

最先被爆出疑似 “翻車”的是 A14。

據(jù)外媒 9to5Mac 報道,部分 iPhone 12 用戶在使用手機時遇到了高耗電問題,待機一夜電量下降 20% 至 40%,無論是在白天還是晚上,無論有沒有開啟更多的后臺程序,結(jié)果依舊如此。

pIYBAGAH1JSAH2LsAADvrSNaXWI467.jpg

最廣為用戶詬病的還屬驍龍 888。

在首批使用者的測試中,不少數(shù)碼評測博主都指出首發(fā)驍龍 888 的小米 11 性能提升有限,功耗直接上升。有人將此歸結(jié)于驍龍 888 的代工廠三星的 5nm 工藝制程的不成熟,由此以來三星自己的兩款 5nm 芯片也面臨 “翻車”風險。

如果按照摩爾定律,芯片的晶體管數(shù)量每隔 18 個月翻一番,性能也將提升一倍,但晶體管的微縮越來越難,如今在從 7nm 到 5nm 的推進中,手機芯片的表現(xiàn)似乎并不盡人意,不僅在性能提升方面受限,功耗也 “翻車”,面臨先進制程性價比上的尷尬。

為何 5nm 芯片頻頻翻車?當芯片工藝制程越先進時,性能與功耗究竟如何變化?

設(shè)計時性能優(yōu)先,制造時工藝不成熟

集成電路的功耗可以分為動態(tài)功耗和靜態(tài)功耗。

動態(tài)功耗通俗易懂,指的是電路狀態(tài)變化時產(chǎn)生的功耗,計算方法與普通電路類似,依據(jù)物理公式 P=UI,動態(tài)功耗受到電壓和電流的影響。

靜態(tài)功耗即每個 MOS 管泄露電流產(chǎn)生的功耗,盡管每個 MOS 管產(chǎn)生的漏電流很小,但由于一顆芯片往往集成上億甚至上百億的晶體管,從而導致芯片整體的靜態(tài)功耗較大。

在芯片工藝制程發(fā)展過程中,當工藝制程還不太先進時,動態(tài)功耗占比大,業(yè)界通過放棄最初的 5V 固定電壓的設(shè)計模式,采用等比降壓減慢功耗的增長速度。

不過,電壓減小同樣意味著晶體管的開關(guān)會變慢,部分更加注重性能的廠商,即便是采用更先進的工藝也依然保持 5V 供電電壓,最終導致功耗增大。

隨著工藝節(jié)點的進步,靜態(tài)功耗的重要性逐漸顯現(xiàn)。從英特爾和 IBM 的芯片工藝發(fā)展中可以看出,在工藝制程從 180nm 到 45nm 的演進過程中,晶體管集成度增速不同,動態(tài)功耗或增加或減少,但靜態(tài)功耗一直呈上升趨勢,45nm 時,靜態(tài)功耗幾乎與動態(tài)功耗持平。

盡管一些設(shè)計廠商寧愿在降低功耗上做出犧牲也要提升性能,但也不得不面對高功耗帶來的負面影響。

對于用戶而言,設(shè)備發(fā)熱嚴重以及耗電嚴重是高功耗帶來的直接影響,如果芯片散熱不好,嚴重時會導致芯片異常甚至失效。

因此,行業(yè)內(nèi)依然將低功耗設(shè)計視為芯片行業(yè)需要解決的問題之一,如何平衡先進節(jié)點下芯片的性能、功耗與面積(PPA),也是芯片設(shè)計與制造的挑戰(zhàn)。

從理論上而言,芯片制程越先進,更低的供電電壓產(chǎn)生更低的動態(tài)功耗,隨著工藝尺寸進一步減小,已下降到 0.13V 的芯片電壓難以進一步下降,以至于近幾年工藝尺寸進一步減小時,動態(tài)功耗基本無法進一步下降。

在靜態(tài)功耗方面,場效應(yīng)管的溝道寄生電阻隨節(jié)點進步而變小,在電流不變的情況下,單個場效應(yīng)管的功率也變小。但另一方面,單位面積內(nèi)晶體管數(shù)目倍速增長又提升靜態(tài)功耗,因此最終單位面積內(nèi)的靜態(tài)功耗可能保持不變。

廠商為追求更低的成本,用更小面積的芯片承載更多的晶體管,看似是達成了制程越先進,芯片性能越好,功耗越低。但實際情況往往復雜得多,為提升芯片整體性能,有人增加核心,有人設(shè)計更復雜的電路,隨之而來的是更多的路徑刺激功耗增長,又需要新的方法來平衡功耗。

對芯片行業(yè)影響重大的 FinFET 就是平衡芯片性能與功耗的方法之一,通過類似于魚鰭式的架構(gòu)控制電路的連接和斷開,改善電路控制并減少漏電流,晶體管的溝道也隨之大幅度縮短,靜態(tài)功耗隨之降低。

不過,從 7nm 演進到 5nm 則更為復雜。

Moortec 首席技術(shù)官 Oliver King 曾接受外媒體采訪時稱:“當我們升級到 16nm 或 14nm 時,處理器速度有了很大的提高,而且漏電流也下降得比較快,以至于我們在使用處理器時能夠用有限的電量做更多的事情。不過當從 7nm 到 5nm 的過程中,漏電情況又變得嚴重,幾乎與 28nm 水平相同,現(xiàn)在我們不得不去平衡他們?!?/p>

Cadence 的數(shù)字和簽準組高級產(chǎn)品管理總監(jiān) Kam Kittrell 也曾表示,“很多人都沒有弄清能夠消耗如此多電能的東西,他們需要提前獲取工作負載的信息才能優(yōu)化動態(tài)功耗。長期以來,我們一直專注于靜態(tài)功耗,以至于一旦切換到 FinFET 節(jié)點時,動態(tài)功耗就成為大問題。另外多核心的出現(xiàn)也有可能使系統(tǒng)過載,因此必須有更智能的解決方案。”

這是 5nm 芯片設(shè)計、制造公司共同面臨的問題,因此也就能夠稍微明白為何現(xiàn)有的幾款 5nm 芯片集體 “翻車”。不成熟的設(shè)計與制造都會影響性能與功耗的最大化折中,當然也不排除芯片設(shè)計廠商為追求性能更好的芯片,而不愿花大力氣降低功耗的情況。

尷尬的是,越頂尖的工藝,需要的資金投入就越大,事實上追求諸如 7nm、5nm 等先進工藝的領(lǐng)域并不多,如果先進的工藝無法在功耗與性能上有極大的改善,那么追求更加先進的制程似乎不再有原本的意義。

走向 3nm,真的準備好了嗎?

根據(jù)市場研究機構(gòu) International Business Strategies (IBS)給出的數(shù)據(jù)顯示,65nm 工藝時的設(shè)計成本只需要 0.24 億美元,到了 28nm 工藝時需要 0.629 億美元,7nm 和 5nm 成本急速增長,5nm 設(shè)計成本達到 4.76 億美元。

同時,根據(jù)喬治敦大學沃爾什外交學院安全與新興技術(shù)中心(CSET)的兩位作者編寫的一份題為《AI Chips: What They Are and Why They Matter》的報告,作者借助模型預(yù)估得出臺積電每片 5nm 晶圓的收費可能約為 17,000 美元,是 7nm 的近兩倍。

在估算的模型中,作者估算出每顆 5nm 芯片需要 238 美元的制造成本,108 美元的設(shè)計成本以及 80 美元的封裝和測試成本。這使得芯片設(shè)計公司將為每顆 5nm 芯片支付高到 426 美元(約 2939 元)的總成本金額。

這意味著,無論是芯片設(shè)計廠商還是芯片制造廠商,遵循摩爾定律發(fā)展到 5nm 及以下的先進制程,除了需要打破技術(shù)上的瓶頸,還需要有巨大的資本作為支撐,熬過研發(fā)周期和測試周期,為市場提供功耗和性能均有改善的芯片最終進入回報期。

因此,并不是業(yè)界所有人都對 5nm 芯片的推進持積極樂觀的態(tài)度。芯片 IP 供應(yīng)商 Kandou 的首席執(zhí)行官 Amin Shokrollahi 曾在接受外媒采訪時表示:“對我們而言,從 7nm 到 5nm 是令人討厭的,電路不會按比例縮放,而且需要很多費用,我們沒有看到這其中的優(yōu)勢。但是客戶希望我們這樣做,所以我們不得不這樣做?!?/p>

還有全球第二大芯片代工廠 Global Foundries 出于經(jīng)濟考慮,于 2018 年宣布擱置 7nm 項目,將資源回歸 12nm/14nm 上。就連實力強大的英特爾也在 10nm、7nm 的研發(fā)過程中多次受阻。

不過,這依然無法阻止各家手機芯片設(shè)計廠商在先進制程上的競爭,更無法阻止三星和臺積電之間的制程霸主爭奪。

pIYBAGAH1KqANctHAAEoyzG8Xro966.jpg

此前雷 鋒網(wǎng)報道過,在先進制程的芯片制造方面,三星視臺積電為最大的競爭對手,三星在同臺積電的競爭中,先進制程的推進斷斷續(xù)續(xù),曾經(jīng)為了先發(fā)制人直接從 7nm 跳到 7nm LPP EUV,二者同時在 2020 年實現(xiàn) 5nm FF EUV 的量產(chǎn),如今又都斥巨資投入 3nm 的研發(fā)與量產(chǎn)中。

上周五,臺積電 CEO 魏哲家在投資人會議上宣布,臺積電 2021 年資本的支出將高到 250 億至 280 億美元,其中 80% 會使用在包括 3nm、5nm 及 7nm 的先進制程上,10% 用在高端封裝及光罩作用,另外 10% 用在特殊制程上。

根據(jù)臺積電 3nm 制程的進度,預(yù)計將在 2021 年試產(chǎn),在 2022 年下半年進入量產(chǎn),幫助英特爾代工 3nm 處理器芯片。

與此同時,三星也曾對外稱其 3nm GAA 的成本可能會超過 5 億美元,預(yù)期在 2022 年大規(guī)模生產(chǎn)采用比 FinFET 更為先進的 GAAFET 3nm 制程芯片。

回歸到 5nm 移動處理器的實際情況,無論是出自哪家廠商的設(shè)計與生產(chǎn),均面臨性能和功耗方面的問題,5nm 芯片似乎還未成熟,3nm 量產(chǎn)就要今年開始試產(chǎn)。越來越趨于摩爾定律極限的 3nm,真的準備好了嗎?

責任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51927

    瀏覽量

    433833
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    657

    瀏覽量

    29176
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26283
收藏 人收藏

    評論

    相關(guān)推薦

    臺積電中芯國際:盤點2025年全球100+晶圓廠布局與產(chǎn)能現(xiàn)狀

    期,領(lǐng)先的臺積電快速發(fā)展的中芯國際,晶圓廠建設(shè)熱潮持續(xù)。主要制造商紛紛投入巨資擴充產(chǎn)能,從先進的3nm、5nm工藝
    的頭像 發(fā)表于 04-22 15:38 ?179次閱讀
    <b class='flag-5'>從</b>臺積電<b class='flag-5'>到</b>中芯國際:盤點2025年全球100+晶圓廠布局與產(chǎn)能現(xiàn)狀

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    較為激進的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測試生產(chǎn)中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級 IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計算應(yīng)用的嚴格要求。
    的頭像 發(fā)表于 04-16 10:17 ?152次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實現(xiàn)流片成功

    消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調(diào)整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm
    的頭像 發(fā)表于 01-03 10:35 ?409次閱讀

    臺積電產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    臺積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm5nm工藝產(chǎn)能利用率均達到了極高水平,其中3nm
    的頭像 發(fā)表于 11-14 14:20 ?749次閱讀

    AI芯片驅(qū)動臺積電Q3財報亮眼!3nm5nm營收飆漲,毛利率高達57.8%

    10月17日,臺積電召開第三季度法說會,受惠 AI 需求持續(xù)強勁下,臺積電Q3營收達到235億美元,同比增長36%,主要驅(qū)動力是3nm5nm需求強勁;Q3毛利率高達57.8%,同比增長3.5%。
    的頭像 發(fā)表于 10-18 10:36 ?4904次閱讀
    AI<b class='flag-5'>芯片</b>驅(qū)動臺積電Q3財報亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>營收飆漲,毛利率高達57.8%

    所謂的7nm芯片上沒有一個圖形是7nm

    最近網(wǎng)上因為光刻機的事情,網(wǎng)上又是一陣熱鬧。好多人又開始討論起28nm/7nm的事情了有意無意之間,我也看了不少網(wǎng)上關(guān)于國產(chǎn)自主7nm工藝的文章。不過這些文章里更多是抒情和遐想,卻很少
    的頭像 發(fā)表于 10-08 17:12 ?664次閱讀
    所謂的<b class='flag-5'>7nm</b><b class='flag-5'>芯片</b>上沒有一個圖形是<b class='flag-5'>7nm</b>的

    消息稱AMD將成為臺積電美國廠5nm第二大客戶

    據(jù)業(yè)界最新消息,AMD即將成為臺積電位于美國亞利桑那州菲尼克斯附近的Fab 21工廠的第二大知名客戶,該工廠已經(jīng)開始試產(chǎn)包括N5、N5P、N4、N4P及N4X在內(nèi)的一系列5nm節(jié)點制程。
    的頭像 發(fā)表于 10-08 15:37 ?470次閱讀

    臺積電3nm/5nm工藝前三季度營收破萬億新臺幣

    據(jù)臺媒DigiTimes最新報告,臺積電在2024年前三季度的業(yè)績表現(xiàn)強勁,僅憑其先進的3nm5nm制程技術(shù),便實現(xiàn)了營收突破1萬億新臺幣(折合人民幣約2237億元)的壯舉,這一成績遠超行業(yè)此前的預(yù)期。
    的頭像 發(fā)表于 08-28 15:55 ?645次閱讀

    三星將為DeepX量產(chǎn)5nm AI芯片DX-M1

    人工智能半導體領(lǐng)域的創(chuàng)新者DeepX宣布,其第一代AI芯片DX-M1即將進入量產(chǎn)階段。這一里程碑式的進展得益于與三星電子代工設(shè)計公司Gaonchips的緊密合作。雙方已正式簽署量產(chǎn)合同,標志著DeepX的5nm芯片DX-M1將大
    的頭像 發(fā)表于 08-10 16:50 ?1369次閱讀

    臺積電產(chǎn)能分化:6/7nm降價應(yīng)對低利用率,3/5nm漲價因供不應(yīng)求

    摩根士丹利的報告,以及最新的市場觀察,臺積電在6/7nm與3/5nm兩大制程節(jié)點上的產(chǎn)能利用情況及價格策略呈現(xiàn)出截然不同的態(tài)勢。
    的頭像 發(fā)表于 07-11 09:59 ?803次閱讀

    今日看點丨消息稱蔚來、小鵬等自研智駕芯片將流片;中國移動超級SIM芯片和MCU芯片采用PUF技術(shù)

    供不應(yīng)求的3nm最新節(jié)點制程上,但6/7nm節(jié)點價格出現(xiàn)下跌。 ? 市場消息指出,當前臺積電6/7nm的產(chǎn)能利用率只有60%,2025年1月1日起將會降價10%。與之相反的是,因3/5nm
    發(fā)表于 07-10 11:00 ?781次閱讀

    消息稱臺積電3nm/5nm將漲價,終端產(chǎn)品或受影響

    據(jù)業(yè)內(nèi)手機晶片領(lǐng)域的資深人士透露,臺積電計劃在明年1月1日起對旗下的先進工藝制程進行價格調(diào)整,特別是針對3nm5nm工藝制程,而其他工藝
    的頭像 發(fā)表于 07-04 09:22 ?902次閱讀

    臺積電3nm工藝穩(wěn)坐釣魚臺,三星因良率問題遇冷

    近日,全球芯片代工領(lǐng)域掀起了不小的波瀾。據(jù)媒體報道,臺積電在3nm制程的芯片代工價格上調(diào)5%之后,依然收獲了供不應(yīng)求的訂單局面。而與此同時,韓國的三星電子在3
    的頭像 發(fā)表于 06-22 14:23 ?1366次閱讀

    存內(nèi)計算——助力實現(xiàn)28nm等效7nm功效

    可重構(gòu)芯片嘗試在芯片內(nèi)布設(shè)可編程的計算資源,根據(jù)計算任務(wù)的數(shù)據(jù)流特點,動態(tài)構(gòu)造出最適合的計算架構(gòu),國內(nèi)團隊設(shè)計并在12nm工藝下制造的CGRA芯片
    的頭像 發(fā)表于 05-17 15:03 ?2438次閱讀
    存內(nèi)計算——助力實現(xiàn)28<b class='flag-5'>nm</b>等效<b class='flag-5'>7nm</b>功效