一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

悄悄告訴你們?nèi)绾问褂肑ESD204B同步多個(gè)ADC!

Sq0B_Excelpoint ? 來(lái)源:ADI亞德諾半導(dǎo)體 ? 作者:ADI亞德諾半導(dǎo)體 ? 2021-03-25 14:49 ? 次閱讀

許多通信、儀器儀表信號(hào)采集系統(tǒng)需要同時(shí)通過(guò)多個(gè)模數(shù)轉(zhuǎn)換器ADC)對(duì)模擬輸入信號(hào)進(jìn)行采樣。由于這些輸入信號(hào)各自有不同的延遲,所以必須對(duì)輸入的采樣數(shù)據(jù)做同步處理。為滿足低電壓數(shù)字信號(hào)(LVDS)和并行輸出ADC的需要,延遲不一致的問題對(duì)系統(tǒng)設(shè)計(jì)人員而言歷來(lái)是一個(gè)難題。

JESD204B提供了一個(gè)方法通過(guò)一個(gè)或多個(gè)差分信號(hào)發(fā)送高速串行數(shù)據(jù),比如發(fā)送ADC的輸出。JESD204B規(guī)范本身具有實(shí)現(xiàn)通道間粗調(diào)對(duì)齊的功能。數(shù)據(jù)分割為幀,并持續(xù)發(fā)送至接收器。通過(guò)使用系統(tǒng)參考事件信號(hào)(SYSREF),JESD204B Subclass 1接口支持多個(gè)串行通道鏈路或多個(gè)ADC的數(shù)據(jù)對(duì)齊至SYSREF,以便同步發(fā)射器和接收器的內(nèi)部幀時(shí)鐘。

這使得采用JESD204B鏈路的設(shè)備具有確定延遲。但是,為了讓采樣同步達(dá)到徹底的時(shí)序收斂,仍然有許多挑戰(zhàn)等待系統(tǒng)設(shè)計(jì)人員去解決,如PCB布局考慮、時(shí)鐘匹配和產(chǎn)生SYSREF以滿足時(shí)序、SYSREF的周期性以及數(shù)字FIFO延遲的要求。

設(shè)計(jì)師必須決定設(shè)備時(shí)鐘和SYSREF信號(hào)如何生成、以及如何在系統(tǒng)中分配。理想狀態(tài)下,設(shè)備時(shí)鐘和SYSREF應(yīng)具有相同的擺幅和電平偏移以防止在器件引腳端引入固有的時(shí)延。SYSREF既可作為系統(tǒng)啟動(dòng)時(shí)候所需的單次觸發(fā),也可作為任意時(shí)刻需要同步時(shí)即可發(fā)生的重復(fù)信號(hào)。需要將時(shí)鐘和SYSREF信號(hào)的最大偏斜納入考慮范圍,并仔細(xì)布局PCB,以滿足整個(gè)電路板、連接器、背板和多種元件對(duì)于建立和保持時(shí)間的要求。最后,應(yīng)將JESD204B發(fā)射器和接收器內(nèi)部的數(shù)字FIFO以及信號(hào)跨時(shí)鐘域傳輸所造成的固有時(shí)延計(jì)算在內(nèi)并在后臺(tái)數(shù)據(jù)處理中消除。

系統(tǒng)時(shí)鐘可由晶振、VCO和時(shí)鐘發(fā)生或時(shí)鐘分配芯片產(chǎn)生。雖然特定的系統(tǒng)性能將決定對(duì)時(shí)鐘的需求,但必須使用多個(gè)同步ADC來(lái)產(chǎn)生與輸入時(shí)鐘源同步的SYSREF信號(hào)。這使得時(shí)鐘源的 選擇成為重要的考慮因素,因?yàn)橐軌蛲ㄟ^(guò)已知時(shí)鐘邊沿在特定的時(shí)間點(diǎn)上鎖存這一系統(tǒng)參考事件。若SYSREF信號(hào)和時(shí)鐘未鎖相,則無(wú)法達(dá)到這樣的效果。

可使用FPGA為系統(tǒng)提供SYSREF事件。然而,除非FPGA也同步至發(fā)送到ADC的主時(shí)鐘,否則FPGA發(fā)出的SYSREF信號(hào)很難跟主時(shí)鐘對(duì)齊相位。另一種方法是由時(shí)鐘發(fā)生或時(shí)鐘分配芯片提供 SYSREF信號(hào),可通過(guò)發(fā)送至整個(gè)系統(tǒng)的信號(hào)相位同步至多個(gè)時(shí)鐘。采用此種方法,則SYSREF時(shí)間根據(jù)系統(tǒng)需要,既可以是啟動(dòng)時(shí)的一次性事件,也可以是重復(fù)信號(hào)。

只要確定性延遲在整個(gè)系統(tǒng)的ADC和FPGA內(nèi)保持恒定,則可能并不需要額外的SYSREF脈沖,除非為了幫助產(chǎn)生特定的系統(tǒng)數(shù)據(jù)。因此,用于時(shí)鐘對(duì)齊的周期性SYSREF脈沖可忽略或過(guò)濾掉,直到同步丟失。可只標(biāo)識(shí)SYSREF發(fā)生過(guò),但不重置JESD204B鏈路。

為了初始化ADC通道確定的起始點(diǎn),系統(tǒng)工程師必須要能滿足所有分布在系統(tǒng)中的SYSREF的時(shí)序要求。這意味著必須滿足和時(shí)鐘相關(guān)的建立和保持時(shí)間。只要能夠滿足到達(dá)第一個(gè)所需 時(shí)鐘的建立時(shí)間要求,使用跨越多個(gè)時(shí)鐘周期、相對(duì)較長(zhǎng)的SYSREF脈沖可用于滿足保持時(shí)間的需要。必須格外注意PCB的布局,保證系統(tǒng)中時(shí)鐘和SYSREF布線長(zhǎng)度匹配,以便使偏斜盡可能小。這可能是獲得通道間同步采樣處理結(jié)果的最困難的部分。隨著ADC編碼時(shí)鐘速率的增加以及多電路板系統(tǒng)越發(fā)復(fù)雜,這一過(guò)程還將變得更困難。

系統(tǒng)工程師必須確定知道每個(gè)器件上的在電路板元件之間以及連接器上的SYSREF至?xí)r鐘的偏斜。任何殘余的器件間數(shù)字和時(shí)鐘偏斜延遲都必須在FPGA或ASIC內(nèi)有效歸零。后臺(tái)處理可能改變ADC的采樣順序并進(jìn)行任何必要的重對(duì)齊,以便為數(shù)據(jù)的進(jìn)一步同步處理作準(zhǔn)備。在后臺(tái)FPGA或ASIC中,可通過(guò)延遲最快的數(shù)據(jù)采樣和發(fā)射器延遲,使其與最慢的數(shù)據(jù)采樣對(duì)齊,以完成器件間采樣偏斜的校正。

對(duì)于復(fù)雜的系統(tǒng),這可能需要用到多個(gè)FPGA或ASIC,每個(gè)器件都需要了解其器件間總采樣延遲,以便用于最終的對(duì)齊。通過(guò)在JESD204B接收器中采用合適的緩沖器延遲來(lái)應(yīng)對(duì)每個(gè)特定的發(fā)射器延遲,器件間的采樣偏斜便可在整個(gè)系統(tǒng)中與已知確定值對(duì)齊。

AD9250是ADI的一款250 MSPS、14位、雙通道ADC,可在subclass1的實(shí)施中支持JESD204B接口。該子類支持采用SYSREF事件信號(hào)的ADC采樣同步。AD9525是一款低抖動(dòng)時(shí)鐘發(fā)生器,不僅提供7個(gè)高達(dá)3.1 GHz的時(shí)鐘輸出,還可根據(jù)用戶配置同步SYSREF輸出信號(hào)。這兩款產(chǎn)品與ADI的可選扇出緩沖器產(chǎn)品組合使用,可精確同步與對(duì)齊多個(gè)發(fā)送至FPGA或ASIC處理的ADC數(shù)據(jù)。

ba5ccb3a-8cd7-11eb-8b86-12bb97331649.jpg

圖1. AD9250、AD9525和FPGA示意圖。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23345

    瀏覽量

    405342
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6613

    瀏覽量

    547822
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1076

    瀏覽量

    66908

原文標(biāo)題:【世說(shuō)設(shè)計(jì)】如何使用JESD204B同步多個(gè)ADC?這里有個(gè)方法~

文章出處:【微信號(hào):Excelpoint_CN,微信公眾號(hào):Excelpoint_CN】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    一文詳解JESD204B高速接口協(xié)議

    JESD204B是邏輯器件和高速ADC/DAC通信的一個(gè)串行接口協(xié)議,在此之前,ADC/DAC與邏輯器件交互的接口大致分為如下幾種。
    的頭像 發(fā)表于 04-24 15:18 ?532次閱讀
    一文詳解<b class='flag-5'>JESD204B</b>高速接口協(xié)議

    LTC6953具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊(cè)

    C subclass 1 器件時(shí)鐘 / SYSREF 對(duì)以及一個(gè)通用輸出,或者就是 11 個(gè)面向非 JESD204B/JESD204C 應(yīng)用的通用時(shí)鐘輸出。每個(gè)輸出都有自己的可個(gè)別編程分頻器和輸出驅(qū)動(dòng)器。所有輸出也可以采用個(gè)別的粗略半周期數(shù)字延遲和精細(xì)模擬時(shí)間延遲實(shí)現(xiàn)
    的頭像 發(fā)表于 04-16 14:28 ?202次閱讀
    LTC6953具有11個(gè)輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊(cè)

    AD9680 JESD204B接口的不穩(wěn)定會(huì)導(dǎo)致較大的電流波動(dòng),怎么解決?

    AD采集芯片為AD9680-1000,時(shí)鐘芯片為AD9528。當(dāng) AD 采樣時(shí)鐘為 500MHz 時(shí),jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時(shí)鐘為 800MHz
    發(fā)表于 04-15 06:43

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請(qǐng)問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    JESD204B使用說(shuō)明

    能力更強(qiáng),布線數(shù)量更少。 本篇的內(nèi)容基于jesd204b接口的ADC和FPGA的硬件板卡,通過(guò)調(diào)用jesd204b ip核來(lái)一步步在FPGA內(nèi)部實(shí)現(xiàn)高速ADC數(shù)據(jù)采集,
    的頭像 發(fā)表于 12-18 11:31 ?1268次閱讀
    <b class='flag-5'>JESD204B</b>使用說(shuō)明

    TI ADS42JB69系列JESD204B ADC與Altera FPGA的互操作性

    電子發(fā)燒友網(wǎng)站提供《TI ADS42JB69系列JESD204B ADC與Altera FPGA的互操作性.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 14:27 ?0次下載
    TI ADS42JB69系列<b class='flag-5'>JESD204B</b> <b class='flag-5'>ADC</b>與Altera FPGA的互操作性

    調(diào)試ADS52J90板卡JESD204B接口遇到的問題求解

    我在調(diào)試TI ADS52J90板卡JESD204B接口遇到的問題: 1、目前在應(yīng)用手冊(cè)中能看到LVDS的詳細(xì)說(shuō)明,但是缺少關(guān)于JESD204B的相關(guān)資料,能否提供相關(guān)JESD204B的相關(guān)資料
    發(fā)表于 11-28 06:13

    ADS54J60與JESD204B建立鏈路成功,但有效數(shù)據(jù)全為0,為什么?

    在配置ADS54J60采集數(shù)據(jù)并與JESD204B建立8224鏈路的過(guò)程中,嚴(yán)格按照ADC硬件復(fù)位、SPI寫入、JESD204B核心復(fù)位的順序進(jìn)行,通過(guò)ILA(在線邏輯分析儀)抓取的波形數(shù)據(jù)來(lái)看
    發(fā)表于 11-19 06:00

    使用JESD204B接口,線速率怎么計(jì)算?

    使用JESD204B接口,線速率怎么計(jì)算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設(shè)備,采樣時(shí)鐘fs為500MHz,在表8-17,中選擇模式0,N&
    發(fā)表于 11-18 07:10

    使用JESD204B如何對(duì)數(shù)據(jù)進(jìn)行組幀?

    在使用JESD204B協(xié)議時(shí),當(dāng)L=8時(shí),如果時(shí)雙通道數(shù)據(jù),如何對(duì)數(shù)據(jù)進(jìn)行組幀?是直接使用前8通道嗎
    發(fā)表于 11-14 07:51

    ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化

    電子發(fā)燒友網(wǎng)站提供《ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化.pdf》資料免費(fèi)下載
    發(fā)表于 10-09 08:31 ?1次下載
    <b class='flag-5'>ADC</b>16DX370 <b class='flag-5'>JESD204B</b>串行鏈路的均衡優(yōu)化

    AFE77xx DAC JESD204B調(diào)試

    電子發(fā)燒友網(wǎng)站提供《AFE77xx DAC JESD204B調(diào)試.pdf》資料免費(fèi)下載
    發(fā)表于 09-27 10:17 ?0次下載
    AFE77xx DAC <b class='flag-5'>JESD204B</b>調(diào)試

    JESD204B升級(jí)到JESD204C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《從JESD204B升級(jí)到JESD204C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-21 10:19 ?6次下載
    從<b class='flag-5'>JESD204B</b>升級(jí)到<b class='flag-5'>JESD204</b>C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)

    AFE77 JESD204B 調(diào)試手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《AFE77 JESD204B 調(diào)試手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-11 10:25 ?0次下載
    AFE77 <b class='flag-5'>JESD204B</b> 調(diào)試手冊(cè)

    采用JESD204B的LMK5C33216超低抖動(dòng)時(shí)鐘同步器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《采用JESD204B的LMK5C33216超低抖動(dòng)時(shí)鐘同步器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-21 10:47 ?0次下載
    采用<b class='flag-5'>JESD204B</b>的LMK5C33216超低抖動(dòng)時(shí)鐘<b class='flag-5'>同步</b>器數(shù)據(jù)表