一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

三星宣布其基于柵極環(huán)繞型晶體管架構(gòu)的3nm工藝技術(shù)已經(jīng)正式流片

旺材芯片 ? 來源:電子工程專輯 ? 作者:Luffy Liu ? 2021-07-02 11:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前從全球范圍來說,也就只有臺(tái)積電和三星這兩家能做到5納米工藝以下了。6月29日晚間,據(jù)外媒報(bào)道,三星宣布其基于柵極環(huán)繞型 (Gate-all-around,GAA) 晶體管架構(gòu)的3nm工藝技術(shù)已經(jīng)正式流片(Tape Out)。一直以來,三星與臺(tái)積電一直在先進(jìn)工藝上競(jìng)爭(zhēng),據(jù)介紹,與5nm制造工藝相比,三星的3nm GAA技術(shù)的邏輯面積效率提高了35%以上,功耗降低了50%,性能提高了約30%,而且GAA架構(gòu)性能也優(yōu)于臺(tái)積電的3nm FinFET架構(gòu)。

相較傳統(tǒng) FinFET 溝道僅 3 面被柵極包覆,GAA 若以納米線溝道設(shè)計(jì)為例,溝道整個(gè)外輪廓都被柵極完全包裹,代表柵極對(duì)溝道的控制性更好。

與Synopsys合作完成流片

要完成GAA架構(gòu),需要一套不同于臺(tái)積電和英特爾使用的 FinFET 晶體管結(jié)構(gòu)的設(shè)計(jì)和認(rèn)證工具,因此三星與新思科技(Synopsys)合作,采用了Fusion Design Platform的物理設(shè)計(jì)套件(PDK)。三星早在2019年5月就公布了3nm GAA工藝的物理設(shè)計(jì)套件標(biāo)準(zhǔn),并 2020 年通過工藝技術(shù)認(rèn)證,這次雙方聯(lián)合驗(yàn)證了該工藝的設(shè)計(jì)、生產(chǎn)流程。

流片也是由Synopsys 和三星代工廠合作完成的,旨在加速為 GAA 流程提供高度優(yōu)化的參考方法。參考設(shè)計(jì)流程包括一個(gè)集成的、支持golden-signoff的 RTL 到 GDSII 設(shè)計(jì)流程以及golden-signoff產(chǎn)品。設(shè)計(jì)流程還包括對(duì)復(fù)雜布局方法和布局規(guī)劃規(guī)則、新布線規(guī)則和增加的可變性的支持。

該流程基于單個(gè)數(shù)據(jù)模型并使用通用優(yōu)化架構(gòu),而不是組合點(diǎn)工具,針對(duì)的是希望將 3nm GAA 工藝用于高性能計(jì)算 (HPC)、5G、移動(dòng)和高級(jí)人工智能AI) 應(yīng)用中的芯片的客戶。三星代工設(shè)計(jì)技術(shù)團(tuán)隊(duì)副總裁 Sangyun Kim 表示:“三星代工是推動(dòng)下一階段行業(yè)創(chuàng)新的核心,我們不斷進(jìn)行基于工藝技術(shù)的發(fā)展,以滿足專業(yè)和廣泛市場(chǎng)應(yīng)用不斷增長(zhǎng)的需求。

三星電子最新的、先進(jìn)的 3nm GAA 工藝受益于我們與 Synopsys 的合作,F(xiàn)usion Design Platform 的快速完成也令3nm 工藝的承諾可以達(dá)成,這一切都證明了關(guān)鍵聯(lián)盟的重要性和優(yōu)點(diǎn)?!比恰ynopsys并沒有透露這次驗(yàn)證的3nm GAA芯片的詳情,只是表示,GAA 架構(gòu)改進(jìn)了靜電特性,從而提高了性能并降低了功耗,可滿足某些柵極寬度的需求。

這主要表現(xiàn)在同等尺寸結(jié)構(gòu)下,GAA 的溝道控制能力強(qiáng)化,尺寸進(jìn)一步微縮更有可能性。與完善的電壓閾值調(diào)諧一起使用,這提供了更多方法來優(yōu)化功率、性能或面積 (PPA) 的設(shè)計(jì)。Synopsys 數(shù)字設(shè)計(jì)部總經(jīng)理 Shankar Krishnamoorthy 表示:“GAA 晶體管結(jié)構(gòu)標(biāo)志著工藝技術(shù)進(jìn)步的一個(gè)關(guān)鍵轉(zhuǎn)折點(diǎn),這對(duì)于保持下一波超大規(guī)模創(chuàng)新所需的策略至關(guān)重要?!?/p>

“我們與三星代工廠的戰(zhàn)略合作支持共同交付一流的技術(shù)和解決方案,確保這些擴(kuò)展趨勢(shì)的延續(xù)以及這些為更廣泛的半導(dǎo)體行業(yè)提供的相關(guān)機(jī)會(huì)?!盨ynopsys 的Fusion 設(shè)計(jì)平臺(tái)包括用于數(shù)字設(shè)計(jì)的 Fusion Compiler、IC Compiler II 布局布線和 Design Compiler RTL 綜合、PrimeTime 時(shí)序簽核、StarRC 提取簽核、IC Validator 物理簽核和 SiliconSmart 庫表征。

3nm GAA工藝流片意味著該工藝量產(chǎn)又近了一步,不過最終的進(jìn)度依然不好說,三星最早說在2021年就能量產(chǎn),后來推遲到2022年,但是從現(xiàn)在的情況來看,明年臺(tái)積電3nm工藝量產(chǎn)時(shí),三星的3nm恐怕還沒準(zhǔn)備好,依然要晚一些。

三星臺(tái)積電,切入GAA的時(shí)間點(diǎn)不同

3 納米 GAA 工藝技術(shù)有兩種架構(gòu),就是 3GAAE 和 3GAAP。這是兩款以納米片的結(jié)構(gòu)設(shè)計(jì),鰭中有多個(gè)橫向帶狀線。這種納米片設(shè)計(jì)已被研究機(jī)構(gòu) IMEC 當(dāng)作 FinFET 架構(gòu)后續(xù)產(chǎn)品進(jìn)行大量研究,并由 IBM 與三星和格芯(Globalfoundries)合作發(fā)展。三星指出,此技術(shù)具高度可制造性,因利用約 90% FinFET 制造技術(shù)與設(shè)備,只需少量修改的光罩即可。另出色的柵極可控性,比三星原本 FinFET 技術(shù)高 31%,且納米片信道寬度可直接圖像化改變,設(shè)計(jì)更有靈活性。

對(duì)臺(tái)積電而言,GAAFET(Gate-all-around FETs)仍是未來發(fā)展路線。N3 技術(shù)節(jié)點(diǎn),尤其可能是 N2 節(jié)點(diǎn)使用 GAA 架構(gòu)。目前正進(jìn)行先進(jìn)材料和晶體管結(jié)構(gòu)的先導(dǎo)研究模式,另先進(jìn) CMOS 研究,臺(tái)積電 3 納米和 2 納米 CMOS 節(jié)點(diǎn)順利進(jìn)行中。

臺(tái)積電還加強(qiáng)先導(dǎo)性研發(fā)工作,重點(diǎn)放在 2 納米以外節(jié)點(diǎn),以及 3D 晶體管、新內(nèi)存、low-R interconnect 等領(lǐng)域,有望為許多技術(shù)平臺(tái)奠定生產(chǎn)基礎(chǔ)。臺(tái)積電正在擴(kuò)大 Fab 12 的研發(fā)能力,目前 Fab 12 正在研究開發(fā) N3、N2 甚至更高階工藝節(jié)點(diǎn)。

作者:Luffy Liu 來源:電子工程專輯

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6123

    瀏覽量

    179369
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15888

    瀏覽量

    182347
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    44

    文章

    5755

    瀏覽量

    169787
  • 柵極
    +關(guān)注

    關(guān)注

    1

    文章

    185

    瀏覽量

    21365
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26370

原文標(biāo)題:聚焦 | 三星3nm GAA芯片流片成功,性能優(yōu)于臺(tái)積電的3nm FinFET?

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    下一代高速芯片晶體管解制造問題解決了!

    的過渡步驟。 不過2017 年提出的叉設(shè)計(jì)初始版本似乎過于復(fù)雜,無法以可接受的成本和良率進(jìn)行制造?,F(xiàn)在,Imec 推出了叉片晶體管設(shè)計(jì)的改進(jìn)版本,該設(shè)計(jì)有望更易于制造,同時(shí)仍能為下一代工藝
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動(dòng)元件,通過材料創(chuàng)新與工藝優(yōu)化,實(shí)現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜
    的頭像 發(fā)表于 05-27 09:51 ?736次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>架構(gòu)</b>與主流<b class='flag-5'>工藝</b>路線

    三星在4nm邏輯芯片上實(shí)現(xiàn)40%以上的測(cè)試良率

    較為激進(jìn)的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當(dāng)?shù)貢r(shí)間 16 日?qǐng)?bào)道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測(cè)試生產(chǎn)中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    BiCMOS工藝技術(shù)解析

    一、技術(shù)定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技
    的頭像 發(fā)表于 04-17 14:13 ?593次閱讀

    多值電場(chǎng)電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)電壓選擇晶體管。控制二進(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝

    次公開了?SF1.4(1.4nm?級(jí)別)工藝,原預(yù)計(jì)?2027?年實(shí)現(xiàn)量產(chǎn)。按照三星當(dāng)時(shí)的說法,SF1.4?將納米的數(shù)量從?3?個(gè)增加到?
    的頭像 發(fā)表于 03-23 11:17 ?1378次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    次公開了 SF1.4(1.4nm 級(jí)別)工藝,原預(yù)計(jì) 2027 年實(shí)現(xiàn)量產(chǎn)。按照三星當(dāng)時(shí)的說法,SF1.4 將納米的數(shù)量從 3 個(gè)增加到
    的頭像 發(fā)表于 03-22 00:02 ?1904次閱讀

    晶體管柵極結(jié)構(gòu)形成

    柵極(Gate)是晶體管的核心控制結(jié)構(gòu),位于源極(Source)和漏極(Drain)之間。功能類似于“開關(guān)”,通過施加電壓控制源漏極之間的電流通斷。例如,在MOS中,
    的頭像 發(fā)表于 03-12 17:33 ?1202次閱讀
    <b class='flag-5'>晶體管</b><b class='flag-5'>柵極</b>結(jié)構(gòu)形成

    互補(bǔ)場(chǎng)效應(yīng)晶體管的結(jié)構(gòu)和作用

    , Gate-all-Around)全環(huán)繞柵極晶體管(GAAFET)等先進(jìn)結(jié)構(gòu),在減少漏電、降低功耗方面雖然取得了顯著成就,但進(jìn)一步微縮的挑戰(zhàn)日益顯現(xiàn)。為了延續(xù)摩爾定律的發(fā)展趨勢(shì),并滿足未來高性能計(jì)算的需求,業(yè)界正積極研發(fā)下一代
    的頭像 發(fā)表于 01-24 10:03 ?3184次閱讀
    互補(bǔ)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>的結(jié)構(gòu)和作用

    臺(tái)積電產(chǎn)能爆棚:3nm與5nm工藝供不應(yīng)求

    臺(tái)積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺(tái)積電的3nm和5nm工藝產(chǎn)能利用率均達(dá)到了極高水平,其中3nm
    的頭像 發(fā)表于 11-14 14:20 ?948次閱讀

    世芯電子成功2nm測(cè)試芯片

    近日,高性能ASIC設(shè)計(jì)服務(wù)領(lǐng)域的領(lǐng)先企業(yè)世芯電子(Alchip)宣布了一項(xiàng)重大技術(shù)突破——成功了一款2nm測(cè)試芯片。這一里程碑式的成就
    的頭像 發(fā)表于 11-01 17:21 ?1443次閱讀

    三星電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要工藝

    相變存儲(chǔ)器(ePCM)。 ? 在FD-SOI領(lǐng)域,三星已經(jīng)深耕多年,和意法半導(dǎo)體之間的合作也已經(jīng)持續(xù)多年。早在2014年,意法半導(dǎo)體就曾對(duì)外宣布
    發(fā)表于 10-23 11:53 ?636次閱讀
    <b class='flag-5'>三星</b>電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要<b class='flag-5'>工藝</b>

    技術(shù)前沿:“環(huán)抱”晶體管與“明治”布線

    環(huán)繞柵極(GAA)架構(gòu)。在晶體管中,柵極扮演著關(guān)鍵的開關(guān)角色,控制著電流的流動(dòng)。RibbonFET使得
    的頭像 發(fā)表于 09-11 17:57 ?541次閱讀
    <b class='flag-5'>技術(shù)</b>前沿:“環(huán)抱”<b class='flag-5'>晶體管</b>與“<b class='flag-5'>三</b>明治”布線

    什么是NPN和PNP晶體管

    NPN和PNP晶體管是電子學(xué)中的兩種基本且重要的雙極晶體管(BJT),它們?cè)陔娐吩O(shè)計(jì)中扮演著至關(guān)重要的角色。下面將詳細(xì)闡述這兩種
    的頭像 發(fā)表于 08-15 14:58 ?6461次閱讀