本文主要闡述了在電力電子電路應(yīng)用中,為什么需要驅(qū)動芯片并聯(lián)使用,芯片能夠并聯(lián)使用應(yīng)具備什么特征,以及驅(qū)動芯片并聯(lián)使用應(yīng)注意的問題點。
01
驅(qū)動芯片與功率管的配合
功率器件在工業(yè)、能源、汽車等應(yīng)用中被廣泛的使用以實現(xiàn)各種的功率變換,同時隨著社會的迅速發(fā)展,功率變換的功率等級也越來越高。在大功率的功率因數(shù)校正電路 (PFC),低壓大電流的同步整流電路中, 往往需要多個功率管并聯(lián)以滿足電路功率輸出的需求。
多個功率管并聯(lián),導(dǎo)致功率管的QGC,QGE變大,若選用驅(qū)動芯片的驅(qū)動電流較小,則功率管開通時間很長,此時會導(dǎo)致功率管損耗很大,發(fā)熱嚴(yán)重。驅(qū)動輸出進行并聯(lián)來驅(qū)動功率管是一種解決方案。
02
驅(qū)動芯片并聯(lián)使用
如上述所,當(dāng)功率管的門極電荷比較大,而驅(qū)動芯片能力不足時,為了選擇合適的開關(guān)速度和性能,需要將驅(qū)動芯片輸出端并聯(lián)使用。
但驅(qū)動芯片并聯(lián)時,對驅(qū)動芯片要求較高,并不是所有的驅(qū)動芯片都適合并聯(lián)使用。
圖1.顯示了驅(qū)動芯片并聯(lián)使用時的示意圖。由于是并聯(lián)使用,要求內(nèi)部的MOSFET M1與M3,M2與M4同時開通,同時關(guān)斷,否則OUTA與OUTB之間必然存在電位差,導(dǎo)致M1與M4或者M2與M3同時導(dǎo)通,從而導(dǎo)致共通的現(xiàn)象而損壞驅(qū)動芯片。
圖 1. 驅(qū)動芯片并聯(lián)使用示意圖
因此,在驅(qū)動芯片并聯(lián)的應(yīng)用中需要特別關(guān)注以下幾點:
(1)驅(qū)動芯片本身的對稱問題。兩個驅(qū)動通道的參數(shù)要一致,每路驅(qū)動的輸入到輸出的延時、輸入的翻轉(zhuǎn)電平以及輸出的上升、下降時間要一致。
(2)兩路輸入信號的短接點要盡量靠近芯片的管腳,并且輸入信號要有快速的dv/dt。
(3)芯片的外圍應(yīng)用電路上,可以在外部增加一個電阻,用來限制直通電流。
下面以SLM27524芯片為例來說明驅(qū)動并聯(lián)應(yīng)用中要注意的一些問題。
03
驅(qū)動芯片的一致性
驅(qū)動芯片并聯(lián)對芯片本身的一致性是有要求的,如果兩路驅(qū)動的一致性不好,在并聯(lián)時會導(dǎo)致驅(qū)動芯片的損壞。SLM27524在設(shè)計的時候已經(jīng)考慮了這種并聯(lián)應(yīng)用的需求,因此在兩路驅(qū)動的延時上做了比較好的匹配。
圖2和圖3顯示了SLM27524在給同一個輸入信號時,兩路驅(qū)動輸出在開通、關(guān)斷時的波形。從波形測試上看,SLM27524的兩路驅(qū)動在開通延時、關(guān)斷延時、上升時間和下降時間上都有很好的一致性。
圖 2. SLM27524通道開通時的波形
CH1: 驅(qū)動輸人IN 丨 CH2: 驅(qū)動輸出OUTA
CH3: 驅(qū)動輸出OUTB
圖 3. SLM27524通道關(guān)斷時的波形
CH1: 驅(qū)動輸人IN 丨 CH2: 驅(qū)動輸出OUTA
CH3: 驅(qū)動輸出OUTB
圖4顯示了SLM27524兩個通道的輸入閾值。從測試的波形上看,兩個通道的輸入閾值是一致的。
圖 4. SLM27524 輸入閾值門限波形
CH1: 驅(qū)動輸人IN 丨 CH2: 驅(qū)動輸出OUTA
CH4: 驅(qū)動輸出OUTB
為了驗證SLM27524兩個通道直接并聯(lián)應(yīng)用的有效性,人為在兩路輸入信號上加入延時,并按下圖5進行試驗。當(dāng)改變電阻RA、RB的阻值時,就改變了通道A、B之間的輸入時間差。
圖6到圖9顯示了通道A和通道B在不同的輸入延時情況下的輸出波形。
在一定輸入延時差范圍內(nèi),無論是INA超前還是滯后INB,芯片直接并聯(lián)仍然正常輸出波形。這說明SLM27524具有較強的魯棒性,能夠容忍一定程度的輸入信號延時差。
圖 5. SLM27524并聯(lián)魯棒試驗電路
圖 6. SLM27524 INA超前INB 3.9ns并聯(lián)波形
CH1: 驅(qū)動輸人INA 丨 CH2: 驅(qū)動輸入INB
CH4:驅(qū)動輸出OUT
圖 7. SLM27524 INA超前INB 4.6ns并聯(lián)波形
CH1: 驅(qū)動輸人INA 丨 CH2: 驅(qū)動輸入INB
CH4:驅(qū)動輸出OUT
圖 8. SLM27524 INA滯后INB 1.8ns并聯(lián)波形
CH1: 驅(qū)動輸人INA 丨 CH2: 驅(qū)動輸入INB
CH4:驅(qū)動輸出OUT
圖 9. SLM27524 INA滯后INB 2.8ns并聯(lián)波形
CH1: 驅(qū)動輸人INA 丨 CH2: 驅(qū)動輸入INB
CH4:驅(qū)動輸出OUT
04
驅(qū)動芯片并聯(lián)應(yīng)用技巧
在驅(qū)動芯片并聯(lián)時,外部的一些應(yīng)用條件和應(yīng)用技巧也同樣的重要。
首先,對于輸入信號的處理,在PCB上應(yīng)盡量靠近芯片管腳處進行并聯(lián)。如果離芯片管腳距離較遠處并聯(lián)后再分開到各個輸入管腳,那就容易存在PCB走線上的延時誤差。
其次,輸入通道的門限閾值不完全一致時,會導(dǎo)致輸出延時不一樣。為了降低此影響,需增強輸入信號的上升下降速度。在使用SLM27524時,推薦輸入信號變化速度不低于50V/us.
圖 10. SLM27524 47V/us上升波形
CH1: 驅(qū)動輸人IN 丨 CH2:驅(qū)動輸出OUT
圖 11. SLM27524 47V/us下降波形
CH1: 驅(qū)動輸人IN 丨 CH2:驅(qū)動輸出OUT
最后,為了更好的使芯片在應(yīng)用端使用,推薦在輸出端之間串聯(lián)電阻后再進行并聯(lián),按如圖12所示。如果需要OUTA,OUTB進行直接并聯(lián),則R1=R2=0。另外可以調(diào)整R1,R2參數(shù),限制直通時電流值,保護驅(qū)動控制芯片。圖13與圖14顯示了INA,INB之間有17.8ns的延時,如果OUTA,OUTB直接并聯(lián),芯片可能會燒毀,但OUTA,OUTB之間串接5.1Ω電阻,此時能夠保證芯片正常工作而不損壞。
圖 12. 芯片輸出端增加輸出電阻
圖 13. SLM27524 INA滯后INB
且OUTA與OUTB串接5.1Ω并聯(lián)波形
CH1: 輸人INA 丨 CH2: 輸入INB
CH3:輸出OUTA 丨 CH4:輸出OUTB
圖 14. SLM27524 INA超前INB
且OUTA與OUTB串接5.1Ω并聯(lián)波形
CH1: 輸人INA 丨 CH2: 輸入INB
CH3:輸出OUTA 丨 CH4:輸出OUTB
05
測試總結(jié)
綜上所述,在采用驅(qū)動芯片并聯(lián)去驅(qū)動功率管的應(yīng)用中,除了注意PCB布線布局外,對芯片對稱性有較高要求;另外增大輸入信號變化斜率以及在芯片輸出端串接電阻,可以增強輸出并聯(lián)的可靠性。
審核編輯:劉清
-
PFC
+關(guān)注
關(guān)注
47文章
1009瀏覽量
107424 -
PCB布線
+關(guān)注
關(guān)注
21文章
466瀏覽量
42434 -
校正電路
+關(guān)注
關(guān)注
2文章
32瀏覽量
27494 -
電子電路
+關(guān)注
關(guān)注
78文章
1241瀏覽量
67529 -
驅(qū)動芯片
+關(guān)注
關(guān)注
13文章
1353瀏覽量
55828
原文標(biāo)題:應(yīng)用筆記 丨 驅(qū)動的并聯(lián)使用
文章出處:【微信號:數(shù)明半導(dǎo)體,微信公眾號:數(shù)明半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
如何抑制電子電路中的噪聲
實用電子電路500例
《典型電子電路設(shè)計與測試》閱讀體驗
二極管反接有電壓嗎?二極管在電子電路中有哪些應(yīng)用?
MOSFET并聯(lián)在高功率設(shè)計中的應(yīng)用

電子電路中的地是什么?什么是數(shù)字地和模擬地

并聯(lián)電容器主要是在直流電路還是交流電路
并聯(lián)電路中電阻越大電流越大嗎
RLC并聯(lián)電路諧振的原理及計算方法
電子電路開發(fā)者
偏置電阻與負(fù)載電阻在電路中起什么作用,又有什么區(qū)別呢?
高壓并聯(lián)電容器可以不經(jīng)電抗嗎

評論