一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Intel自曝:3nm工藝良率、性能簡直完美!

硬件世界 ? 來源:硬件世界 ? 2023-08-01 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Intel將在下半年發(fā)布的Meteor Lake酷睿Ultra處理器將首次使用Intel 4制造工藝,也就是之前的7nm,但是Intel認為它能達到4nm級別的水平,所以改了名字。

再下一步就是Intel 3,也就是早先的5nm,號稱能效可提升18%。

Intel CEO帕特·基辛格近日披露,Intel 3工藝在今年第二季度就達成了缺陷密度、性能的里程碑,將如期達到良率、性能的整體目標,明年上半年首先應用于Sierra Forest(首次純小核設計),緊接著很快就會用于Granite Rapids(純大核)。

Sierra Forest、Granite Rapids應該都會劃入第六代可擴展至強序列,而今年底還有個第五代的Emerald Rapids,制造工藝和現(xiàn)在的第四代Sapphire Rapids一樣都是Intel 7。

Intel 3工藝似乎不會用于消費級產(chǎn)品,至少目前沒看到相關規(guī)劃,它更多針對數(shù)據(jù)中心產(chǎn)品優(yōu)化。

多次曝光的Granite Rapids

再往后的Arrow Lake,將會首次引入Intel 20A工藝,也就是相當于2nm級別。

基辛格表示,Intel 20A工藝將第一次使用RibbonFET、PowerVia技術,大規(guī)模用于消費級產(chǎn)品,目前正在晶圓廠內(nèi)進行第一步。

就在不久前,Intel宣布,率先在代號為“Blue Sky Creek”產(chǎn)品級測試芯片上實現(xiàn)了背面供電技術。

該技術能顯著提高芯片的使用效率,同時晶體管體積大大縮小,單元密度大大增加,因此能顯著降低成本,還將平臺電壓降低了30%,并帶來了6%的頻率增益。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19851

    瀏覽量

    234136
  • 晶體管
    +關注

    關注

    77

    文章

    10003

    瀏覽量

    141141
  • FET
    FET
    +關注

    關注

    3

    文章

    792

    瀏覽量

    64166
  • 芯片制造
    +關注

    關注

    10

    文章

    681

    瀏覽量

    29622
  • intel芯片
    +關注

    關注

    0

    文章

    17

    瀏覽量

    6916

原文標題:Intel自曝:3nm工藝良率、性能簡直完美!

文章出處:【微信號:hdworld16,微信公眾號:硬件世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    性能殺手锏!臺積電3nm工藝迭代,新一代手機芯片交戰(zhàn)

    面向性能應當會再提升,成為聯(lián)發(fā)科搶占市場的利器。高通雖尚未公布新一代旗艦芯片驍龍8 Gen 4亮相時間與細節(jié)。外界認為,該款芯片也是以臺積電3nm制程生產(chǎn),并于第四季推出。 ? 臺積電3nm 實現(xiàn)更高晶體管密度和更低功耗 ? 臺
    的頭像 發(fā)表于 07-09 00:19 ?6088次閱讀

    臺積電2nm超 90%!蘋果等巨頭搶單

    當行業(yè)還在熱議3nm工藝量產(chǎn)進展時,臺積電已經(jīng)悄悄把2nm技術推到了關鍵門檻!據(jù)《經(jīng)濟日報》報道,臺積電2nm芯片良品率已突破 90%,實現(xiàn)重大技術飛躍!
    的頭像 發(fā)表于 06-04 15:20 ?294次閱讀

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試

    較為激進的技術路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測試生產(chǎn)中取得了40% 的,這高于
    發(fā)表于 04-18 10:52

    臺積電2nm制程已超60%

    ,較三個月前技術驗證階段實現(xiàn)顯著提升(此前驗證階段的已經(jīng)可以到60%),預計年內(nèi)即可達成量產(chǎn)準備。 值得關注的是,蘋果作為臺積電戰(zhàn)略合作伙伴,或將率先采用這一尖端制程。盡管廣發(fā)證券分析師Jeff Pu曾預測iPhone 18系列搭載的A20處理器仍將延續(xù)
    的頭像 發(fā)表于 03-24 18:25 ?728次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    在先進制程領域目前面臨重重困難。三星 3nm(SF3)GAA 工藝 2023 年量產(chǎn)以來,由于
    的頭像 發(fā)表于 03-22 00:02 ?1847次閱讀

    三星電子1c nm內(nèi)存開發(fā)里程碑推遲

    據(jù)韓媒報道,三星電子已將其1c nm DRAM內(nèi)存開發(fā)的里程碑時間推遲了半年。原本,三星計劃在2024年底將1c nm制程DRAM的
    的頭像 發(fā)表于 01-22 15:54 ?543次閱讀

    三星重啟1b nm DRAM設計,應對性能挑戰(zhàn)

    近日,據(jù)韓媒最新報道,三星電子在面對其12nm級DRAM內(nèi)存產(chǎn)品的性能雙重困境時,已于2024年底作出了重要決策。為了改善現(xiàn)狀,三星決定在優(yōu)化現(xiàn)有1b
    的頭像 發(fā)表于 01-22 14:04 ?770次閱讀

    消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm
    的頭像 發(fā)表于 01-03 10:35 ?590次閱讀

    蘋果iPhone 17或沿用3nm技術,2nm得等到2026年了!

    有消息稱iPhone17還是繼續(xù)沿用3nm技術,而此前熱議的2nm工藝得等到2026年了……
    的頭像 發(fā)表于 12-02 11:29 ?937次閱讀

    臺積電產(chǎn)能爆棚:3nm與5nm工藝供不應求

    臺積電近期成為了高性能芯片代工領域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm和5nm工藝產(chǎn)能利用率均達到了極高水平,其中3nm
    的頭像 發(fā)表于 11-14 14:20 ?904次閱讀

    晶圓制造限制因素簡述(1)

    下圖列出了一個11步工藝,如第5章所示。典型的站點列在第3列,累積列在第5列。對于單個產(chǎn)
    的頭像 發(fā)表于 10-09 09:50 ?1174次閱讀
    晶圓制造<b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(1)

    聯(lián)發(fā)科將發(fā)布安卓陣營首顆3nm芯片

    聯(lián)發(fā)科正式宣告,將于10月9日盛大揭幕其新一代MediaTek天璣旗艦芯片發(fā)布會,屆時將震撼推出天璣9400移動平臺。這款芯片不僅是聯(lián)發(fā)科迄今為止最為強大的手機處理器,更標志著安卓陣營正式邁入3nm工藝時代,成為業(yè)界首顆采用臺積電尖端3
    的頭像 發(fā)表于 09-24 15:15 ?937次閱讀

    臺積電3nm制程需求激增,全年營收預期上調

    臺積電近期迎來3nm制程技術的出貨高潮,預示著其在半導體制造領域的領先地位進一步鞏固。隨著蘋果iPhone 16系列新機發(fā)布,預計搭載的A18系列處理器將采用臺積電3nm工藝,這一消息直接推動了臺積電
    的頭像 發(fā)表于 09-10 16:56 ?927次閱讀

    消息稱臺積電3nm/5nm將漲價,終端產(chǎn)品或受影響

    據(jù)業(yè)內(nèi)手機晶片領域的資深人士透露,臺積電計劃在明年1月1日起對旗下的先進工藝制程進行價格調整,特別是針對3nm和5nm工藝制程,而其他工藝
    的頭像 發(fā)表于 07-04 09:22 ?1033次閱讀

    半導體工藝之生產(chǎn)力和工藝

    晶圓實際被加工的時間可以以天為單位來衡量。但由于在工藝站點的排隊以及由于工藝問題導致的臨時減速,晶圓通常在制造區(qū)域停留數(shù)周。晶圓等待的時間越長,增加了污染的機會,這會降低晶圓分選。
    的頭像 發(fā)表于 07-01 11:18 ?2051次閱讀
    半導體<b class='flag-5'>工藝</b>之生產(chǎn)力和<b class='flag-5'>工藝</b><b class='flag-5'>良</b><b class='flag-5'>率</b>