一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2.5D封裝的熱力挑戰(zhàn)

深圳市賽姆烯金科技有限公司 ? 來源:深圳市賽姆烯金科技有限 ? 2024-11-24 09:52 ? 次閱讀

本文是篇綜述,回顧了學(xué)術(shù)界、工業(yè)界在解決2.5D封裝熱力問題上的努力。研究內(nèi)容包含對翹曲應(yīng)變、BGA疲勞壽命的仿真測試評估,討論了材料物性、結(jié)構(gòu)參數(shù)的影響。

c46e9804-a54e-11ef-93f3-92fbcf53809c.png

c487c73e-a54e-11ef-93f3-92fbcf53809c.png

根據(jù)JEDEC,封裝失效機(jī)理可分為三類:1)溫度變化導(dǎo)致的熱力;2)化學(xué)或電化學(xué)導(dǎo)致的金屬腐蝕或遷移;3)高溫下的老化。2.5D封裝中,最主要的失效是第一類,因封裝尺寸越來越大,各部件材料CTE的不匹配,會引起熱變形或翹曲。翹曲不僅會導(dǎo)致焊球的non-wet或橋接,還會導(dǎo)致焊接界面的分層或斷裂,當(dāng)封裝焊到PCB后,應(yīng)力會導(dǎo)致BGA的疲勞失效。

翹曲有三類:

凸、凹、復(fù)雜翹曲。

翹曲的影響:

c48e253e-a54e-11ef-93f3-92fbcf53809c.png

翹曲仿真一般都會做簡化和等效,因此通過實(shí)驗(yàn)結(jié)果來驗(yàn)證仿真的準(zhǔn)確性至關(guān)重要。

翹曲的測試方法:shadow morie,3DIC,激光反射,條紋投影。前兩者應(yīng)用最廣:

c497e8e4-a54e-11ef-93f3-92fbcf53809c.png

c49cec18-a54e-11ef-93f3-92fbcf53809c.png

文章回顧了過往眾多論文里控制翹曲的各種參數(shù)分析,包含材料物性、幾何結(jié)構(gòu):

c4a14646-a54e-11ef-93f3-92fbcf53809c.png

c4a77642-a54e-11ef-93f3-92fbcf53809c.png

SCM:substrate core material.

c4aedc2a-a54e-11ef-93f3-92fbcf53809c.png

c4ba4844-a54e-11ef-93f3-92fbcf53809c.png

c4bf3b7e-a54e-11ef-93f3-92fbcf53809c.png

c4d0f314-a54e-11ef-93f3-92fbcf53809c.png

c4e23c50-a54e-11ef-93f3-92fbcf53809c.png

RA:Ring adhesive

c4ed6e72-a54e-11ef-93f3-92fbcf53809c.png

c4f56b9a-a54e-11ef-93f3-92fbcf53809c.png

c506b49a-a54e-11ef-93f3-92fbcf53809c.png

BGA疲勞壽命

焊點(diǎn)影響可靠性,從一些研究中,BGA相比C4或ubump的失效余量更小。本文主要分析thermal cycle和power cycle下BGA的疲勞失效。

Anand模型經(jīng)常用來評估SAC合金的非彈性變形。Anand 模型是一個統(tǒng)一的temperature-dependent 粘塑性本構(gòu)模型,考慮非彈性應(yīng)變率、微觀結(jié)構(gòu)和變形阻力。

疲勞壽命仿真的輸入為熱循環(huán)負(fù)載,計算其引起的力學(xué)數(shù)據(jù)如馮米塞斯應(yīng)力 、拉伸應(yīng)力,塑性應(yīng)變,應(yīng)變能密度,蠕變應(yīng)變和總應(yīng)變。根據(jù)這些力學(xué)數(shù)據(jù)再結(jié)合一些模型就可以計算出壽命,例如Darveaux模型。

Darveaux模型通過計算非彈性應(yīng)變能密度下的裂紋生長速率、裂紋開始時的次數(shù),結(jié)合焊點(diǎn)長度,可得到焊點(diǎn)失效時的循環(huán)次數(shù)。

c5179d0a-a54e-11ef-93f3-92fbcf53809c.png

除了Darveaux模型,還有Syed模型、Coffin-Manson模型、Engelmaier–Wild模型等。

Thermal cycle的測試方法在JESD22-A104F

Power cycle的測試方法在JESD22-A122A

c522d094-a54e-11ef-93f3-92fbcf53809c.png

不同物性、結(jié)構(gòu)參數(shù)下BGA疲勞壽命分析:

c52f93b0-a54e-11ef-93f3-92fbcf53809c.png

c5403d6e-a54e-11ef-93f3-92fbcf53809c.png

c545583a-a54e-11ef-93f3-92fbcf53809c.png

c5544048-a54e-11ef-93f3-92fbcf53809c.png

c559dda0-a54e-11ef-93f3-92fbcf53809c.png

c560d65a-a54e-11ef-93f3-92fbcf53809c.png

c56c5610-a54e-11ef-93f3-92fbcf53809c.png

總結(jié)和展望

盡管對 2.5D 封裝的翹曲和 BGA 疲勞壽命進(jìn)行了諸多研究,但在準(zhǔn)確預(yù)測封裝行為方面仍存在挑戰(zhàn)。雖然按照 JEDEC 標(biāo)準(zhǔn)中的測試條件可進(jìn)行標(biāo)準(zhǔn)化實(shí)驗(yàn)測量,但由于缺乏全面的分析方法,仿真存在局限性。這阻礙了準(zhǔn)確有效地評估各種參數(shù)對 2.5D 封裝可靠性的影響,有限的準(zhǔn)確性甚至可能導(dǎo)致相同材料和幾何因素出現(xiàn)矛盾趨勢。這些局限性的原因是多方面的,可歸因于材料特性數(shù)據(jù)庫不足、等效模型過于簡化、封裝組件間復(fù)雜的相互作用以及不同假設(shè)的理論模型。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • BGA
    BGA
    +關(guān)注

    關(guān)注

    5

    文章

    558

    瀏覽量

    47969
  • 2.5D封裝
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    311

原文標(biāo)題:2.5D封裝的熱力挑戰(zhàn)

文章出處:【微信號:深圳市賽姆烯金科技有限公司,微信公眾號:深圳市賽姆烯金科技有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    2.5D集成電路的Chiplet布局設(shè)計

    隨著摩爾定律接近物理極限,半導(dǎo)體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個Chiplet通過微凸點(diǎn)、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集成方面具有優(yōu)勢,但同時在Chiplet布局優(yōu)
    的頭像 發(fā)表于 02-12 16:00 ?1040次閱讀
    <b class='flag-5'>2.5D</b>集成電路的Chiplet布局設(shè)計

    2.5D封裝系統(tǒng)的存儲計算

    對于數(shù)據(jù)密集型應(yīng)用,大量能量和延時消耗在計算和存儲單元之間的數(shù)據(jù)傳輸上,造成馮諾依曼瓶頸。在采用2.5D封裝集成的系統(tǒng)中,這一問題依然存在。為此,提出一種新型的硬件加速方案。引入存儲型計算到2.5D
    發(fā)表于 02-26 11:47 ?1次下載
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>系統(tǒng)的存儲計算

    新型2.5D和3D封裝技術(shù)的挑戰(zhàn)

    半導(dǎo)體業(yè)界,幾家公司正在競相開發(fā)基于各種下一代互連技術(shù)的新型2.5D和3D封裝。
    發(fā)表于 06-16 14:25 ?8052次閱讀

    2.5D/3D芯片-封裝-系統(tǒng)協(xié)同仿真技術(shù)研究

    (Signal Integrity, SI)、電源完整性 (Power Integrity, PI) 及可靠性優(yōu)化??偨Y(jié)了目前 2.5D/3D 芯片仿真進(jìn)展與挑戰(zhàn),介紹了基于芯片模型的 Ansys 芯片-
    發(fā)表于 05-06 15:20 ?19次下載

    淺談2.5D組態(tài)的應(yīng)用案例

    在閱讀文章之前,大家可以思考下 2.5D 設(shè)計屬于哪種界定?
    的頭像 發(fā)表于 06-06 10:17 ?1867次閱讀

    3D封裝2.5D封裝比較

    創(chuàng)建真正的 3D 設(shè)計被證明比 2.5D 復(fù)雜和困難得多,需要在技術(shù)和工具方面進(jìn)行重大創(chuàng)新。
    的頭像 發(fā)表于 04-03 10:32 ?3959次閱讀

    2.5D封裝應(yīng)力翹曲設(shè)計過程

    本文通過測試、仿真分析了影響2.5D CoWoS翹曲、應(yīng)力、可靠性的因素:real/dummyHBM、interposer 厚度、C4 bump高度。對2.5D package的設(shè)計非常有指導(dǎo)意義。
    發(fā)表于 09-07 12:22 ?3242次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>應(yīng)力翹曲設(shè)計過程

    智原推出2.5D/3D先進(jìn)封裝服務(wù), 無縫整合小芯片

    來源:《半導(dǎo)體芯科技》雜志 ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation)宣布推出其2.5D/3D先進(jìn)封裝服務(wù)。通過獨(dú)家的芯片中介層
    的頭像 發(fā)表于 11-20 18:35 ?660次閱讀

    2.5D和3D封裝的差異和應(yīng)用

    2.5D 和 3D 半導(dǎo)體封裝技術(shù)對于電子設(shè)備性能至關(guān)重要。這兩種解決方案都不同程度地增強(qiáng)了性能、減小了尺寸并提高了能效。2.5D 封裝有利
    的頭像 發(fā)表于 01-07 09:42 ?2667次閱讀
    <b class='flag-5'>2.5D</b>和3<b class='flag-5'>D</b><b class='flag-5'>封裝</b>的差異和應(yīng)用

    探秘2.5D與3D封裝技術(shù):未來電子系統(tǒng)的新篇章!

    隨著集成電路技術(shù)的飛速發(fā)展,封裝技術(shù)作為連接芯片與外部世界的重要橋梁,也在不斷地創(chuàng)新與演進(jìn)。2.5D封裝和3D封裝作為近年來的熱門技術(shù),為電
    的頭像 發(fā)表于 02-01 10:16 ?4144次閱讀
    探秘<b class='flag-5'>2.5D</b>與3<b class='flag-5'>D</b><b class='flag-5'>封裝</b>技術(shù):未來電子系統(tǒng)的新篇章!

    深入剖析2.5D封裝技術(shù)優(yōu)勢及應(yīng)用

    ?? 隨著制程技術(shù)的不斷逼近極限,進(jìn)一步提升晶體管密度和性能變得愈發(fā)艱難,成本也日益高昂。在此背景下,先進(jìn)封裝技術(shù),特別是2.5D封裝,成為了半導(dǎo)體領(lǐng)域的重要突破口。2.5D
    的頭像 發(fā)表于 11-22 09:12 ?2751次閱讀
    深入剖析<b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>技術(shù)優(yōu)勢及應(yīng)用

    技術(shù)資訊 | 2.5D 與 3D 封裝

    本文要點(diǎn)在提升電子設(shè)備性能方面,2.5D和3D半導(dǎo)體封裝技術(shù)至關(guān)重要。這兩種解決方案都在不同程度提高了性能、減小了尺寸并提高了能效。2.5D封裝
    的頭像 發(fā)表于 12-07 01:05 ?1000次閱讀
    技術(shù)資訊 | <b class='flag-5'>2.5D</b> 與 3<b class='flag-5'>D</b> <b class='flag-5'>封裝</b>

    最全對比!2.5D vs 3D封裝技術(shù)

    2.5D封裝技術(shù)是一種先進(jìn)的異構(gòu)芯片封裝技術(shù),它巧妙地利用中介層(Interposer)作為多個芯片之間的橋梁,實(shí)現(xiàn)高密度線路連接,并最終集成為一個封裝體。
    的頭像 發(fā)表于 12-25 18:34 ?3830次閱讀

    2.5D和3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動先進(jìn)封裝技術(shù)的驅(qū)動,如2.5D和3D封裝。 2.5D/3D
    的頭像 發(fā)表于 01-14 10:41 ?1060次閱讀
    <b class='flag-5'>2.5D</b>和3<b class='flag-5'>D</b><b class='flag-5'>封裝</b>技術(shù)介紹

    2.5D封裝為何成為AI芯片的“寵兒”?

    ?多年來,封裝技術(shù)并未受到大眾的廣泛關(guān)注。但是現(xiàn)在,尤其是在AI芯片的發(fā)展過程中,封裝技術(shù)發(fā)揮著至關(guān)重要的作用。2.5D封裝以其高帶寬、低功耗和高集成度的優(yōu)勢,成為了AI芯片的理想
    的頭像 發(fā)表于 03-27 18:12 ?182次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>為何成為AI芯片的“寵兒”?