一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D封裝與2.5D封裝比較

lygyj ? 來源:Pcbbase技術(shù)平臺 ? 2023-04-03 10:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

創(chuàng)建真正的 3D 設(shè)計被證明比 2.5D 復(fù)雜和困難得多,需要在技術(shù)和工具方面進行重大創(chuàng)新。

雖然已經(jīng)有很多關(guān)于 3D 設(shè)計的討論,但對于 3D 的含義有多種解釋。然而,這不僅僅是語義,因為每個封裝選項都需要不同的設(shè)計方法和技術(shù)。隨著芯片進入真正的3D-IC領(lǐng)域,在邏輯之上堆疊邏輯或存儲器,它們的設(shè)計、制造以及最終的成品率和測試變得更具挑戰(zhàn)性。

“一開始,代工廠開始提供多芯片封裝,他們開始使用 3D-IC 這個術(shù)語,”Cadence 定制 IC 和 PCB 部門產(chǎn)品管理組總監(jiān) John Park說。“但它指的不僅僅是硅堆疊和中介層。它還包括高密度 RDL 扇出。這是一個術(shù)語,用于對許多多芯片、主要是基于代工廠的封裝技術(shù)進行分組。”

已經(jīng)有幾次嘗試來整理這個術(shù)語?!拔覀冋谂c imec 保持一致,后者將 3D 分為四個部分,”EV Group 業(yè)務(wù)發(fā)展總監(jiān) Thomas Uhrmann 說。“真正的 3D 是晶圓以高度集成的方式堆疊在一起。第二組是 3D 片上系統(tǒng) (SoC) 集成,其中您可能有一個背面配電層,或一個晶圓到晶圓的存儲器堆棧。第三組包括 2.5D 和硅中介層。最后一個是 3D 系統(tǒng)級封裝 (SiP),其中接觸間距約為 700 微米,包括扇出晶圓級封裝。差異化很有趣,因為他們定義了觸點間距或集成密度的差異化?!?/p>

這提供了物理差異,但差異也可以從其他方面來看?!坝腥さ?3D 類型要么是邏輯對邏輯,要么是顯著的內(nèi)存對邏輯,”Synopsys研究員 Rob Aitken 說。“這兩個都是起點,但是你可以開始堆疊其他隨機的東西。我會說 HBM 是 3D 堆棧,但它們是非常具體的 3D 堆棧?!?/p>

這些打包方法中的每一種的流程都是不同的?!岸嗄陙?,2.5D 和 3D 一直被用于支持傳感器應(yīng)用之類的東西,”西門子 EDA 高級封裝解決方案總監(jiān) Tony Mastroianni說?!暗麄儾皇褂米詣硬季植季€流程,這就是為什么我喜歡使用‘真正的 3D’這個詞。”今天的堆疊芯片技術(shù)依賴于人們手動進行規(guī)劃。您正在設(shè)計每個芯片,以便它們對接在一起,但工具并沒有這樣做。分區(qū)和詳細的引腳規(guī)劃是手動過程?!?/p>

真正的 3D 需要重新考慮整個流程?!盀榱藢?SoC 有效地實現(xiàn)為 2.5D 系統(tǒng),例如避免良率問題或?qū)崿F(xiàn)具有更多晶體管的更大系統(tǒng),可以使用現(xiàn)有架構(gòu),” Fraunhofer IIS 工程高效電子部門負責(zé)人 Andy Heinig 說自適應(yīng)系統(tǒng)部門。“只需要實現(xiàn)一個芯片到芯片的接口。但只有使用新概念和架構(gòu),才能發(fā)揮真正 3D 集成的優(yōu)勢。”

為什么選擇 3D 3D

的最大好處之一是縮短了距離。Synopsys 的 Aitken 說:“你可以證明存在二的平方根效應(yīng)。”“對于這個堆疊物體中的所有距離,它們變成了 2D 變體中的 0.7。結(jié)果,它們在布線部分消耗的功率現(xiàn)在是以前的 0.7 左右,因為電容減小了?!?/p>

影響可能比這更大?!?a target="_blank">信號傳輸過程中會產(chǎn)生大量熱量,”EV Group 的 Uhrmann 說?!皩τ?CMOS,你對某些東西進行充電和放電以存儲然后傳遞信息??s小和堆疊模具將使您能夠使其更小,因此可以在三維空間中傳遞信息。但在 3D 中,它們之間可能只有一個緩沖區(qū),而不是大型 PHY 和通信協(xié)議?!?/p>

尺寸有兩個優(yōu)勢——產(chǎn)量和占地面積?!凹僭O(shè)類似數(shù)量的邏輯分布在多個芯片上,較小對象的產(chǎn)量將高于一個較大對象的產(chǎn)量,”Aitken 說?!耙虼?,您可以降低一定程度的成本。當然,你正在增加其他成本,但這些成本會隨著時間的推移而下降。”

從 2D 封裝的角度來看,堆疊芯片可以顯著減少面積?!巴ㄟ^堆疊,我可以在同一區(qū)域獲得三倍的邏輯數(shù)量,”西門子的 Mastroianni 說?!澳阕罱K會得到更小的足跡和更多的邏輯。所以你可以在那個區(qū)域安裝更多的馬力,如果你有區(qū)域限制,它可能會降低系統(tǒng)成本?!?/p>

異質(zhì)性可能是另一個好處?!?D 集成的異構(gòu)技術(shù)架構(gòu)已經(jīng)成熟,”Lightelligence 工程副總裁 Maurice Steinman 說。“考慮混合技術(shù)組件,例如光子 IC 及其配套電子 IC。對于其中一些集成,沒有其他方法可以在不犧牲大量功率或性能的情況下提供所需的數(shù)千個芯片到芯片互連。”

混合技術(shù)仍然主要是未知領(lǐng)域?!叭绻脑O(shè)計不適合十字線尺寸,那么為了能夠構(gòu)建更多的門,您需要使用真正的 3D,而這可能會保留在相同的技術(shù)中,”Mastroianni 說?!暗谀承┣闆r下,你可能想要混合搭配。也許你有一個你真正想要的前沿技術(shù)計算引擎,但其余的東西有很多控制,你可以在一個不那么激進的過程節(jié)點上做?!?/p>

這變成了一個集成挑戰(zhàn)。Cadence 數(shù)字與簽核部產(chǎn)品管理組總監(jiān) Vinay Patwardhan 表示:“我們最近發(fā)現(xiàn),純邏輯內(nèi)存配置適用于某些類型的客戶,他們正試圖解決片上內(nèi)存墻問題。”“但是很多客戶希望在兩層都有邏輯。例如,即使您在頂層裸片上只有內(nèi)存,內(nèi)存 BiST 邏輯或與內(nèi)存一起使用的測試邏輯也需要在該裸片上。頂層裸片需要一些邏輯?!?/p>

物理層次結(jié)構(gòu)

將芯片集成到 3D 堆棧中,以及對該堆棧的封裝,涉及多種技術(shù),如圖 1 所示。

221f85e0-d0b1-11ed-bfe3-dac502259ad0.jpg ?

圖 1:3D 封裝與硅堆疊

物理尺寸很重要?!皩τ谧罱K的 3D 集成,你談?wù)摰氖?14 納米間距,基本上就是今天的晶體管,”Uhrmann 說?!叭绻阏?wù)摰氖切⌒酒鼈兪枪δ苄?IP 塊,那么你就在微米間距的范圍內(nèi)。晶體管堆疊和小芯片集成之間存在接近一個數(shù)量級。當您使用 3D 小芯片、高度集成的具有微米間距的裸片形成 3D 封裝時,您無法將微米間距連接到外部世界。你仍然需要擁有封裝技術(shù)才能使布線越來越粗,所以你最終會在板級上達到 400 多微米?!?/p>

間距定義了集成過程。“當我們封裝多個芯片或多個小芯片時,封裝存在一些很大的差異,”Cadence 的 Park 說?!靶⌒酒ǔJ褂盟^的基于焊料的連接。它們與微凸塊和 C4 連接,我們使用通常約 45 微米或更大的連接來連接它們。這也創(chuàng)建了一個封裝層次結(jié)構(gòu),因為我們經(jīng)常使用黑盒、每個芯片或小芯片的抽象表示,而封裝設(shè)計師負責(zé)將它們正確連接起來。”

這通常需要不同的工具。“這是一個多尺度問題,也意味著多物理問題,”Ansys產(chǎn)品營銷總監(jiān) Marc Swinnen 說?!爱斈銖男酒系募{米到封裝上的毫米再到 3D-IC 內(nèi)插器上的厘米時,你跨越了六個數(shù)量級。傳統(tǒng)上,這些由三組不同的工具處理。現(xiàn)在對于 3D-IC,這些都需要整合成一個?!?/p>

團隊分裂也會導(dǎo)致問題?!按蠖鄶?shù)公司都有 ASIC 設(shè)計的設(shè)計團隊,以及獨立的內(nèi)部封裝設(shè)計團隊,”Park 補充道?!肮瓒询B和 3D 模糊了封裝工程師負責(zé)的工作與芯片設(shè)計團隊之間的界限。我們比以往任何時候都更多地看到,兩個團隊在一個房間里從早期階段就開始規(guī)劃項目。封裝和芯片領(lǐng)域之間的協(xié)同設(shè)計有很多要求?!?/p>

在一些公司中,內(nèi)插器也被視為封裝內(nèi)的 PCB,并由另一個團隊處理?!?D 芯片將執(zhí)行一些非常先進的類型功能,但您不一定能夠通過堆疊芯片來構(gòu)建整個系統(tǒng)和封裝,”Mastroianni 說。“你將把它與中介層上的其他裸片結(jié)合起來。也許那里會有一個標準處理器,或者可能有多個 3D-IC 集成在一個中介層上。我認為 3D 不會取代 2.5D。它們將是互補的。一些應(yīng)用程序?qū)⑹钦嬲?3D,但最終會有一些小芯片的生態(tài)系統(tǒng),你將能夠混合和匹配,并在 2.5D 封裝中做到這一點。”

只要存在層次結(jié)構(gòu),就可以將事物分開,只要存在覆蓋邊界的工具?!拔覀儽仨氁詫哟谓Y(jié)構(gòu)形式表示事物,因為您不再設(shè)計單個單片芯片,”Park 說。“你正在設(shè)計一個系統(tǒng),所以有一些新的東西開始發(fā)揮作用,比如系統(tǒng) LVS(布局與原理圖)?;旌蟼欠袢繉R?從頂部裸片到底部裸片,連接是否如您所愿?有一個層次結(jié)構(gòu)只是因為你有一個層次結(jié)構(gòu)代表芯片,你有一個層次結(jié)構(gòu)代表系統(tǒng)級設(shè)計。設(shè)計本質(zhì)上是分層的,因為它是一個系統(tǒng)級設(shè)計,其中嵌入了芯片級設(shè)計?!?/p>

邏輯層次

層次結(jié)構(gòu)在任何復(fù)雜的設(shè)計中都是必不可少的,但 3D 為其添加了一個有趣的轉(zhuǎn)折。“當您為大型設(shè)計進行傳統(tǒng)的布局布線時,您使用的是分層設(shè)計方法,”Mastroianni 說。“你將設(shè)計分解成塊,這些塊通過布局布線,然后你進行頂層集成。

對于 3D,我們基本上可以使用相同的過程,但我們要添加另一個層次結(jié)構(gòu)??紤]一個 90 億門的設(shè)計,我們將其分成三個芯片,每個芯片有 30 億個門。本質(zhì)上,您只需要指定哪些塊將放在芯片 1 上,哪些塊將放在芯片 2 上,以及哪些塊將放在芯片 3 上。至少在短期內(nèi),工具無法自動找出將哪個邏輯放在哪里,并在該級別進行真正的 3D 全局布局布線。

需要一些新工具來驗證芯片到芯片的連接性?!拔覀兺ǔ褂脴藴实挠|發(fā)器到觸發(fā)器連接,”Park 說。“所以我們需要 STA 工具、時序驅(qū)動的布線、時序驅(qū)動的布局,而不是分隔設(shè)備的緩沖區(qū),它只是一個混合鍵。這只是一個小的寄生值發(fā)揮作用。為此,我們不能像傳統(tǒng)包裝那樣在抽象層面上工作,將它們視為黑盒。我們必須在完整的細節(jié)級別表示每個芯片或小芯片——如果是模擬設(shè)計,則為完整的晶體管級別,如果是數(shù)字設(shè)計,則為標準單元宏級別——因為我們必須能夠?qū)λ袃?nèi)容進行建模。不是從 2D 角度對所有事物進行建模,而是必須通過這種新的垂直方向整合來完成?!?/p>

這可能需要妥協(xié)?!澳梢詫壿嫸询B對象進行真正的 3D 簽核,或者您可以直接說,我將只運行芯片之間兩個反相器長度的路徑,”Aitken 說。“然后無論他們在哪個角落,他們都會排成一行,我不必擔(dān)心?!?/p>

人們普遍認為,扁平化不是一種選擇?!熬蛿?shù)據(jù)量而言,這對任何 EDA 工具來說都是一個重大挑戰(zhàn),”Cadence 的 Patwardhan 說。“需要一些有效的抽象技術(shù),而層次結(jié)構(gòu)定義是第一個流行且有效的東西。我們已經(jīng)弄清楚,使用設(shè)計層次結(jié)構(gòu)以及對設(shè)計進行分區(qū),如何在分區(qū)設(shè)計上運行分析??梢宰龀瞿男┘僭O(shè)并且仍然具有與簽核一樣好的準確性。它會發(fā)生,就像在 2D SoC 中發(fā)生的那樣。較小的設(shè)計將首先建立完整的平坦運行和所需的精度水平(測量與建模)。隨著我們的前進,隨著更大的芯片以硅堆棧格式完成,EDA、OSAT、代工廠必須在分層方法和扁平方法之間進行驗證,以保持一定的裕度。如果可用,那么您可以輕松地說您的完整平坦跑步看起來是一樣的。這是 3D-IC 設(shè)計中非常重要的方法,它不會一成不變。”

當全 3D 布局布線成為可能時,這會變得更加困難?!敖裉熳畎踩幕卮鹗牵覀儾灰謮K。讓我們將每個塊保留在一個模具上,我們將跨越模具邊界與他們交談。這樣做,你仍然有一個必須解決的 3D 布局分區(qū)問題,但你的簽核問題更簡單,因為至少你的塊簽核被限制在 2D 空間內(nèi),”Aitken 說。“學(xué)術(shù)著作表明,移動方塊并將它們散布在邊界上可以為您帶來額外的好處。但在大多數(shù)情況下,這些論文都忽略了諸如時鐘同步、芯片匹配以及當您嘗試執(zhí)行此類操作時會出現(xiàn)的其他問題。如果你把單獨的塊放在一個芯片上,你仍然有很多問題要解決,






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23482

    瀏覽量

    409381
  • EDA工具
    +關(guān)注

    關(guān)注

    4

    文章

    273

    瀏覽量

    32831
  • 片上系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    188

    瀏覽量

    27280
  • 3D封裝
    +關(guān)注

    關(guān)注

    9

    文章

    141

    瀏覽量

    27787
  • sip封裝
    +關(guān)注

    關(guān)注

    4

    文章

    68

    瀏覽量

    15729
  • 2.5D封裝
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    341
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    多芯粒2.5D/3D集成技術(shù)研究現(xiàn)狀

    面向高性能計算機、人工智能、無人系統(tǒng)對電子芯片高性能、高集成度的需求,以 2.5D、3D 集成技術(shù)為代表的先進封裝集成技術(shù),不僅打破了當前集成芯片良率降低、成本驟升的困境,也是實現(xiàn)多種類型、多種材質(zhì)、多種功能芯粒集成的重要手段。
    的頭像 發(fā)表于 06-16 15:58 ?399次閱讀
    多芯粒<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b>集成技術(shù)研究現(xiàn)狀

    2.5D封裝為何成為AI芯片的“寵兒”?

    ?多年來,封裝技術(shù)并未受到大眾的廣泛關(guān)注。但是現(xiàn)在,尤其是在AI芯片的發(fā)展過程中,封裝技術(shù)發(fā)揮著至關(guān)重要的作用。2.5D封裝以其高帶寬、低功耗和高集成度的優(yōu)勢,成為了AI芯片的理想
    的頭像 發(fā)表于 03-27 18:12 ?293次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>為何成為AI芯片的“寵兒”?

    3D封裝與系統(tǒng)級封裝的背景體系解析介紹

    的核心技術(shù),正在重塑電子系統(tǒng)的集成范式。3D封裝通過垂直堆疊實現(xiàn)超高的空間利用率,而SiP則專注于多功能異質(zhì)集成,兩者共同推動著高性能計算、人工智能和物聯(lián)網(wǎng)等領(lǐng)域的技術(shù)革新。 根據(jù)Mordor Intelligence報告,全球2.5D
    的頭像 發(fā)表于 03-22 09:42 ?909次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級<b class='flag-5'>封裝</b>的背景體系解析介紹

    2.5D集成電路的Chiplet布局設(shè)計

    隨著摩爾定律接近物理極限,半導(dǎo)體產(chǎn)業(yè)正在向2.5D3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個Chiplet通過微凸點、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集成方面具有優(yōu)勢,但同時在Chiplet布局優(yōu)
    的頭像 發(fā)表于 02-12 16:00 ?1278次閱讀
    <b class='flag-5'>2.5D</b>集成電路的Chiplet布局設(shè)計

    一文詳解2.5D封裝工藝

    2.5D封裝工藝是一種先進的半導(dǎo)體封裝技術(shù),它通過中介層(Interposer)將多個功能芯片在垂直方向上連接起來,從而減小封裝尺寸面積,減少芯片縱向間互連的距離,并提高芯片的電氣性能
    的頭像 發(fā)表于 02-08 11:40 ?3267次閱讀
    一文詳解<b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>工藝

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動先進封裝技術(shù)的驅(qū)動,如2.5D3D封裝。 2.5D/3D
    的頭像 發(fā)表于 01-14 10:41 ?1570次閱讀
    <b class='flag-5'>2.5D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)介紹

    最全對比!2.5D vs 3D封裝技術(shù)

    2.5D封裝技術(shù)是一種先進的異構(gòu)芯片封裝技術(shù),它巧妙地利用中介層(Interposer)作為多個芯片之間的橋梁,實現(xiàn)高密度線路連接,并最終集成為一個封裝體。
    的頭像 發(fā)表于 12-25 18:34 ?4617次閱讀

    技術(shù)資訊 | 2.5D3D 封裝

    本文要點在提升電子設(shè)備性能方面,2.5D3D半導(dǎo)體封裝技術(shù)至關(guān)重要。這兩種解決方案都在不同程度提高了性能、減小了尺寸并提高了能效。2.5D封裝
    的頭像 發(fā)表于 12-07 01:05 ?1285次閱讀
    技術(shù)資訊 | <b class='flag-5'>2.5D</b> 與 <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>

    2.5D封裝的熱力挑戰(zhàn)

    三類:1)溫度變化導(dǎo)致的熱力;2)化學(xué)或電化學(xué)導(dǎo)致的金屬腐蝕或遷移;3)高溫下的老化。2.5D封裝中,最主要的失效是第一類,因封裝尺寸越來越大,各部件材料CTE的不匹配,會引起熱變形或
    的頭像 發(fā)表于 11-24 09:52 ?1743次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>的熱力挑戰(zhàn)

    深入剖析2.5D封裝技術(shù)優(yōu)勢及應(yīng)用

    ?? 隨著制程技術(shù)的不斷逼近極限,進一步提升晶體管密度和性能變得愈發(fā)艱難,成本也日益高昂。在此背景下,先進封裝技術(shù),特別是2.5D封裝,成為了半導(dǎo)體領(lǐng)域的重要突破口。2.5D
    的頭像 發(fā)表于 11-22 09:12 ?3192次閱讀
    深入剖析<b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>技術(shù)優(yōu)勢及應(yīng)用

    一文理解2.5D3D封裝技術(shù)

    隨著半導(dǎo)體行業(yè)的快速發(fā)展,先進封裝技術(shù)成為了提升芯片性能和功能密度的關(guān)鍵。近年來,作為2.5D3D封裝技術(shù)之間的一種結(jié)合方案,3.5D
    的頭像 發(fā)表于 11-11 11:21 ?3518次閱讀
    一文理解<b class='flag-5'>2.5D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)

    智原科技與奇異摩爾2.5D封裝平臺量產(chǎn)

    近日,ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation)與AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商奇異摩爾宣布,雙方共同合作的2.5D封裝平臺已成功邁入量產(chǎn)階段。
    的頭像 發(fā)表于 10-14 16:43 ?834次閱讀

    探秘2.5D3D封裝技術(shù):未來電子系統(tǒng)的新篇章

    2.5D封裝技術(shù)可以看作是一種過渡技術(shù),它相對于傳統(tǒng)的2D封裝技術(shù),在性能和功耗上有了顯著的改進,同時相比于更先進的3D
    的頭像 發(fā)表于 07-30 10:54 ?1220次閱讀

    深視智能3D相機2.5D模式高度差測量SOP流程

    深視智能3D相機2.5D模式高度差測量SOP流程
    的頭像 發(fā)表于 07-27 08:41 ?1132次閱讀
    深視智能<b class='flag-5'>3D</b>相機<b class='flag-5'>2.5D</b>模式高度差測量SOP流程

    3D封裝熱設(shè)計:挑戰(zhàn)與機遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進步。目前,2D封裝3D封裝是兩種主流的封裝技術(shù)
    的頭像 發(fā)表于 07-25 09:46 ?2084次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>熱設(shè)計:挑戰(zhàn)與機遇并存