一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

AD9517-1 12路輸出時鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊

要長高 ? 2025-04-14 09:41 ? 次閱讀

概述
AD9517-1提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.30 GHz至2.65 GHz。也可以使用高達2.4 GHz的外部VCO/VCXO。

AD9517-1具有出色的低抖動和相位噪聲特性,可極大地提升數(shù)據(jù)轉(zhuǎn)換器的性能,并且也有利于其它相位噪聲和抖動要求嚴苛的應用。
數(shù)據(jù)表:*附件:AD9517-1 12路輸出時鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊.pdf

AD9517-1具有四路LVPECL輸出(分為兩對)和四路LVDS輸出(分為兩對)??梢詫⒚柯稬VDS輸出重新配置為兩路CMOS輸出。LVPECL輸出的工作頻率達1.6 GHz,LVDS輸出的工作頻率達800 MHz,CMOS輸出的工作頻率達250 MHz。

對于需要額外輸出的應用,可使用AD9520和AD9522,二者具有晶振基準電壓輸入、零延遲或用于啟動時自動配置的EEPROM。此外,AD9516和AD9518特性與AD9517相似,但輸出組合不同。

每對輸出均有分頻器,其分頻比和粗調(diào)延遲(或相位)均可以設置。LVPECL輸出的分頻范圍為1至32。LVDS/CMOS輸出的分頻范圍最高可達1024。

AD9517-1提供48引腳LFCSP封裝,可以采用3.3 V單電源供電。將電荷泵電源(VCP)與5V電壓相連時,可以使用外部VCO,它需要更寬的電壓范圍。獨立的LVPECL電源可以為2.5 V至3.3 V(標稱值)。

特性

  • 低相位噪聲鎖相環(huán)(PLL)
    片內(nèi)VCO的調(diào)諧頻率范圍為2.30 GHz至2.65 GHz
  • 可選外部VCO/VCXO,最高達2.4 GHz
  • 1路差分或2路單端參考輸入
  • 參考監(jiān)控功能
  • 自動恢復和手動參考
    切換/保持模式
  • 支持最高250 MHz的LVPECL、LVDS或CMOS基準
  • 編程PFD路徑延遲
  • 可選數(shù)字或模擬鎖定檢測
  • 2對800 MHz LVDS時鐘輸出
  • 可以將每路LVDS輸出重新配置為兩路250MHz CMOS輸出
  • 2對1.6 GHz LVPECL輸出
    每對輸出共用1至32分頻器和粗調(diào)相位延遲
    加性輸出抖動:225 fs均方根值
    通道間偏斜成對輸出小于10 ps
  • 每對輸出共用兩個1至32級聯(lián)分頻器和粗調(diào)相位延遲
    加性輸出抖動:275 fs均方根值
    可以精調(diào)每路LVDS輸出的延遲(Δt)
  • 上電時所有輸出自動同步
  • 提供手動輸出同步
  • 采用48引腳LFCSP封裝

框圖
image.png

時序圖
image.png

引腳配置描述
image.png

image.png

典型性能特征
image.png

鎖相環(huán)(PLL)
AD9517 集成了片內(nèi)鎖相環(huán)(PLL)和片內(nèi)壓控振蕩器(VCO)。PLL 模塊可與片內(nèi) VCO 配合使用,以創(chuàng)建完全鎖相的環(huán)路,也可與外部 VCO 或壓控晶體振蕩器(VCXO)配合使用。PLL 需要一個外部環(huán)路濾波器,該濾波器通常由少量電容電阻組成。環(huán)路濾波器的配置和組件有助于建立 PLL 的環(huán)路帶寬和穩(wěn)定性。
image.png

AD9517 的 PLL 可用于從輸入?yún)⒖碱l率生成時鐘頻率,這包括將參考頻率轉(zhuǎn)換為更高頻率以便后續(xù)分頻和分配。此外,PLL 還可用于清理輸入抖動,并對噪聲參考進行相位噪聲抑制。PLL 的具體參數(shù)和鎖定動態(tài)特性因應用而異。AD9517 的 PLL 具有高度的靈活性和深度,能夠適應多種不同的應用和信號環(huán)境。

靈活的配置

AD9517 允許對 PLL 進行靈活配置,以適應各種參考頻率、鑒頻鑒相器(PFD)比較頻率、VCO 頻率(內(nèi)部或外部 VCO/VCXO)以及鎖相環(huán)動態(tài)特性。這通過各種設置來實現(xiàn),包括 R 分頻器、N 分頻器、PFD 極性(僅適用于外部 VCO/VCXO)、防反沖脈沖寬度、電荷泵電流、內(nèi)部 VCO 或外部 VCO/VCXO 的選擇以及環(huán)路帶寬。這些設置通過可編程寄存器進行管理(見表 52 和表 54),外部環(huán)路濾波器的設計也與之相關(guān)。

PLL 的成功運行和令人滿意的性能在很大程度上取決于 PLL 設置的正確配置。外部環(huán)路濾波器的設計對于 PLL 的正常運行至關(guān)重要。深入了解 PLL 理論和設計有助于優(yōu)化性能。ADIsimCLK?(V1.2 或更高版本)是一款免費程序,可幫助探索 AD9517 的功能特性以及設計 PLL 環(huán)路濾波器,可在 www.analog.com/clocks 網(wǎng)站獲取。

鑒頻鑒相器(PFD)

PFD 接收來自 R 計數(shù)器和 N 計數(shù)器的輸入,并產(chǎn)生與它們之間的相位和頻率差成比例的輸出。PFD 包括一個可編程延遲元件,用于控制反沖脈沖寬度。此脈沖可確保 PFD 傳輸功能中不存在死區(qū),并將參考雜散降至最低。反沖脈沖寬度由寄存器 0x017[1:0]設置。

需要注意的是,PFD 允許的最大頻率存在限制,該限制又決定了反沖脈沖設置。反沖脈沖設置在表 2 的鑒頻鑒相器參數(shù)中有詳細說明。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1390

    瀏覽量

    62386
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    879

    瀏覽量

    135934
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1857

    瀏覽量

    132685
  • VCO
    VCO
    +關(guān)注

    關(guān)注

    13

    文章

    311

    瀏覽量

    69865
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    AD9517-1 12輸出時鐘發(fā)生器,集成2.5 GHz VCO

    電子發(fā)燒友網(wǎng)為你提供(adi)AD9517-1相關(guān)數(shù)據(jù)表資料,例如:AD9517-1的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9517-1真值表,
    發(fā)表于 02-15 18:39
    <b class='flag-5'>AD9517-1</b> <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b><b class='flag-5'>2.5</b> <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b>

    AD9520-0:12LVPECL/24CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO

    AD9520-0:12LVPECL/24CMOS輸出時鐘發(fā)生器,集成2.8
    發(fā)表于 03-19 09:02 ?0次下載
    AD9520-0:<b class='flag-5'>12</b><b class='flag-5'>路</b>LVPECL/24<b class='flag-5'>路</b>CMOS<b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.8 <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b>

    AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表

    AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩
    發(fā)表于 03-22 19:55 ?1次下載
    AD9518-<b class='flag-5'>1</b>:6<b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b><b class='flag-5'>2.5</b> <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩數(shù)據(jù)表

    AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩
    發(fā)表于 04-13 11:57 ?0次下載
    AD<b class='flag-5'>9517</b>-2:<b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.2 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9517-112輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表

    AD9517-112輸出時鐘發(fā)生器,集成2.5 GHz
    發(fā)表于 04-13 12:02 ?1次下載
    <b class='flag-5'>AD9517-1</b>:<b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b><b class='flag-5'>2.5</b> <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表

    AD9517-0:12輸出時鐘發(fā)生器集成2.8 GHz壓控振蕩
    發(fā)表于 04-13 12:10 ?0次下載
    AD<b class='flag-5'>9517</b>-0:<b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.8 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器
    發(fā)表于 04-29 20:28 ?11次下載
    <b class='flag-5'>集成</b>2.2 <b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b>數(shù)據(jù)表的AD9522-2:<b class='flag-5'>12</b> LVDS/24 CMOS<b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩數(shù)據(jù)表

    AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩
    發(fā)表于 04-30 15:51 ?10次下載
    AD<b class='flag-5'>9517</b>-4:<b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>1.6 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    AD9517-0 12輸出時鐘發(fā)生器集成2.8 GHz壓控振蕩數(shù)據(jù)表

    AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩
    發(fā)表于 06-16 12:14 ?4次下載
    AD<b class='flag-5'>9517</b>-0 <b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.8 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表

    集成2.2 GHz壓控振蕩數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器

    集成2.2 GHz壓控振蕩數(shù)據(jù)表的AD9517-2 12輸出
    發(fā)表于 06-17 12:31 ?3次下載
    <b class='flag-5'>集成</b>2.2 <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的AD<b class='flag-5'>9517</b>-2 <b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    集成2.5 GHz壓控振蕩數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器

    集成2.5 GHz壓控振蕩數(shù)據(jù)表的AD9517-1 12
    發(fā)表于 06-17 15:57 ?6次下載
    <b class='flag-5'>集成</b><b class='flag-5'>2.5</b> <b class='flag-5'>GHz</b>壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>AD9517-1</b> <b class='flag-5'>12</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9517-0 12輸出時鐘發(fā)生器集成2.8GHz VCO技術(shù)手冊

    AD9517-0^1^提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成PLL和VCO
    的頭像 發(fā)表于 04-14 09:18 ?133次閱讀
    AD<b class='flag-5'>9517</b>-0 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.8<b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9517-2 12輸出時鐘發(fā)生器,集成2.2GHz VCO技術(shù)手冊

    AD9517-2提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(
    的頭像 發(fā)表于 04-14 09:53 ?152次閱讀
    AD<b class='flag-5'>9517</b>-2 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.2<b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9517-3 12輸出時鐘發(fā)生器,集成2.0GHz VCO技術(shù)手冊

    AD9517-3提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(
    的頭像 發(fā)表于 04-14 10:04 ?144次閱讀
    AD<b class='flag-5'>9517</b>-3 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>2.0<b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9517-4 12輸出時鐘發(fā)生器集成1.6GHz VCO技術(shù)手冊

    AD9517-4提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(
    的頭像 發(fā)表于 04-14 10:10 ?151次閱讀
    AD<b class='flag-5'>9517</b>-4 <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>集成</b>1.6<b class='flag-5'>GHz</b> <b class='flag-5'>VCO</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>