一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

因特爾3D立體封裝成CPU轉(zhuǎn)折點(diǎn)

7GLE_Intelzhiin ? 來源:cc ? 2019-01-30 10:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半個(gè)世紀(jì)以來,半導(dǎo)體行業(yè)一直在魔鬼般的摩爾定律的指導(dǎo)下飛速前進(jìn),工藝、架構(gòu)、技術(shù)不斷翻新,但任何事情都有個(gè)變化的過程。近年來,整個(gè)半導(dǎo)體行業(yè)明顯感覺吃力了很多,很多老路已經(jīng)行不通或者跑不快了,要想繼續(xù)前行,必須拓展新思路、新方向。

比如說處理器芯片封裝,以往大家都是習(xí)慣于在一個(gè)平面上攤大餅。隨著集成模塊的多樣化、工藝技術(shù)的復(fù)雜化,這種傳統(tǒng)方式越來越難以為繼,跳出來走向3D立體的世界也就成了必然。

其實(shí)對(duì)于3D堆疊式芯片設(shè)計(jì),大家應(yīng)該并不陌生,很多芯片領(lǐng)域都已經(jīng)做過嘗試,有的還發(fā)展得極為成熟。最典型的就是NAND閃存,3D堆疊式封裝已經(jīng)做到了驚人的96層,未來還會(huì)繼續(xù)加高,無論容量還是成本都可以更加隨心所欲,不受限制。

不過在最核心的CPU處理器方面,受制于各種因素,封裝方式一直都沒有太大突破,變來變?nèi)ヒ捕际窃谝粔K平面基板上做文章,或者是單芯片,或者是多芯片整合。

最近,Intel提出了革命性的Foveros 3D立體芯片封裝技術(shù),首次為CPU處理器引入了3D堆疊式設(shè)計(jì),堪稱產(chǎn)品創(chuàng)新的催化劑,或?qū)⒊蔀镃PU處理器歷史上一個(gè)重要的轉(zhuǎn)折點(diǎn)。

Intel Foveros 3D封裝技術(shù)帶來了3D堆疊的顯著優(yōu)勢(shì),可實(shí)現(xiàn)邏輯對(duì)邏輯(logic-on-logic)的集成,為芯片設(shè)計(jì)提供極大的靈活性。

它允許在新的設(shè)備外形中“混搭”(mix and match)不同工藝、架構(gòu)、用途的技術(shù)IP模塊、各種內(nèi)存和I/O元件,使得產(chǎn)品能夠分解成更小的組合,同時(shí)將之前分散、獨(dú)立的不同模塊結(jié)合為一體,以滿足不同應(yīng)用、功耗范圍、外形尺寸的設(shè)計(jì)需求,以更低的成本實(shí)現(xiàn)更高的或者更適宜的性能。

其實(shí)在此之前,Intel曾經(jīng)應(yīng)用過一種2D集成技術(shù)“EMIB”(嵌入式多芯片互連橋接),把不同工藝、功能的IP模塊整合到單一封裝中,相比傳統(tǒng)2D單片設(shè)計(jì)更有利于提高良品率、提升整體性能、降低成本、加快產(chǎn)品上市速度,典型產(chǎn)品代表就是集成了Intel八代酷睿CPU、AMD Vega GPU圖形核心的Kaby Lake-G系列。

Foveros則進(jìn)化到了3D集成,延續(xù)2D集成各種優(yōu)勢(shì)的同時(shí),加上全新水平的集成密度和靈活性,首次讓邏輯芯片可以堆疊在一起,徹底顛覆并重新構(gòu)建了系統(tǒng)芯片架構(gòu)。

在Intel提供的Foveros 3D堆疊封裝示意圖上,可以清楚地看到這種蓋樓式設(shè)計(jì)的巧妙之處:

最底部的封裝基板之上,是核心的基礎(chǔ)計(jì)算芯片,再往上可以堆疊計(jì)算、視覺等各種模塊,高性能邏輯、低功耗邏輯、高密度內(nèi)存、高速內(nèi)存、傳感器、功率調(diào)節(jié)器、無線電、光電子等等,就看你需要什么了,無論是Intel IP還是第三方IP都可以和諧共處,客戶完全可以根據(jù)需要自由定制。

當(dāng)然,如何處理不同模塊之間的高速互連,確保整體性能、功耗等都處于最佳水平,無疑是非??简?yàn)設(shè)計(jì)能力和技術(shù)實(shí)力的,TSV硅穿孔、分立式集成電路就是其中的關(guān)鍵所在。

Intel還強(qiáng)調(diào),3D封裝不一定會(huì)降低成本,但重點(diǎn)也不在于成本,而是如何把最合適的IP放在最合適的位置上,進(jìn)行混搭,這才是真正的驅(qū)動(dòng)力。

Foveros 3D封裝技術(shù)將從2019年下半年開始,陸續(xù)出現(xiàn)在一系列產(chǎn)品中,未來也會(huì)成為Intel芯片設(shè)計(jì)的重要根基。

首款產(chǎn)品代號(hào)為“Lakefield”,也是全球第一款混合CPU架構(gòu)產(chǎn)品。Intel同時(shí)展示了基于該處理器的小型參考主板,稱其可以靈活地滿足OEM各種創(chuàng)新的設(shè)備外形設(shè)計(jì)。

Lakefield將會(huì)結(jié)合高性能的10nm運(yùn)算堆疊小芯片、低功耗的22nm FFL基礎(chǔ)硅片。首次展示的參考設(shè)計(jì)示例中,就集成了CPU處理器、GPU核心顯卡、內(nèi)存控制器、圖像處理單元、顯示引擎,以及各種各樣的I/O輸入輸出、調(diào)試和控制模塊。

作為混合x86架構(gòu)產(chǎn)品,它擁有一個(gè)10nm工藝的高性能Sunny Cove CPU核心(Ice Lake處理器就用它),以及四個(gè)10nm工藝的低功耗Atom CPU核心,二者既有自己的獨(dú)立緩存,也共享末級(jí)緩存,同時(shí)核芯顯卡也和Ice Lake一樣進(jìn)化到第11代,不但有多達(dá)64個(gè)執(zhí)行單元,功耗也控制得非常低。

除了規(guī)格設(shè)計(jì)上的先進(jìn),更讓人激動(dòng)和期待的是它的超小體積和超低功耗。

根據(jù)官方數(shù)據(jù),Lakefield的封裝尺寸今有12×12毫米,也就是一個(gè)拇指指甲蓋那么大,而基于它的主板參考設(shè)計(jì),也是Intel歷史上最為小巧的主板,可以完全滿足屏幕小于11寸的設(shè)備的需求。

功耗嘛,按照Intel早前的說法,Lakefield待機(jī)的時(shí)候只有區(qū)區(qū)0.002W,幾乎可以忽略不計(jì),而最高功耗也不會(huì)超過7W,完全可以不需要風(fēng)扇,自然能設(shè)備做得更加輕薄。

芯片設(shè)計(jì)從2D平鋪轉(zhuǎn)向3D堆疊,這就為設(shè)備和系統(tǒng)結(jié)合使用高性能、高密度和低功耗芯片制程技術(shù)奠定了堅(jiān)實(shí)的基礎(chǔ),也為半導(dǎo)體行業(yè)的發(fā)展和突破打開了一扇新的大門,有了更多的新思路可以探索。

Foveros 3D封裝技術(shù)的提出,充分說明Intel已經(jīng)找準(zhǔn)了未來芯片設(shè)計(jì)的新方向,不再拘泥于傳統(tǒng)框架,可以更加靈活地設(shè)計(jì)性能更強(qiáng)、功能更豐富、功耗更低、用途更靈活的不同產(chǎn)品,滿足差異化設(shè)備和市場(chǎng)需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11077

    瀏覽量

    217029
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3496

    瀏覽量

    188431

原文標(biāo)題:高樓大廈平地起:Intel 3D立體封裝或成CPU轉(zhuǎn)折點(diǎn)

文章出處:【微信號(hào):Intelzhiin,微信公眾號(hào):知IN】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    英倫科技10.1英寸裸眼3D數(shù)碼相框升級(jí)了,玩轉(zhuǎn)AI文生圖太cool了!

    此次升級(jí)將AI內(nèi)容生成與裸眼3D顯示深度結(jié)合,解決了傳統(tǒng)3D內(nèi)容制作成本高的痛點(diǎn),使普通用戶也能輕松創(chuàng)作個(gè)性化立體圖像。配合無線傳輸、智能轉(zhuǎn)化等成熟功能,該產(chǎn)品已成為集科技、藝術(shù)與情感
    的頭像 發(fā)表于 07-03 11:31 ?339次閱讀
    英倫科技10.1英寸裸眼<b class='flag-5'>3D</b>數(shù)碼相框升級(jí)了,玩轉(zhuǎn)AI文生圖太cool了!

    3D AD庫(kù)文件

    3D庫(kù)文件
    發(fā)表于 05-28 13:57 ?5次下載

    答疑|3D打印能打印立體字母嗎?

    最近有朋友留言問:3D打印能打印那種立體字母嗎?會(huì)不會(huì)很難實(shí)現(xiàn)? JLC3D小編來解答:當(dāng)然可以!無論是單獨(dú)的字母,還是組合成單詞或句子,3D打印都可以實(shí)現(xiàn)的。 以下是一些關(guān)于打印
    發(fā)表于 05-21 16:17

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢(shì),本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?1036次閱讀
    <b class='flag-5'>3D</b>閃存的制造工藝與挑戰(zhàn)

    3D封裝與系統(tǒng)級(jí)封裝的背景體系解析介紹

    3D封裝與系統(tǒng)級(jí)封裝概述 一、引言:先進(jìn)封裝技術(shù)的演進(jìn)背景 隨著摩爾定律逐漸逼近物理極限,半導(dǎo)體行業(yè)開始從單純依賴制程微縮轉(zhuǎn)向封裝技術(shù)創(chuàng)新。
    的頭像 發(fā)表于 03-22 09:42 ?914次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級(jí)<b class='flag-5'>封裝</b>的背景體系解析介紹

    3D IC背后的驅(qū)動(dòng)因素有哪些?

    3D多芯片設(shè)計(jì)背后的驅(qū)動(dòng)因素以及3D封裝的關(guān)鍵芯片到芯片和接口IP要求。3D多芯片設(shè)計(jì)的市場(chǎng)預(yù)測(cè)顯示,硅片的設(shè)計(jì)和交付方式將發(fā)生前所未有的變化。IDTechEx預(yù)測(cè)到2028年Chip
    的頭像 發(fā)表于 03-04 14:34 ?490次閱讀
    <b class='flag-5'>3D</b> IC背后的驅(qū)動(dòng)因素有哪些?

    學(xué)好影像3D立體化,北上廣深開店第一家

    雙相機(jī)拍攝的3D立體影像(立體圖像與立體視頻)
    的頭像 發(fā)表于 02-06 16:40 ?297次閱讀
    學(xué)好影像<b class='flag-5'>3D</b><b class='flag-5'>立體</b>化,北上廣深開店第一家

    SciChart 3D for WPF圖表庫(kù)

    SciChart 3D for WPF 是一個(gè)實(shí)時(shí)、高性能的 WPF 3D 圖表庫(kù),專為金融、醫(yī)療和科學(xué)應(yīng)用程序而設(shè)計(jì)。非常適合需要極致性能和豐富的交互式 3D 圖表的項(xiàng)目。 使用我們
    的頭像 發(fā)表于 01-23 13:49 ?617次閱讀
    SciChart <b class='flag-5'>3D</b> for WPF圖表庫(kù)

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動(dòng)先進(jìn)封裝技術(shù)的驅(qū)動(dòng),如2.5D3D封裝。 2.5D/3D
    的頭像 發(fā)表于 01-14 10:41 ?1580次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)介紹

    C#通過Halcon實(shí)現(xiàn)3D點(diǎn)云重繪

    C# 通過 Halcon 實(shí)現(xiàn) 3D 點(diǎn)云重繪
    發(fā)表于 01-05 09:16 ?0次下載

    技術(shù)資訊 | 2.5D3D 封裝

    本文要點(diǎn)在提升電子設(shè)備性能方面,2.5D3D半導(dǎo)體封裝技術(shù)至關(guān)重要。這兩種解決方案都在不同程度提高了性能、減小了尺寸并提高了能效。2.5D封裝
    的頭像 發(fā)表于 12-07 01:05 ?1306次閱讀
    技術(shù)資訊 | 2.5<b class='flag-5'>D</b> 與 <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>

    蘋果可折疊iPhone或成市場(chǎng)轉(zhuǎn)折點(diǎn)

    或?qū)⒊蔀槭袌?chǎng)的重要轉(zhuǎn)折點(diǎn)。 憑借蘋果在旗艦智能手機(jī)市場(chǎng)的強(qiáng)大影響力,Young認(rèn)為這款新產(chǎn)品將有力推動(dòng)可折疊手機(jī)市場(chǎng)在未來幾年內(nèi)實(shí)現(xiàn)顯著增長(zhǎng)。特別是2026年,市場(chǎng)增長(zhǎng)率有望超過30%,并在接下來兩年保持強(qiáng)勁勢(shì)頭。 隨著蘋果的加入,預(yù)計(jì)可折疊設(shè)備市場(chǎng)
    的頭像 發(fā)表于 12-04 11:07 ?830次閱讀

    一文理解2.5D3D封裝技術(shù)

    隨著半導(dǎo)體行業(yè)的快速發(fā)展,先進(jìn)封裝技術(shù)成為了提升芯片性能和功能密度的關(guān)鍵。近年來,作為2.5D3D封裝技術(shù)之間的一種結(jié)合方案,3.5D
    的頭像 發(fā)表于 11-11 11:21 ?3529次閱讀
    一文理解2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)

    為什么測(cè)試波形與理論波形在轉(zhuǎn)折點(diǎn)電壓值出現(xiàn)偏差?

    以下是我在實(shí)際中遇到的問題請(qǐng)幫忙解決一下 在6測(cè)試點(diǎn)輸入的為50HZ交流的正弦波,以幅值電壓7.5V為例。放大200倍后在測(cè)試點(diǎn)8得到的波形為方波.方波上升沿、下降沿轉(zhuǎn)折點(diǎn)電壓理論上應(yīng)對(duì)輸入的交流
    發(fā)表于 09-25 07:24

    3D封裝熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進(jìn)步。目前,2D封裝3D封裝是兩種主流的封裝技術(shù)
    的頭像 發(fā)表于 07-25 09:46 ?2095次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存