芯片設(shè)計(jì)流程概述
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 芯片設(shè)計(jì)流程概述 芯片設(shè)計(jì)分為前端設(shè)計(jì)和后端設(shè)計(jì),前端設(shè)計(jì)(也稱邏輯設(shè)計(jì))....
FPGA高級(jí)設(shè)計(jì)之實(shí)現(xiàn)功耗優(yōu)化
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 ? FPGA 高級(jí)設(shè)計(jì)之實(shí)現(xiàn)功耗優(yōu)化 與ASICs(Application....
基于ARM的FPGA嵌入式系統(tǒng)實(shí)現(xiàn)
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 基于ARM的FPGA嵌入式系統(tǒng)實(shí)現(xiàn) ARM(Advanced RISC M....
LVDS技術(shù)的應(yīng)用優(yōu)勢(shì)及基于FPGA實(shí)現(xiàn)遠(yuǎn)端顯示系統(tǒng)的設(shè)計(jì)
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 LVDS技術(shù)的應(yīng)用優(yōu)勢(shì)及基于FPGA實(shí)現(xiàn)遠(yuǎn)端顯示系統(tǒng)的設(shè)計(jì) 現(xiàn)在,各種系列....
基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時(shí)鐘同步設(shè)計(jì)方案
?數(shù)字信號(hào)處理模塊是接收機(jī)系統(tǒng)的? 部分,系統(tǒng)要求數(shù)字信號(hào)處理模塊能實(shí)時(shí)處理ADC變換后的數(shù)字信號(hào),....
至芯課程-FPGA與通信技術(shù)課程分享
一 、 通信技術(shù)基礎(chǔ) 現(xiàn)代數(shù)字通信技術(shù)源于 1948 年貝爾實(shí)驗(yàn)室 , 香農(nóng)給出的框圖 : ? 在它....
IIC總線的FPGA實(shí)現(xiàn)原理及過程
IIC總線的FPGA實(shí)現(xiàn)原理及過程 IIC總線概述 IIC開發(fā)于1982年,當(dāng)時(shí)是為了給電視機(jī)內(nèi)的C....

至芯FPGA課程之綜合理論分享
一、綜合理論基礎(chǔ) 綜合理論,稱為綜合目的編碼風(fēng)格(Coding Style for Synthesi....
FPGA系統(tǒng)中有源電容放電電路設(shè)計(jì)需注意哪些問題
電信設(shè)備,服務(wù)器和數(shù)據(jù)中心的FPGA具有多個(gè)電源軌,需要正確排序才能安全地為這些系統(tǒng)上下供電。高可靠....

基于FPGA的高速通信系統(tǒng)設(shè)計(jì)
遠(yuǎn)程通信系統(tǒng)和遠(yuǎn)程監(jiān)控系統(tǒng)對(duì)信號(hào)傳輸有兩方面的要求:一方面要求接口靈活且有較高的數(shù)據(jù)傳輸帶寬;另一方....

FPGA無限通信技巧—位交織
QAM調(diào)制技術(shù)用兩路獨(dú)立的基帶信號(hào)對(duì)頻率相同、相位正交的兩個(gè)載波進(jìn)行調(diào)幅,并將已調(diào)信號(hào)加在一起進(jìn)行....

FPGA SoC電源應(yīng)用中集成柔性功率器件的使用
工業(yè)電子產(chǎn)品的發(fā)展趨勢(shì)是更小的電路板尺寸、更時(shí)尚的外形和更具成本效益。由于這些趨勢(shì),電子系統(tǒng)設(shè)計(jì)人員....

基于FPGA的并行處理實(shí)現(xiàn)數(shù)字中頻設(shè)計(jì)
所謂中頻,顧名思義,是指一種中間頻率的信號(hào)形式。中頻是相對(duì)于基帶信號(hào)和射頻信號(hào)來講的,中頻可以有或多....

FPGA與處理器技術(shù)的的應(yīng)用領(lǐng)域
對(duì)更高性能和功耗的無窮無盡的需求促使FPGA供應(yīng)商將越來越多的固定功能IP集成到他們的產(chǎn)品中。雖然s....
在FPGA設(shè)計(jì)中如何充分利用NoC資源去支撐創(chuàng)新應(yīng)用設(shè)計(jì)
日益增長(zhǎng)的數(shù)據(jù)加速需求對(duì)硬件平臺(tái)提出了越來越高的要求,F(xiàn)PGA作為一種可編程可定制化的高性能硬件發(fā)揮....
基于FPGA實(shí)現(xiàn)FIR數(shù)字濾波電路的設(shè)計(jì)及應(yīng)用
車輛在動(dòng)態(tài)稱重時(shí),作用在平臺(tái)上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路....

基于FPGA的信號(hào)發(fā)生器系統(tǒng)結(jié)構(gòu)分析
?基于運(yùn)用EDA技術(shù),以FPGA器件為,用Verilog HDL硬件描述語言來設(shè)計(jì)各個(gè)功能模塊,采用....
用于密集、在軌、基于邊緣的計(jì)算的微處理器和 FPGA
衛(wèi)星運(yùn)營(yíng)商越來越多地獲取越來越多的在軌數(shù)據(jù),并且更愿意在有效載荷上處理這些數(shù)據(jù)以提取增值洞察力,而不....
如何使用 FPGA 的嵌入式顯示控制應(yīng)用
?圖形 LCD 顯示器越來越多地設(shè)計(jì)用于要求苛刻的嵌入式顯示控制和視頻應(yīng)用,例如用于工業(yè)控制臺(tái)、自動(dòng)....
不使用處理器控制FPGA總線
許多 FPGA 設(shè)計(jì)使用嵌入式處理器進(jìn)行控制。一個(gè)典型的解決方案涉及使用 Nios 等軟處理器,盡管....
如何使用 FPGA 測(cè)試 PLL 頻帶校準(zhǔn)算法
將受控振蕩器所需的頻率調(diào)諧范圍分成離散頻帶是一種常用技術(shù)。 擁有多個(gè)頻段的優(yōu)勢(shì)在于可以覆蓋較寬的調(diào)諧....
FPGA內(nèi)部自復(fù)位電路設(shè)計(jì)方案
1、定義 復(fù)位信號(hào)是一個(gè)脈沖信號(hào),它會(huì)使設(shè)計(jì)的電路進(jìn)入設(shè)定的初始化狀態(tài),一般它作用于寄存器,使寄存器....
如何在可編程邏輯中實(shí)現(xiàn)MCU內(nèi)核設(shè)計(jì)
有時(shí),微控制器本身可以完全滿足設(shè)計(jì)的所有功能要求。對(duì)于大多數(shù)嵌入式系統(tǒng)設(shè)計(jì),編程良好、高度集成的嵌入....
FPGA應(yīng)用的電源模塊的選擇案例
現(xiàn)場(chǎng)可編程門陣列 (FPGA) 是許多原型和中小批量產(chǎn)品的核心。FPGA 的主要優(yōu)勢(shì)是開發(fā)過程中的靈....
Xilinx FPGA的上電模式的四種類型
總結(jié)Xilinx? FPGA 的上電模式可以分為以下4類型: 主模式 從模式 JTAG模式(調(diào)試模式....
FPGA設(shè)計(jì)工程師努力的方向?數(shù)字IC設(shè)計(jì)師常見面試題!
1.? FPGA設(shè)計(jì)工程師努力的方向? SOPC、高速串行I/O、低功耗、可靠性、可測(cè)試性和設(shè)計(jì)驗(yàn)證....
基于FPGA 架構(gòu)的微控制器子系統(tǒng)實(shí)現(xiàn)
隨著 物聯(lián)網(wǎng) 應(yīng)用的采用勢(shì)頭越來越猛, 嵌入式開發(fā) 社區(qū)面臨的壓力也越來越大,他們需要平衡每個(gè)設(shè)計(jì)的....
基于FPGA實(shí)現(xiàn)分離用軟件的圖像處理系統(tǒng)設(shè)計(jì)
?? ?圖像處理系統(tǒng)設(shè)計(jì)注意點(diǎn):1.將算法開發(fā)和FPGA實(shí)現(xiàn)分離用軟件的圖像處理環(huán)境可以使用大批量的....
在FPGA和DSP兩種處理器之間實(shí)現(xiàn)SRIO協(xié)議的方法
摘要: 現(xiàn)代 信號(hào) 處理系統(tǒng)通常需要在不同處理器之間實(shí)現(xiàn)高速數(shù)據(jù) 通信 ,SRIO協(xié)議由于高效率、低....