本文提出了一種基于FPGA的多路光柵信號(hào)采集方案,該方案使用I/O口相對(duì)較少的低端FPGA,配合多路選擇開(kāi)關(guān),通過(guò)內(nèi)部處理,實(shí)現(xiàn)了多路光柵信號(hào)的采集,結(jié)果表明,該方案成本低廉且能滿足精度的要求。
2013-12-30 13:35:40
2174 
比較器將網(wǎng)線傳輸過(guò)來(lái)的差分信號(hào)轉(zhuǎn)為單端信號(hào),該信號(hào)時(shí)鐘頻率為100M,電平標(biāo)準(zhǔn)能滿足FPGA的輸入電平標(biāo)準(zhǔn),波形質(zhì)量尚可。單端信號(hào)直接連接到FPGA,現(xiàn)在如果想用FPGA直接采集,應(yīng)該怎么處理呢,是當(dāng)作異步信號(hào)直接打拍嗎,過(guò)采樣的話時(shí)鐘頻率不夠。時(shí)鐘恢復(fù)目前來(lái)不及實(shí)現(xiàn)。
2020-03-07 16:01:37
這個(gè)系統(tǒng)的基本原理和部件經(jīng)過(guò)發(fā)展后用于民航的空中交通管制后,就成了二次雷達(dá)系統(tǒng)。二次雷達(dá)是在地面站和目標(biāo)應(yīng)答器的合作下,采用問(wèn)答方式工作,它必須經(jīng)過(guò)兩次有源輻射電磁波信號(hào)才能完成應(yīng)有的功能。
2019-08-12 08:13:51
1.概述雷達(dá)系統(tǒng)的基本結(jié)構(gòu)主要由五部分構(gòu)成:發(fā)射機(jī),接收機(jī),發(fā)射天線,接收天線,顯示裝置。其中發(fā)射機(jī)和接收機(jī)是最為重要的組成部分。為了研究雷達(dá)系統(tǒng)的發(fā)射機(jī)和接收機(jī),有必要模擬雷達(dá)信號(hào)的產(chǎn)生并對(duì)雷達(dá)
2019-06-06 06:24:41
測(cè)量目標(biāo)的速度,以及從目標(biāo)回波中獲取的更多有關(guān)目標(biāo)的信息。所謂的雷達(dá)回波系統(tǒng)需要從接收到回波信號(hào)中提取、分析測(cè)量目標(biāo)的相關(guān)信息。隨著數(shù)據(jù)采集、處理技術(shù)的迅猛發(fā)展,在現(xiàn)代雷達(dá)回波系統(tǒng)的應(yīng)用過(guò)程中,高速
2016-07-01 11:47:58
在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬和雷達(dá)信號(hào)采集等方面有著巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-10 07:30:35
dB時(shí)能測(cè)到
雷達(dá)信號(hào),使
雷達(dá)的有效作用距離提高。本文主要介紹基于DSP和
FPGA技術(shù)的低信噪比情況下
雷達(dá)信號(hào)的檢測(cè)?!?/div>
2019-07-04 06:55:39
信號(hào)采集和觀察點(diǎn),第一個(gè)在DSP上,通過(guò)仿真器采集系統(tǒng)控制字以及產(chǎn)生的模目數(shù)據(jù),并將該數(shù)據(jù)和Matlab計(jì)算的數(shù)據(jù)做比較,看是否正確;第二個(gè)在FPGA上,通過(guò)Quartus自帶的SignalTap工具
2011-07-13 09:09:26
模數(shù)轉(zhuǎn)換、FFT快速、準(zhǔn)確的要求,并且具有高度集成、高可靠性和可編程等特點(diǎn),減少了系統(tǒng)硬件開(kāi)發(fā)周期,所以選用基于FPGA來(lái)實(shí)現(xiàn)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)?;赜畴娮邮且患一贓dge-AI技術(shù)的個(gè)護(hù)健康
2021-12-27 17:08:50
王玲,邱軍海,王世橋(煙臺(tái)工程職業(yè)技術(shù)學(xué)院山東煙臺(tái)264006)線性調(diào)頻信號(hào)可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號(hào)作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號(hào),已經(jīng)
2019-07-08 07:38:45
基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)設(shè)計(jì)參見(jiàn)附件:
2011-03-02 09:39:11
基于FPGA的語(yǔ)音信號(hào)采集與播放系統(tǒng)設(shè)計(jì)原理圖怎么畫(huà),求大牛幫助啊 。
2015-04-22 16:16:00
在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬和雷達(dá)信號(hào)采集等方面有著巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-15 06:48:33
利用DSP和FPGA芯片對(duì)采樣后的信號(hào)幅度和輪廓進(jìn)行判定,以實(shí)現(xiàn)低信噪比條件下雷達(dá)信號(hào)的識(shí)別,從而還原出有效信號(hào)。系統(tǒng)原理框圖如圖1所示。2 系統(tǒng)的硬件設(shè)計(jì)2.1 高速A/D設(shè)計(jì) 大部分雷達(dá)信號(hào)為射頻
2018-08-15 09:43:14
評(píng)估,如果為每種雷達(dá)信號(hào)設(shè)計(jì)專(zhuān)用的信號(hào)發(fā)生模塊,將極大的耗費(fèi)成本。如果使用虛擬儀器技術(shù),集成高性能的商用測(cè)試儀器[1],通過(guò)編程設(shè)計(jì)系統(tǒng)的功能,可以有效模擬多種雷達(dá)信號(hào),并以較大的靈活性對(duì)雷達(dá)信號(hào)的參數(shù)進(jìn)行設(shè)置,克服通用性差的問(wèn)題,滿足多種多樣的應(yīng)用要求。
2019-07-11 08:12:25
平臺(tái)進(jìn)行開(kāi)發(fā)實(shí)現(xiàn),實(shí)現(xiàn)由Windows平臺(tái)向Linux平臺(tái)的轉(zhuǎn)換,對(duì)于發(fā)展中國(guó)自主知識(shí)產(chǎn)權(quán)氣象軟件核心技術(shù), 提高信息安全有著極其重要的意義。本文基于Linux 操作系統(tǒng)(2.6.23內(nèi)核),實(shí)現(xiàn)了天氣雷達(dá)高速數(shù)據(jù)采集及處理,對(duì)天氣雷達(dá)系統(tǒng)由Windows平臺(tái)向Linux平臺(tái)移植具有參考價(jià)值。
2020-03-09 08:31:55
使用SoC FPGA,實(shí)現(xiàn)汽車(chē)雷達(dá)的數(shù)字化處理本白皮書(shū)介紹使用Altera? 低成本Cyclone? V SoC FPGA,實(shí)現(xiàn)典型雷達(dá)系統(tǒng)數(shù)字化處理的可行性。與定制ASIC 相比,這一方法的優(yōu)勢(shì)
2013-11-13 15:56:28
本文以FPGA為核心構(gòu)建了一種通用的雷達(dá)回波信號(hào)實(shí)時(shí)模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號(hào)模擬的運(yùn)算單元,充分利用了FPGA資源豐富、并行處理能力強(qiáng)的特點(diǎn),提高了系統(tǒng)的實(shí)時(shí)性;采用System
2021-04-29 06:14:20
dB時(shí)能測(cè)到雷達(dá)信號(hào),使雷達(dá)的有效作用距離提高。有哪些方法能檢測(cè)低信噪比雷達(dá)信號(hào) ? 可以利用DSP和FPGA技術(shù)嗎?
2019-08-05 07:30:20
雷達(dá)系統(tǒng)在研制過(guò)程中,各部分往往是并行的,在調(diào)試信號(hào)處理分系統(tǒng)時(shí),如果天線沒(méi)做好,就得不到陣面送下來(lái)的回波數(shù)據(jù),這時(shí)調(diào)試就無(wú)法正常進(jìn)行。為了解決這一問(wèn)題,往往先設(shè)計(jì)一個(gè)模目信號(hào),把信號(hào)處理分系統(tǒng)調(diào)試好,待其他分系統(tǒng)也調(diào)試好后,再切換為正常接收模式,進(jìn)行系統(tǒng)聯(lián)試。
2019-08-26 06:09:44
雷達(dá)系統(tǒng)在研制過(guò)程中,各部分往往是并行的,在調(diào)試信號(hào)處理分系統(tǒng)時(shí),如果天線沒(méi)做好,就得不到陣面送下來(lái)的回波數(shù)據(jù),這時(shí)調(diào)試就無(wú)法正常進(jìn)行。為了解決這一問(wèn)題,往往先設(shè)計(jì)一個(gè)模目信號(hào),把信號(hào)處理分系統(tǒng)調(diào)試好,待其他分系統(tǒng)也調(diào)試好后,再切換為正常接收模式,進(jìn)行系統(tǒng)聯(lián)試。
2019-08-23 08:20:20
微功率沖擊雷達(dá)是國(guó)際上近年來(lái)發(fā)展起來(lái)的一種新型高技術(shù)雷達(dá),作為超寬帶雷達(dá)類(lèi)型的一種,沖激雷達(dá)直接發(fā)射無(wú)載波的基帶極窄脈沖,與傳統(tǒng)雷達(dá)不同的是沖激雷達(dá)系統(tǒng)既不需要對(duì)發(fā)射信號(hào)進(jìn)行載波調(diào)制,也不需要對(duì)接收信號(hào)
2019-08-20 06:43:40
如何有效解決雷達(dá)作用距離與距離分辨率之間的矛盾?基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)設(shè)計(jì)
2021-04-08 06:02:27
針對(duì)遙感系統(tǒng)的工作環(huán)境特點(diǎn)、待處理信號(hào)的頻譜特征以及系統(tǒng)信噪比等要求,綜合比較多種信號(hào)采集系統(tǒng)方案的優(yōu)缺點(diǎn),本文提出了一種基于FPGA的激光多普勒測(cè)振計(jì)信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方案,該方案可以實(shí)現(xiàn)光
2019-06-24 07:16:30
一般的雷達(dá)信號(hào)源實(shí)現(xiàn)主要有三種方式:第一種方式是采用DDS和MCU控制器件結(jié)合的方式;第二種是DDS、MCU控制器件和FPGA等可編程器件結(jié)合的方式:第三種是由FPGA等可編程器件實(shí)現(xiàn)DDS的方式
2020-11-24 06:39:52
科技有限公司的ADQ14系列高速數(shù)據(jù)采集卡,因其自身采集速度快、數(shù)據(jù)處理能力強(qiáng)、可用戶定制算法開(kāi)發(fā)等特點(diǎn)贏得了一系列軍工用戶,近期,其在某船舶研究機(jī)構(gòu)研制的船用雷達(dá)系統(tǒng)中,成功擔(dān)任了的雷達(dá)數(shù)據(jù)采集
2016-05-20 11:51:39
采集反饋系統(tǒng)AFS1025 AFS1025采集反饋系統(tǒng)是一款集模擬信號(hào)采集和信號(hào)輸出的綜合測(cè)控系統(tǒng)。可廣泛應(yīng)用于超導(dǎo)量子計(jì)算、通信、雷達(dá)、電子戰(zhàn)和核磁共振等領(lǐng)域,集成2路信號(hào)輸出、采集以及
2022-07-13 11:49:44
根據(jù)電力監(jiān)控系統(tǒng)的要求,提出一種基于FPGA技術(shù)的多路交流信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方法。分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計(jì)方案,以及各個(gè)功能
2009-05-16 14:47:58
27 數(shù)據(jù)采集系統(tǒng)是整個(gè)地震勘探物理模擬實(shí)驗(yàn)系統(tǒng)的關(guān)鍵環(huán)節(jié)。文章介紹運(yùn)用FPGA 芯片控制,實(shí)現(xiàn)對(duì)高速模擬地震信號(hào)的數(shù)據(jù)采集技術(shù),以及USB.2.0 接口總線軟硬件的實(shí)現(xiàn)技術(shù)。該系統(tǒng)
2009-07-08 16:30:52
21 設(shè)計(jì)了一種基于DSP 和FPGA 的雷達(dá)信號(hào)分選電路,對(duì)密集的雷達(dá)信號(hào)進(jìn)行分選識(shí)別。系統(tǒng)利用FPGA 采集信號(hào)的特征參數(shù)以及對(duì)參數(shù)進(jìn)行預(yù)處理;采用了累積差值直方圖算法,根據(jù)信號(hào)脈
2009-07-16 10:52:25
26 精確的雷達(dá)回波信號(hào)采集存儲(chǔ)是完成目標(biāo)識(shí)別和雷達(dá)成像的必要前提,隨著A/D 采樣率和計(jì)算機(jī)總線技術(shù)的高速發(fā)展,已經(jīng)可以在中頻直接對(duì)雷達(dá)回波信號(hào)進(jìn)行實(shí)時(shí)采集。本文介紹了
2009-08-03 11:37:48
14 本文提出了一種用于雷達(dá)回波信號(hào)采集的高速數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)了對(duì)數(shù)十兆赫的回波信號(hào)進(jìn)行連續(xù)的采樣和存儲(chǔ)。系統(tǒng)通過(guò)FPGA控制數(shù)據(jù)連續(xù)采集、緩沖,通過(guò)PCI9056將緩沖區(qū)
2009-08-15 11:45:53
23 本文介紹了一個(gè)基于高速定點(diǎn)DSP的雷達(dá)信號(hào)處理實(shí)驗(yàn)系統(tǒng)的設(shè)計(jì)和研制,其中包括雷達(dá)中頻信號(hào)采集,多種雷達(dá)信號(hào)的設(shè)計(jì)和產(chǎn)生,雷達(dá)回波的
2009-09-04 08:37:07
15 本文結(jié)合數(shù)據(jù)采集系統(tǒng)在雷達(dá)視頻回波信號(hào)處理中的應(yīng)用,介紹了基于XINLINX公司最新一代FPGA—Vertex5 和National Semiconductor 公司的超高速8 位A/D 轉(zhuǎn)換器(ADC08D1500)的信號(hào)采樣與
2009-12-19 15:54:49
27 本文設(shè)計(jì)并實(shí)現(xiàn)了一種導(dǎo)航雷達(dá)回波信號(hào)的采集方法。在分析采樣信號(hào)特性及雷達(dá)性能參數(shù)的基礎(chǔ)上,采用PXI 系統(tǒng)構(gòu)建實(shí)時(shí)采集導(dǎo)航雷達(dá)回波信號(hào)的硬件平臺(tái)。在此基礎(chǔ)上,利用
2009-12-31 14:08:58
22 本文針對(duì)靶場(chǎng)末制導(dǎo)雷達(dá)采集需求,設(shè)計(jì)了一種基于Compact PCI 總線結(jié)構(gòu)的多通道末制導(dǎo)雷達(dá)回波信號(hào)采集系統(tǒng),實(shí)現(xiàn)了對(duì)窄帶末制導(dǎo)雷達(dá)的多路中/低頻信號(hào)實(shí)時(shí)同步采集。該系統(tǒng)
2009-12-31 14:42:08
16 基于DSP和DSP/BIOS的實(shí)時(shí)雷達(dá)信號(hào)采集與處理系統(tǒng):介紹了一種在實(shí)時(shí)操作系統(tǒng)DSP和DSP/BIOS 平臺(tái)下的雷達(dá)信號(hào)實(shí)時(shí)采集" 處理與傳輸系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)! 利用Tms320c6416DSP強(qiáng)大的數(shù)據(jù)處理
2010-01-16 16:59:46
25 基于FPGA的各種雷達(dá)信號(hào)產(chǎn)生方法,介紹了在FPGA中實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)以及提高輸出信號(hào)質(zhì)量的方法,編程實(shí)現(xiàn)了頻率捷變、線性調(diào)頻以及相位編碼等雷達(dá)信號(hào)的產(chǎn)生。仿真
2010-11-29 18:02:49
31
激光雷達(dá)的發(fā)射波及回波信號(hào)經(jīng)光電器件轉(zhuǎn)換形成的電信號(hào)具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對(duì)其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問(wèn)題。同時(shí),A/D轉(zhuǎn)換
2010-12-11 15:33:32
35 深入分析探地雷達(dá)工作原理以及雷達(dá)回波信號(hào)的特點(diǎn),采用基于等效時(shí)間取樣技術(shù)實(shí)現(xiàn)探地雷達(dá)回波信號(hào)的數(shù)據(jù)采集:采用高精度的數(shù)字可編程延時(shí)器產(chǎn)生穩(wěn)定的步進(jìn)時(shí)鐘,作為時(shí)
2011-01-05 11:09:23
64 摘 要: 本文在闡述某種近距雷達(dá)目標(biāo)檢測(cè)原理和FPGA技術(shù)發(fā)展?fàn)顩r的基礎(chǔ)上,著重討論用FPGA設(shè)計(jì)高性能的數(shù)字信號(hào)處理系統(tǒng)的方法,并給出一個(gè)應(yīng)用實(shí)例。
2006-03-11 13:16:43
1698 
基于DSP和FPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)
我國(guó)目前的海事雷達(dá)大多為進(jìn)口雷達(dá),有效探測(cè)距離小,在信噪比降為3 dB時(shí)已經(jīng)無(wú)法識(shí)別信號(hào)。隨著微電子技術(shù)的迅猛發(fā)展,高速
2009-11-05 10:33:24
496 
異步FIFO和PLL在高速雷達(dá)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
1 引言 隨著雷達(dá)系統(tǒng)中數(shù)字處理技術(shù)的飛速發(fā)展,需要對(duì)雷達(dá)回波信號(hào)進(jìn)行高速數(shù)據(jù)采集。在嵌入式條
2009-12-22 17:41:08
2082 
基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器
在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過(guò)程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)
2010-02-06 09:25:45
772 
本文介紹了一種模目信號(hào)設(shè)計(jì)方法,利用FPGA產(chǎn)生時(shí)序及控制,DSP實(shí)時(shí)計(jì)算所需要的回波,從而實(shí)現(xiàn)對(duì)雷達(dá)目標(biāo)回波的模擬,這樣可以在沒(méi)有陣面數(shù)據(jù)的情況下,使信號(hào)處理分系統(tǒng)調(diào)試能
2011-07-05 09:46:27
1111 
目前雷達(dá)信號(hào)采集通常由專(zhuān)用設(shè)備完成,其分析可利用設(shè)計(jì)師自己編制的軟件進(jìn)行。但存在通用性差,費(fèi)用高等問(wèn)題。所以本文通提出了數(shù)字存儲(chǔ)示波器進(jìn)行 雷達(dá) 信號(hào)采集。
2011-07-07 17:02:14
167 聲雷達(dá)信號(hào)采集系統(tǒng)主要由信號(hào)采集、信號(hào)處理、電源和時(shí)鐘四部分組成,本文介紹的基于美國(guó)模擬器件公司的DSP ADSP-TS201S和ADC AD7864的信號(hào)采集系統(tǒng)。
2011-08-17 11:17:52
1326 
介紹了系統(tǒng)的組成、軟硬件設(shè)計(jì)思路,對(duì)結(jié)果進(jìn)行了分析。分析結(jié)果表明,該系統(tǒng)能夠完成寬帶雷達(dá)回波信號(hào)的采集、存儲(chǔ)、傳輸功能,各項(xiàng)指標(biāo)均滿足系統(tǒng)需求。該系統(tǒng)設(shè)計(jì)靈活、控
2011-10-09 10:54:03
44 本文提出了一種基于FPGA的雷達(dá)數(shù)字信號(hào)處理機(jī)設(shè)計(jì),接收機(jī)采用了脈沖多普勒、數(shù)字波束形成等主流雷達(dá)技術(shù)。
2012-03-31 09:53:13
2559 
利用FPGA實(shí)現(xiàn)了信號(hào)的采集與頻譜分析系統(tǒng),對(duì)系統(tǒng)進(jìn)行了模塊劃分,并分別給出了各模塊的設(shè)計(jì)要點(diǎn),完成了模擬信號(hào)采集模塊、快速傅里葉變換模塊、存儲(chǔ)模塊以及VGA顯示模塊的設(shè)計(jì)。最
2012-04-20 10:44:50
74 本文提出的基于FPGA的空間電場(chǎng)信號(hào)采集系統(tǒng)應(yīng)用于探空火箭有效載荷——箭載電場(chǎng)儀探頭后端信號(hào)采集與處理部分,也可以為地面電場(chǎng)儀處理電場(chǎng)信號(hào)提供服務(wù)。該方案解決了電場(chǎng)信號(hào)
2012-12-27 11:39:42
3343 介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來(lái)模擬雷達(dá)回波信號(hào)的方法。給出了以FPGA為核心采集雷達(dá)參數(shù)以及產(chǎn)生雷達(dá)目標(biāo)和干擾信號(hào)的硬件實(shí)現(xiàn)方法,分析了通過(guò)PC104產(chǎn)生理論航跡和
2013-09-25 17:32:34
63 基于 FPGA的 ADC 采集系統(tǒng)的設(shè)計(jì)講解。
2015-10-29 14:06:57
27 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)的論文
2015-10-30 10:38:12
6 基于FPGA的串并集合排序在雷達(dá)系統(tǒng)中的應(yīng)用
2016-01-04 14:59:05
0 基于FPGA的某型雷達(dá)視頻采集預(yù)處理模塊設(shè)計(jì)
2016-08-30 15:10:14
34 基于FPGA的侵徹加速度信號(hào)采集系統(tǒng)設(shè)計(jì)_董勝飛
2017-01-13 21:40:36
2 上一篇寫(xiě)了基于Xilinx FPGA的通用信號(hào)發(fā)生器的案例,反響比較好,很多朋友和我探討相關(guān)的技術(shù),其中就涉及到信號(hào)的采集,為了使該文更有血有肉,我在寫(xiě)一篇基于Xilinx FPGA的通用信號(hào)采集器,望能形成呼應(yīng),以解答大家的疑問(wèn)。
2017-02-11 03:11:37
1712 
基于DSP_FPGA的LFMCW雷達(dá)測(cè)距信號(hào)處理系統(tǒng)設(shè)計(jì)_陳林軍
2017-03-19 19:07:17
4 基于Cortex_A8和FPGA的嵌入系統(tǒng)在雷達(dá)信號(hào)處理中的應(yīng)用
2017-10-26 08:27:50
3 隨著雷達(dá)數(shù)據(jù)處理技術(shù)的快速發(fā)展,需要高速采集雷達(dá)回波信號(hào)。然而激光雷達(dá)的發(fā)射波及回波信號(hào)經(jīng)光電器件轉(zhuǎn)換后,形成的電信號(hào)脈寬窄,幅度低,而且背景噪聲大,如采用低速的數(shù)據(jù)采集系統(tǒng)進(jìn)行采集,存在數(shù)據(jù)精度
2017-10-30 16:34:44
11 設(shè)計(jì)了一種基于ARM與FPGA的便攜式GNSS導(dǎo)航信號(hào)采集回放系統(tǒng)。該系統(tǒng)可采集復(fù)雜情況下的導(dǎo)航衛(wèi)星信號(hào),并且增益可控,為導(dǎo)航接收機(jī)測(cè)試提供了特定的信號(hào)源。系統(tǒng)將導(dǎo)航衛(wèi)星信號(hào)經(jīng)射頻電路轉(zhuǎn)換為數(shù)字中頻信號(hào)
2017-11-16 13:44:42
1308 
針對(duì)機(jī)械設(shè)備運(yùn)行中的振動(dòng)監(jiān)控,設(shè)計(jì)振動(dòng)信號(hào)采集系統(tǒng),提出了一種基于FPGA的振動(dòng)信號(hào)采集系統(tǒng)的設(shè)計(jì)方案。重點(diǎn)闡述了系統(tǒng)硬件結(jié)構(gòu)組成、信號(hào)調(diào)理電路和數(shù)據(jù)采集模塊的設(shè)計(jì),同時(shí)對(duì)A/D采樣的控制邏輯進(jìn)行了討論。經(jīng)試驗(yàn)驗(yàn)證表明,該系統(tǒng)可達(dá)到采樣率10 K每秒、采集精度16位,能夠滿足實(shí)時(shí)性和精度要求。
2017-11-17 11:04:38
5991 
在振動(dòng)信號(hào)采集和處理系統(tǒng)設(shè)計(jì)中,信號(hào)的處理時(shí)間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計(jì)了一種基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng),該系統(tǒng)通過(guò)振動(dòng)信號(hào)采集電路、抗混疊濾波電路、AD采樣電路將電荷信號(hào)轉(zhuǎn)化
2017-11-18 05:26:02
3148 
的效果,依據(jù)該原理,可以實(shí)現(xiàn)圖像的采集及在VGA顯示屏上顯示的實(shí)現(xiàn)。利用FPGA產(chǎn)生VGA時(shí)序信號(hào)和發(fā)送圖像信息,并將其作為圖像信號(hào)采集系統(tǒng),將大大減小圖像開(kāi)發(fā)的難度和投入。
2017-11-18 12:42:02
2114 介紹了直接數(shù)字頻率合成(DDS)的基本原理,并基于Xilinx公司的FPGA設(shè)計(jì)出產(chǎn)生連續(xù)波、重頻參差抖動(dòng)、頻率捷變、線性調(diào)頻以及二相編碼等雷達(dá)信號(hào)的系統(tǒng)方案。實(shí)驗(yàn)結(jié)果表明,該設(shè)計(jì)靈活且性能良好
2017-11-18 12:50:12
6172 提出了一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA 為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種
2017-11-18 13:00:01
2444 
隨著測(cè)試參數(shù)種類(lèi)增加,測(cè)試環(huán)境越來(lái)越復(fù)雜,海量雷達(dá)數(shù)據(jù)與有限存儲(chǔ)容量之間的矛盾日益明顯,實(shí)時(shí)數(shù)據(jù)采集與壓縮技術(shù)可以緩解這一矛盾的加劇。雷達(dá)數(shù)據(jù)采集系統(tǒng)采取了基于FPGA的LZW實(shí)時(shí)無(wú)損壓縮算法。該算
2017-11-24 17:12:31
1434 
在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無(wú)法比擬的優(yōu)勢(shì)。FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬件完成,而且速度快,組成形式靈活,并可以集成外圍控制、譯碼和接口電路。更最主要的是,FPGA可以采用IP內(nèi)核技術(shù),以通過(guò)繼承、共享或購(gòu)買(mǎi)所需的知識(shí)產(chǎn)權(quán)內(nèi)核提高其開(kāi)發(fā)進(jìn)度。
2018-12-30 10:03:00
4201 
整個(gè)系統(tǒng)的組成如圖1所示。當(dāng)啟爆電路在DSP和FPGA的控制下啟爆時(shí),感應(yīng)線圈取出啟爆電流,首先是高速數(shù)據(jù)采集與存儲(chǔ)電路,以FPGA為核心,對(duì)數(shù)據(jù)進(jìn)行高速采集與存儲(chǔ)。數(shù)據(jù)存儲(chǔ)完畢,FPGA發(fā)信號(hào)告知DSP采集完畢,開(kāi)始對(duì)采集的數(shù)據(jù)進(jìn)行相關(guān)的處理。
2018-10-07 12:03:03
2981 
本文提出了一種實(shí)現(xiàn)信號(hào)采集方案,介紹了由ARM 處理器S3C2410 和EP2C8 FPGA 組成的高速信號(hào)采集系統(tǒng)的系統(tǒng)設(shè)計(jì),并著重介紹前端硬件的設(shè)計(jì),并就ARM 處理器和FPGA 的互聯(lián)設(shè)計(jì)進(jìn)行探討。利用FPGA 硬件控制A/D 轉(zhuǎn)換,達(dá)到了較好的效果,實(shí)現(xiàn)了信號(hào)的采集與存儲(chǔ)。
2018-11-02 15:46:01
10 高速雷達(dá)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法。該系統(tǒng)由FPGA芯片完成各芯片之間的邏輯控制,具有設(shè)計(jì)靈活、結(jié)構(gòu)簡(jiǎn)單、實(shí)時(shí)性高、可靠性高等優(yōu)點(diǎn)。
2018-12-24 15:20:00
19 、高增益、實(shí)時(shí)并行處理等特點(diǎn)外,還具有容量大,體積小,功耗低等優(yōu)點(diǎn)。因而,采用聲光信號(hào)處理技術(shù)解決帶寬、高增益和實(shí)時(shí)并行處理問(wèn)題具有重要意義,聲光信號(hào)的采集系統(tǒng)的設(shè)計(jì)是整個(gè)聲光系統(tǒng)關(guān)鍵之一。這里設(shè)計(jì)了一個(gè)基于FPGA和USB 2.0的高速CCD聲光信號(hào)采集系統(tǒng),為聲光信號(hào)采集提供了硬件平臺(tái)。
2019-03-12 08:45:17
1339 
提出了一種基于FPGA+ARM的多路視頻采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方法。該視頻采集系統(tǒng)不僅能對(duì)多路快速變化的視頻信號(hào)進(jìn)行采集和處理,而且能應(yīng)用為系統(tǒng)信號(hào)發(fā)生設(shè)備.系統(tǒng)采用FPGA為核心高速時(shí)序邏輯控制
2019-11-19 15:51:42
21 設(shè)計(jì)了一套高速線陣CCD信號(hào)采集系統(tǒng),采用FPGA+DSP的數(shù)字處理方案,能滿足光信號(hào)的實(shí)時(shí)識(shí)別和處理,可用于研究靜態(tài)和動(dòng)態(tài)小粒子的光散射彩虹特性。
2019-11-21 17:32:39
24 船載雷達(dá)圖像記錄。該系統(tǒng)由AD、FPGA、SDRAM組成,AD芯片把雷達(dá)提供的以VGA接口方式給出的圖像信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),FPGA控制時(shí)序通過(guò)整頁(yè)突發(fā)的模式寫(xiě)入SDRAM中,并提供了后續(xù)處理的接口。
2020-01-24 16:53:00
1039 
針對(duì)某型高炮射擊檢查分析系統(tǒng),介紹了一種適用于某型雷達(dá)的視頻采集預(yù)處理模塊,其主要功能是利用雷達(dá)攝像頭識(shí)別彈跡并標(biāo)記其坐標(biāo)。該模塊選用視頻解碼芯片和FPGA對(duì)視頻信號(hào)進(jìn)行控制讀取,通過(guò)對(duì)動(dòng)目標(biāo)的檢測(cè)
2021-02-01 16:11:00
12 主要介紹基于FPGA實(shí)現(xiàn)多路模擬信號(hào)自適應(yīng)采集系統(tǒng)的設(shè)計(jì)。該系統(tǒng)主要包括軟件和硬件兩部分:硬件主要采用FPGA芯片,AD7982—1,ADG406和運(yùn)放AD824來(lái)搭建硬件平臺(tái);軟件包括FPGA程序
2021-02-02 15:52:34
5 為了滿足瞬變電磁探測(cè)中晚期電磁信號(hào)采集的要求,選擇高性能24位模數(shù)轉(zhuǎn)換器AD7762,以FPGA為控制核心實(shí)現(xiàn)信號(hào)的高
2021-05-05 11:24:00
2347 
為研究脈沖星X射線輻射脈沖信號(hào)的特點(diǎn)需要記錄X射線脈沖信號(hào)的上升沿時(shí)刻與脈沖信號(hào)峰值。設(shè)計(jì)了基于FPGA的X射線脈沖信號(hào)數(shù)據(jù)采集系統(tǒng)。重點(diǎn)介紹了數(shù)據(jù)采集系統(tǒng)的組成、功能及硬件設(shè)計(jì)。其中,系統(tǒng)采用11
2021-06-01 09:37:44
13 基于FPGA的ADC采集系統(tǒng)設(shè)計(jì)(通信電源技術(shù)手冊(cè)在線閱讀)-該文檔為基于FPGA的ADC采集系統(tǒng)設(shè)計(jì)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-09-16 10:37:02
39 基于FPGA的ADC采集系統(tǒng)的設(shè)計(jì)(電源技術(shù)指標(biāo)不包括)-該文檔為基于FPGA的ADC采集系統(tǒng)的設(shè)計(jì)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-09-16 13:44:15
44 FPGA和CPU一直是雷達(dá)信號(hào)處理不可分割的組成部分。傳統(tǒng)上FPGA用于前端處理,CPU用于后端處理。隨著雷達(dá)系統(tǒng)的處理能力越來(lái)越強(qiáng),越來(lái)越復(fù)雜,對(duì)信息處理的需求也急劇增長(zhǎng)。為此,FPGA不斷在提高
2022-12-14 11:46:09
1268
評(píng)論