AD9576 雙通道PLL、異步時鐘發(fā)生器
數(shù)據(jù):
AD9576產(chǎn)品技術英文資料手冊
優(yōu)勢和特點
- 單通道、低相位噪聲、完全集成的VCO/小數(shù)N分頻PLL內(nèi)核
- VCO范圍:2375 MHz至2725 MHz
- 集成環(huán)路濾波器(需要單個外部電容)
- 2路差分、XTAL或單端參考輸入
- 參考監(jiān)控功能
- 自動冗余XTAL切換
- 最小瞬態(tài)、平滑切換
- 典型RMS抖動
- <0.3 ps(12 kHz至20 MHz,整數(shù)N分頻轉(zhuǎn)換)
- <0.5 ps(12 kHz至20 MHz,小數(shù)N分頻轉(zhuǎn)換)
- 輸入頻率
- 8 kHz、1.544 MHz、2.048 MHz和10 MHz至325 MHz
- 通過引腳短接實現(xiàn)預設頻率轉(zhuǎn)換(PPRx)
- 采用25 MHz輸入?yún)⒖?
- 24.576 MHz、25 MHz、33.33 MHz、50 MHz、70.656 MHz、100 MHz、125 MHz、148.5 MHz、156.25 MHz、161.1328 MHz、312.5 MHz、322.2656 MHz、625 MHz或644.5313 MHz
- 采用19.44 MHz輸入?yún)⒖?
- 50 MHz、100 MHz、125 MHz、156.25 MHz、161.1328 MHz或644.5313 MHz
- 采用30.72 MHz輸入?yún)⒖?
- 25 MHz、50 MHz、100 MHz、125 MHz或156.25 MHz
- 單通道、完全集成的通用型VCO/整數(shù)N分頻PLL內(nèi)核
- VCO范圍:750 MHz至825 MHz
- 集成環(huán)路濾波器
- 獨立重復參考輸入或采用小數(shù)N分頻PLL有效參考輸入工作
- 輸入頻率:25 MHz
- 通過引腳短接實現(xiàn)預設頻率轉(zhuǎn)換(PPRx)
- 25 MHz、33.33 MHz、50 MHz、66.67 MHz、100 MHz、133.33 MHz、200 MHz或400 MHz
- 多達3路基準時鐘輸出
- 11對可配置差分輸出
- 輸出驅(qū)動格式
- 3路輸出:HSTL、LVDS、HCSL、1.8 V CMOS、2.5 V/3.3 V CMOS
- 8路輸出:HSTL、LVDS或1.8 V CMOS
- 2.5 V或3.3 V單電源供電
產(chǎn)品詳情
AD9576具有多路輸出時鐘發(fā)生器功能,內(nèi)置兩個具有靈活頻率轉(zhuǎn)換功能的專用鎖相環(huán)(PLL)內(nèi)核,經(jīng)過優(yōu)化可用作整個系統(tǒng)的穩(wěn)定異步時鐘源,通過監(jiān)控冗余晶體(XTAL)輸入并實現(xiàn)這些輸入之間的自動切換,可在頻率容差范圍內(nèi)延長工作壽命,同時將開關感應瞬變降至最低。小數(shù)N分頻PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)絡性能,而整數(shù)N分頻PLL提供通用型時鐘,可用作CPU和現(xiàn)場可編程門陣列(FPGA)參考時鐘。
AD9576利用引腳短接為其11路輸出時鐘在眾多可用上電就緒配置中進行選擇,只需將外部上拉或下拉電阻連接到適當?shù)囊_編程讀取器引腳(PPRx)即可。通過這些引腳可以控制內(nèi)部分頻器,以建立所需的頻率轉(zhuǎn)換、時鐘輸出功能和輸入?yún)⒖脊δ?。這些參數(shù)還可以通過串行端口接口(SPI)進行手動配置。
AD9576采用64引腳、9 mm × 9 mm LFCSP封裝,只需2.5 V或3.3 V單電源供電。工作溫度范圍為?40°C至+85°C。
每個OUTx輸出都是差分輸出,并包含兩個引腳:OUTx和OUTx。為簡單起見,術語OUTx是指包含這兩個引腳的功能輸出模塊。
應用
- 以太網(wǎng)線路卡、交換機和路由器
- 基帶單元
- SATA和PCI Express
- 低抖動、低相位噪聲時鐘產(chǎn)生
- 異步時鐘產(chǎn)生
方框圖
