完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
|
|
ADN4667接收低壓TTL/CMOS邏輯信號,并將其轉(zhuǎn)換為一個差分電流輸出信號,來驅(qū)動雙絞線等傳輸媒介,輸出電流的典型值為±3.1 mA。傳輸信號在接收端的終端電阻上產(chǎn)生典型值為±310 mV的差分電壓。然后再通過ADN4668等LVDS接收器轉(zhuǎn)換為TTL/CMOS邏輯電平。
ADN4667還提供高電平和低電平有效的使能/禁用輸入(EN和/EN)。這些輸入控制全部的4個驅(qū)動器,并在禁用狀態(tài)關(guān)閉電流輸出,以將待機(jī)功耗降低至10 mW(典型值)。
ADN4667及與其配合使用的LVDS接收器ADN4668,可為高速點對點數(shù)據(jù)傳輸提供全新的解決方案,并為發(fā)射極耦合邏輯(ECL)或正電壓射極耦合邏輯(PECL)提供低功耗的替代方案。
應(yīng)用
Data Sheet, Rev. A, 5/08