EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計(jì)方法和實(shí)現(xiàn)手段,借助于硬件描述語(yǔ)言的國(guó)際標(biāo)準(zhǔn)VHDL 和強(qiáng)大的EDA工具,可減少設(shè)計(jì)風(fēng)險(xiǎn)并縮短周期,隨著VHDL語(yǔ)言使用范圍的日益擴(kuò)大
2011-04-11 11:34:47
1842 
VHDL語(yǔ)言基礎(chǔ)
2012-08-15 17:36:58
VHDL語(yǔ)言的程序結(jié)構(gòu)與數(shù)據(jù)類(lèi)型第2節(jié) VHDL語(yǔ)言的程序結(jié)構(gòu)與數(shù)據(jù)類(lèi)型[學(xué)習(xí)要求] 掌握VHDL硬件描述語(yǔ)言的基本語(yǔ)法和源文件的結(jié)構(gòu),學(xué)會(huì)用VHDL硬件描述語(yǔ)言設(shè)計(jì)典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)
2009-03-19 14:52:00
VHDL與其他傳統(tǒng)集成電路描述語(yǔ)言相比具有什么優(yōu)勢(shì)?VHDL語(yǔ)言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用
2021-05-07 06:38:41
VHDL硬件描述語(yǔ)言與和數(shù)字邏輯電路設(shè)計(jì).侯伯亭&顧新
2020-05-11 09:22:18
VHDL硬件描述語(yǔ)言與和數(shù)字邏輯電路設(shè)計(jì).侯伯亭&顧新.掃描版
2020-05-03 09:46:42
VHDL語(yǔ)言教程精華
2013-11-17 13:12:02
VHDL語(yǔ)言是一種用于電路設(shè)計(jì)的高級(jí)語(yǔ)言。它在80年代的后期出現(xiàn)。最初是由美國(guó)國(guó)防部開(kāi)發(fā)出來(lái)供美軍用來(lái)提高設(shè)計(jì)的可靠性和縮減開(kāi)發(fā)周期的一種使用范圍較小的設(shè)計(jì)語(yǔ)言 。VHDL翻譯成中文就是
2015-09-30 13:48:29
電路設(shè)計(jì)VHDL設(shè)計(jì)基礎(chǔ)知識(shí),幾個(gè)文檔集合在一起的。
2016-10-08 10:32:17
Perl語(yǔ)言在電路設(shè)計(jì)中的應(yīng)用實(shí)用提取和報(bào)表語(yǔ)言是由Perl語(yǔ)言在電路設(shè)計(jì)中的應(yīng)用 開(kāi)發(fā)并不斷更新,用于Perl語(yǔ)言在電路設(shè)計(jì)中的應(yīng)用 環(huán)境下編程的一種模塊化的、可擴(kuò)展的高級(jí)語(yǔ)言。在集成電路后端
2012-01-11 15:19:01
[VHDL硬件描述語(yǔ)言與和數(shù)字邏輯電路設(shè)計(jì)].侯伯亭&顧新.掃描版
2020-05-21 09:25:46
馬上本科畢業(yè),專(zhuān)業(yè)方向是信息化工程管理,但是論文題目抽到的是 編寫(xiě)全自動(dòng)洗衣機(jī)控制電路的VHDL語(yǔ)言程序,沒(méi)有學(xué)習(xí)過(guò),在圖書(shū)館借書(shū)看了后感覺(jué)很復(fù)雜,由于要實(shí)習(xí)很難有時(shí)間研究.希望論壇有 高人 能給
2010-03-01 12:45:08
求一款基于VHDL的異步串行通信電路設(shè)計(jì)分享
2021-04-08 06:16:42
電子設(shè)計(jì)的主流。VHDL語(yǔ)言作為可編程邏輯器件的標(biāo)準(zhǔn)語(yǔ)言描述能力強(qiáng),覆蓋面廣,抽象能力強(qiáng),應(yīng)用越來(lái)越廣泛。VHDL語(yǔ)言具有多層次描述系統(tǒng)硬件功能的能力,可以從系統(tǒng)的數(shù)學(xué)模型直到門(mén)級(jí)電路,其高層次的行為
2018-11-20 10:39:39
語(yǔ)言進(jìn)行CPLD/FPGA設(shè)計(jì)開(kāi)發(fā),Altera和Lattice已經(jīng)在開(kāi)發(fā)軟件方面提供了基于本公司芯片的強(qiáng)大開(kāi)發(fā)工具。但由于VHDL設(shè)計(jì)是行為級(jí)設(shè)計(jì),所帶來(lái)的問(wèn)題是設(shè)計(jì)者的設(shè)計(jì)思想與電路結(jié)構(gòu)相脫節(jié),而且
2019-06-18 07:45:03
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來(lái)的。
2019-10-18 08:20:51
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件
2019-08-28 08:05:46
什么是VHDL?VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著
2019-08-08 07:08:00
感覺(jué)模擬IC設(shè)計(jì)就應(yīng)該是設(shè)計(jì)模擬電路.設(shè)計(jì)運(yùn)放等,通過(guò)設(shè)計(jì)電路、在硅片上搭建TTL.CMOS......從而做成IC芯片;而我經(jīng)常看到說(shuō)IC設(shè)計(jì)就是使用VHDL語(yǔ)言設(shè)計(jì)IC,寫(xiě)好VHDL語(yǔ)言后燒錄到FPGA.CPLD.......從而做成芯片。我想問(wèn)的是這兩者有什么區(qū)別?
2018-08-29 09:45:43
跪求《VHDL數(shù)字電路設(shè)計(jì)》(巴西)的課后習(xí)題答案,有的請(qǐng)發(fā)郵箱501305928@qq.com萬(wàn)分感謝。。。。。。。。。。。。。。。
2014-07-19 15:34:33
硬件描述語(yǔ)言VHDL課件 硬件描述語(yǔ)言VHDL 數(shù)字系統(tǒng)設(shè)計(jì)分為硬件設(shè)計(jì)和軟件設(shè)計(jì), 但是隨著計(jì)算機(jī)技術(shù)、超大規(guī)模集成電路(CPLD
2008-09-11 15:47:23
VHDL語(yǔ)言和verilog語(yǔ)言有何區(qū)別
2019-03-28 06:52:52
用VHDL語(yǔ)言編出一個(gè)電壓信號(hào)源,再編出一個(gè)積分電路,放大電路,濾波電路,移相電路對(duì)這個(gè)信號(hào)源進(jìn)行處理
2015-05-26 21:29:51
{:12:}誰(shuí)有清華大學(xué)vhdl的電路設(shè)計(jì)的代碼PCB打樣找華強(qiáng) http://www.hqpcb.com/3 樣板2天出貨
2012-10-09 23:10:36
用VHDL語(yǔ)言實(shí)現(xiàn)樂(lè)曲演奏電路本程序是用VHDL對(duì)《梁祝協(xié)奏曲》中《化蝶》部分的樂(lè)曲電路實(shí)現(xiàn)。
2011-08-18 10:31:53
X-HDL:軟件簡(jiǎn)介—SoftWare Description: X-HDL v3.2.55 VHDL/Verilog語(yǔ)言翻譯器
一款VHDL/Verilog語(yǔ)言翻譯器??蓪?shí)現(xiàn)VHDL和Verilog語(yǔ)言的相互智能化轉(zhuǎn)化。這分別是windows、linux、solaris版本。
2006-03-25 12:00:47
355 VHDL硬件描述語(yǔ)言教學(xué):包括fpga講義,VHDL硬件描述語(yǔ)言基礎(chǔ),VHDL語(yǔ)言的層次化設(shè)計(jì)的教學(xué)幻燈片
2006-03-27 23:46:49
93
VHDL的定義和功能VHDL的發(fā)展概況程序編程語(yǔ)言和硬件描述語(yǔ)言的對(duì)比引入硬件描述語(yǔ)言對(duì)系統(tǒng)進(jìn)
2008-09-03 12:58:41
39
全面地介紹了VHDL硬件描述語(yǔ)言的基本知識(shí)和利用VHDL進(jìn)行數(shù)字電路系統(tǒng)設(shè)計(jì)的方法。全書(shū)共分13章:第1-6
2008-09-11 15:45:27
1333 組合邏輯電路設(shè)計(jì)一、實(shí)驗(yàn)?zāi)康?. 熟悉組合邏輯電路的基本設(shè)計(jì)方法;2. 練習(xí)用門(mén)電路、譯碼器、數(shù)據(jù)選擇器設(shè)計(jì)組合邏輯電路。二、實(shí)驗(yàn)設(shè)備1.
2008-09-12 16:41:23
0 VHDL語(yǔ)言及其應(yīng)用是在作者歷時(shí)七年為通信與信息系統(tǒng)、信號(hào)與信息處理專(zhuān)業(yè)研究生講授VHDL語(yǔ)言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫(xiě)而成的。全書(shū)共分15章,以教授完整的VHDL語(yǔ)言體
2009-02-12 09:41:38
172 [學(xué)習(xí)要求] 掌握VHDL硬件描述語(yǔ)言的基本語(yǔ)法和源文件的結(jié)構(gòu),學(xué)會(huì)用VHDL硬件描述語(yǔ)言設(shè)計(jì)典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)]重點(diǎn):VHDL語(yǔ)言的程序結(jié)構(gòu);VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型及數(shù)
2009-03-18 20:02:35
47 VHDL語(yǔ)言及其應(yīng)用是在作者歷時(shí)七年為通信與信息系統(tǒng)、信號(hào)與信息處理專(zhuān)業(yè)研究生講授VHDL語(yǔ)言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫(xiě)而成的。全書(shū)共分15章,以教授完整的VHDL語(yǔ)言體
2009-07-10 17:21:44
18 VHDL語(yǔ)言及其應(yīng)用的主要內(nèi)容:第一章 硬件模型概述第二章 基本的VHDL編程語(yǔ)言第三章 VHDL模型的組織第四章 VHDL綜合工具第五章 VHDL應(yīng)用樣例附錄A VHDL
2009-07-20 12:06:15
0 VHDL語(yǔ)言概述:本章主要內(nèi)容:硬件描述語(yǔ)言(HDL)VHDL語(yǔ)言的特點(diǎn)VHDL語(yǔ)言的開(kāi)發(fā)流程
1.1 1.1 硬件描述語(yǔ)言( 硬件描述語(yǔ)言(HDL HDL)H
2009-08-09 23:13:20
47 VHDL(超高速集成電路硬件描述語(yǔ)言)目前在電子設(shè)計(jì)領(lǐng)域得到了廣泛的應(yīng)用。但是,實(shí)現(xiàn)同樣的系統(tǒng)功能,不同的電路設(shè)計(jì)師可以采用不同的實(shí)際方法,這樣就存在一個(gè)電路復(fù)雜程
2009-08-13 08:27:22
20 本文介紹了在ALTERA 公司的EDA 軟件MAX+plusII 平臺(tái)下用VHDL 語(yǔ)言進(jìn)行數(shù)字電路設(shè)計(jì)的主要流程,并用一個(gè)設(shè)計(jì)實(shí)例闡述演示了設(shè)計(jì)過(guò)程。關(guān)鍵詞:電子設(shè)計(jì)自動(dòng)化 MAX+plusII 硬件描述
2009-08-25 14:50:32
38 VHDL語(yǔ)言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。 VHDL 語(yǔ)言是美國(guó)國(guó)防部在 20 世紀(jì) 80 年代初為實(shí)現(xiàn)其高速集成電路計(jì)劃(VHSIC)而提出的
2009-09-01 09:02:40
37 結(jié)合應(yīng)用MaxplusⅡ軟件進(jìn)行VHDL 語(yǔ)言代碼編寫(xiě)的經(jīng)驗(yàn),闡述使用VHDL 語(yǔ)言的過(guò)程中比較常見(jiàn)的幾個(gè)問(wèn)題。
2009-09-10 16:19:24
25 VHDL 語(yǔ)言程序的元素:本章主要內(nèi)容:VHDL語(yǔ)言的對(duì)象VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型VHDL語(yǔ)言的運(yùn)算符VHDL語(yǔ)言的標(biāo)識(shí)符VHDL語(yǔ)言的詞法單元
2009-09-28 14:32:21
41 vhdl數(shù)字系統(tǒng)設(shè)計(jì)是數(shù)字電路自動(dòng)化設(shè)計(jì)(EDA)入門(mén)的工具書(shū)。其內(nèi)容主要包括:用VHDL語(yǔ)言設(shè)計(jì)的基本組合電路、時(shí)序電路、數(shù)字綜合電路、電路圖輸入法要領(lǐng)概述、實(shí)用VHDL語(yǔ)句
2009-10-08 21:54:01
0 VHDL基礎(chǔ)教程:VHDL語(yǔ)言及其應(yīng)用目錄:第1章 VHDL基本概念 1.1 數(shù)字系統(tǒng)建?!?.2 建模的域和級(jí) 1.3 建模語(yǔ)言 1.4 VHDL建模的概念 1.5 一個(gè)VHDL設(shè)計(jì)實(shí)例 1 6
2009-10-16 18:17:58
357 VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì):本書(shū)系統(tǒng)地介紹了一種硬件描述語(yǔ)言,即VHDL語(yǔ)言設(shè)計(jì)數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。這是電子電路設(shè)計(jì)方法上一次革命性的變化,也是邁
2010-02-06 16:55:22
359 講述組合邏輯電路設(shè)計(jì)基礎(chǔ)
2010-05-06 10:29:15
0 摘要:介紹應(yīng)用高速集成電路硬件描述語(yǔ)言(VHDL)在Altera公司的MAX+plusII環(huán)境下,設(shè)計(jì)專(zhuān)用分配器和計(jì)數(shù)器。關(guān)鍵詞:VHDL;分配器;計(jì)數(shù)器
2010-05-13 09:44:11
38 用VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路
標(biāo)簽/分類(lèi):
眾所周知,分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠(chǎng)家集成的鎖相
2007-08-21 15:28:16
5527 組合機(jī)床順序控制電路設(shè)計(jì)
一、 實(shí)驗(yàn)?zāi)康模?、 熟悉常用低壓電器元件的使用。2、 掌握控制電路設(shè)計(jì)的方法
2008-09-23 08:18:48
3238 
時(shí)序電路設(shè)計(jì)串入/并出移位寄存器一 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本描述語(yǔ)句的使用方法。2掌握使用VHDL語(yǔ)言進(jìn)行時(shí)序電路設(shè)計(jì)的方法。
2009-03-13 19:29:51
5733 
時(shí)序電路設(shè)計(jì)串入/并出移位寄存器一 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本描述語(yǔ)句的使用方法。2掌握使用VHDL語(yǔ)言進(jìn)行時(shí)序電路設(shè)計(jì)的方法。
2009-03-13 19:29:52
2024 
VHDL語(yǔ)言應(yīng)用實(shí)例指導(dǎo)
VHDL中的標(biāo)識(shí)符可以是常數(shù)、變量、信號(hào)、端口、子程序或參數(shù)的名字。使用標(biāo)識(shí)符要遵守如下法則
2009-03-20 14:15:53
2064 
【摘 要】 通過(guò)設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開(kāi)發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語(yǔ)言相比,使用VHDL語(yǔ)言的優(yōu)越性。
2009-05-10 19:47:30
1111 
【摘 要】 介紹了在VXI總線(xiàn)儀器構(gòu)成的導(dǎo)彈測(cè)試系統(tǒng)中,利用ISP器件使接口電路設(shè)計(jì)簡(jiǎn)化,并用VHDL語(yǔ)言實(shí)現(xiàn)了ISP器件的內(nèi)部邏輯,給出了設(shè)計(jì)的方法及部分VHDL源代碼。
2009-05-11 20:00:04
864 
用VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路(占空比為2比1)
分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠(chǎng)家集成的鎖
2009-06-22 07:46:33
7831 基于VHDL語(yǔ)言的按鍵消抖電路設(shè)計(jì)及仿真
按鍵開(kāi)關(guān)是電子設(shè)備實(shí)現(xiàn)人機(jī)對(duì)話(huà)的重要器件之一。由于大部分按鍵是機(jī)械觸點(diǎn),在觸點(diǎn)閉合和斷開(kāi)時(shí)都會(huì)產(chǎn)生抖動(dòng)。為避免
2010-01-04 10:39:13
5588 
VHDL和Verilog HDL語(yǔ)言對(duì)比
Verilog HDL和VHDL都是用于邏輯設(shè)計(jì)的硬件描述語(yǔ)言,并且都已成為IEEE標(biāo)準(zhǔn)。VHDL是在1987年成為IEEE標(biāo)準(zhǔn),Verilog HDL
2010-02-09 09:01:17
10317 采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì)
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:02
2318 
VHDL超高速集成電路硬件描述語(yǔ)言是隨著集成電路系統(tǒng)化和高度集成化逐步發(fā)展起來(lái)的,是一種用于數(shù)字系統(tǒng)設(shè)計(jì)、測(cè)試,面向多領(lǐng)域、多層次的IEEE標(biāo)準(zhǔn)硬件描述語(yǔ)言。它從20世紀(jì)70年代作為電路設(shè)計(jì)工具誕生于美國(guó)國(guó)防部至今,已經(jīng)成為十分流行的硬件描述工具,并且
2011-01-18 12:45:17
1075 
《VHDL與數(shù)字電路設(shè)計(jì)》是有盧毅、賴(lài)杰主編的,主要介紹涉及數(shù)字系統(tǒng)設(shè)計(jì)的多方面原理、技術(shù)及應(yīng)用,主要內(nèi)容有數(shù)字系統(tǒng)的基本設(shè)計(jì)思想、設(shè)計(jì)方法和設(shè)計(jì)步驟, VHDL 硬件描述語(yǔ)言
2011-07-11 15:54:27
0 簡(jiǎn)要介紹了 VHDL 語(yǔ)言進(jìn)行工程設(shè)計(jì)的優(yōu)點(diǎn),并詳細(xì)說(shuō)明了利用VHDL語(yǔ)言設(shè)計(jì)狀態(tài)機(jī)電電路的過(guò)程,最后進(jìn)行了仿真,仿真結(jié)果證明該設(shè)計(jì)能夠?qū)崿F(xiàn)狀態(tài)機(jī)電路的功能。
2011-07-18 10:31:20
83 摘要: 通過(guò)一個(gè)偶同位產(chǎn)生器邏輯功能的實(shí)現(xiàn)過(guò)程,介紹了VHDL語(yǔ)言中信號(hào)設(shè)置的不同方 式及注意事項(xiàng),并給出了完整的程序代碼。 關(guān)鍵詞: VHDL;程序 1 概述 VHDL是一種快速的 電路
2011-10-06 08:48:28
1091 
VHDL(Very High Speed Integrated CIRCUITHARDWARE DESCRIPTION Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來(lái)的。
2012-03-02 09:16:05
3822 
電子發(fā)燒友網(wǎng)站提供《[VHDL硬件描述語(yǔ)言與和數(shù)字邏輯電路設(shè)計(jì)].侯伯亭&顧新.掃描版.txt》資料免費(fèi)下載
2012-07-10 18:32:33
0 電子發(fā)燒友網(wǎng)站提供《經(jīng)典教材-VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)(第三版).txt》資料免費(fèi)下載
2014-08-27 11:41:09
0 VHDL語(yǔ)言快速入門(mén),很精練的語(yǔ)言總結(jié),希望大家有用到
2015-10-29 18:24:46
31 基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)
2015-11-04 15:14:36
9 本書(shū)以 VHDL 程序設(shè)計(jì)基礎(chǔ)與工程實(shí)踐為內(nèi)容,全面介紹了 VHDL 程序設(shè)計(jì)的基礎(chǔ)知
識(shí)和基本技術(shù),并結(jié)合工程實(shí)例講解電路設(shè)計(jì)的基本流程和 VHDL技術(shù)的應(yīng)用。本書(shū)基本涵
2016-02-17 15:52:13
3 VHDL語(yǔ)言在MAXPLUS軟件的設(shè)計(jì)案例,好東西,喜歡的朋友可以下載來(lái)學(xué)習(xí)。
2016-02-19 17:18:55
0 本書(shū)共分為三個(gè)基本組成部分,首先詳細(xì)介紹VHDL語(yǔ)言的背景知識(shí)、基本語(yǔ)法結(jié)構(gòu)和VHDL代碼的編寫(xiě)方法;然后介紹VHDL電路單元庫(kù)的結(jié)構(gòu)和使用方法,以及如何將新的設(shè)計(jì)加入到現(xiàn)有的或自己新建立的單元
2016-04-25 17:07:53
0 本書(shū)共分為三個(gè)基本組成部分,首先詳細(xì)介紹VHDL語(yǔ)言的背景知識(shí)、基本語(yǔ)法結(jié)構(gòu)和VHDL代碼的編寫(xiě)方法;然后介紹VHDL電路單元庫(kù)的結(jié)構(gòu)和使用方法,以及如何將新的設(shè)計(jì)加入到現(xiàn)有的或自己新建立的單元
2016-04-25 17:07:53
0 這本VHDL書(shū)籍,配套學(xué)習(xí)VHDL語(yǔ)言時(shí)從簡(jiǎn)到難的例子,極大地幫助學(xué)習(xí)VHDL硬件編輯語(yǔ)言的初學(xué)者,如果是剛學(xué)完不就VHDL語(yǔ)言,下篇也是非常有益的例子,例子非常詳細(xì)。
2016-08-03 18:36:25
20 VHDL語(yǔ)言(修改)有需要的朋友下來(lái)看看
2016-08-05 17:32:53
24 VHDL語(yǔ)言編程學(xué)習(xí)之VHDL硬件描述語(yǔ)言
2016-09-01 15:27:27
0 硬件描述語(yǔ)言VHDL的學(xué)習(xí)文檔,詳細(xì)的介紹了VHDL
2016-09-02 17:00:53
12 VHDL語(yǔ)言要素,大學(xué)EDA課程必備資料,在實(shí)際的應(yīng)用中,VHDL仿真器講INTEGER類(lèi)型的數(shù)據(jù)作為有符號(hào)數(shù)處理,而綜合器將INTEGER作為無(wú)符號(hào)數(shù)處理. VHDL綜合器要求利用RANGE子句
2016-11-21 15:40:34
0 VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì),感興趣的小伙伴們可以瞧一瞧。
2016-11-10 14:20:34
0 電子設(shè)計(jì)研發(fā)部分的研發(fā)人員常用資料——VHDL語(yǔ)言的LCD12864。
2016-11-03 14:26:19
0 VHDL在顯示屏控制電路設(shè)計(jì)中的應(yīng)用
2017-01-02 17:27:10
4 在小規(guī)模數(shù)字集成電路就要淘汰的今天,作為一個(gè)電類(lèi)專(zhuān)業(yè)的畢業(yè)生應(yīng)該熟悉VHDL語(yǔ)言和CPLD、FPGA器件的設(shè)計(jì),閻石教授新編寫(xiě)的教材也加入了VHDL語(yǔ)言方面的內(nèi)容,可見(jiàn)使用VHDL語(yǔ)言將數(shù)字系統(tǒng)集成
2017-12-05 09:00:31
20 1987年, VHDL被正式確定為IEEE 1076標(biāo)準(zhǔn)。 VHDL是一種強(qiáng)類(lèi)型語(yǔ)言, 具有豐富的表達(dá)能力, 可使各種復(fù)雜度(系統(tǒng)級(jí)、 電路板級(jí)、 芯片級(jí)、 門(mén)級(jí))的電路網(wǎng)絡(luò)在同一抽象程度上被描述
2018-03-30 11:20:15
9 VHDL語(yǔ)言是一種在EDA設(shè)計(jì)中廣泛流行的硬件描述語(yǔ)言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語(yǔ)句外,VHDL語(yǔ)言的句法、語(yǔ)言形式和描述風(fēng)格十分類(lèi)似于一般的計(jì)算機(jī)高級(jí)語(yǔ)言,是目前硬件描述語(yǔ)言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:27
21 基于VHDL的串口RS232電路設(shè)計(jì) 隨著電子技術(shù)的發(fā)展,現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA和復(fù)雜可編程邏輯器件CPLD的出現(xiàn),使得電子系統(tǒng)的設(shè)計(jì)者利用與器件相應(yīng)的電子CAD軟件,在實(shí)驗(yàn)室里就可以設(shè)計(jì)自己的專(zhuān)用集成電路ASIC器件。
2018-06-25 09:03:00
1906 
本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL教程之VHDL語(yǔ)言元素的詳細(xì)資料概述一內(nèi)容包括了:1. VHDL語(yǔ)言的客體2 VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型3 VHDL數(shù)據(jù)類(lèi)型轉(zhuǎn)換4 VHDL詞法規(guī)則與標(biāo)識(shí)符
2018-11-05 08:00:00
0 本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL硬件描述語(yǔ)言入門(mén)教程資料免費(fèi)下載包括了:1. VHDL語(yǔ)言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語(yǔ)句,4. 狀態(tài)機(jī)在VHDL中的實(shí)現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:00
41 VHDL是一種用來(lái)描述數(shù)字邏輯系統(tǒng)的“編程語(yǔ)言”。它通過(guò)對(duì)硬件行為的直接描述來(lái)實(shí)現(xiàn)對(duì)硬件的物理實(shí)現(xiàn),代表了當(dāng)今硬件設(shè)計(jì)的發(fā)展方向。VHDL是為了滿(mǎn)足邏輯設(shè)計(jì)過(guò)程中的各種需求而設(shè)計(jì)的。
2020-04-23 15:51:03
2362 
什么是vhdl語(yǔ)言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語(yǔ)言)。VHSIC是Very High Speed
2020-04-23 15:58:49
10242 VHDL電路設(shè)計(jì)的優(yōu)化與VHDL描述語(yǔ)句、EDA工具以及可編程器件(PLD)的選用都有著直接的關(guān)系。
2020-07-16 08:46:03
2333 
VHDL語(yǔ)言由于其其強(qiáng)大的行為描述能力及與硬件行為無(wú)關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設(shè)計(jì),實(shí)現(xiàn)了硬件電路設(shè)計(jì)的軟件化,成為實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的有力的工具。用VHDL語(yǔ)言進(jìn)行數(shù)字電路設(shè)計(jì)的很大
2020-09-22 20:46:51
691 
本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL實(shí)現(xiàn)數(shù)字電路設(shè)計(jì)的詳細(xì)資料說(shuō)明包括了:ASIC技術(shù)的發(fā)展,電路系統(tǒng)設(shè)計(jì)方法,自定向下的設(shè)計(jì)流程,設(shè)計(jì)描述風(fēng)格。
2021-01-21 17:03:18
14 VHDL 語(yǔ)言的英文全名為Very High Speed IntegratedCircuit Hardware Description Language,即超高速集成電路硬件描述語(yǔ)言。
2021-01-21 17:03:17
6 本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL的硬件描述語(yǔ)言基礎(chǔ)詳細(xì)資料說(shuō)明包括了:簡(jiǎn)介,基本結(jié)構(gòu),基本數(shù)據(jù)類(lèi)型,設(shè)計(jì)組合電路,設(shè)計(jì)時(shí)序電路,設(shè)計(jì)狀態(tài)機(jī),大規(guī)模電路的層次化設(shè)計(jì),F(xiàn)unction and Procedure
2021-01-21 17:03:16
18 本例針對(duì)一個(gè)典型的加法器進(jìn)行VHDL語(yǔ)言的描述,比較特殊的是該加法器帶有一個(gè)控制端口。它用于完成兩個(gè)位向量的相加:其電路系統(tǒng)示意圖如圖1.1所示。
2022-11-03 16:12:28
2 電子發(fā)燒友網(wǎng)站提供《基于VHDL的組合邏輯設(shè)計(jì).ppt》資料免費(fèi)下載
2024-03-11 09:23:29
2
評(píng)論