完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12585個(gè) 瀏覽:618040次 帖子:7903個(gè)
宜鼎最新DRAM模組,為FPGA提供大容量與低延遲的高效能選擇
宜鼎國際近日發(fā)表最新DRAM產(chǎn)品,針對FPGA應(yīng)用的工業(yè)級DRAM模組,提供正寬溫、大容量的單列(1 Rank)與雙列(2 Rank)解決方案,并以工控...
FPGA(Field Programmable Gate Array)現(xiàn)場可編程門陣列,作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)已有30年的歷史了,它既...
2020-09-26 標(biāo)簽:fpga 3022 0
隨著科技的發(fā)展,技術(shù)提高產(chǎn)品性能要求越來越高,近幾年可編程的門陣列(FPGA)技術(shù)發(fā)展迅速,其高度的靈活性,使其在通信、數(shù)據(jù)處理、網(wǎng)絡(luò)、儀器、工業(yè)控制、...
ASIC的設(shè)計(jì)與PCBA布局的設(shè)計(jì)相比
正如PC時(shí)代的Windows,移動(dòng)時(shí)代的iOS、安卓系統(tǒng),下一代操作系統(tǒng),正是為了實(shí)現(xiàn)更自然的人機(jī)交互。
10月28日報(bào)道,昨晚AMD的兩大官宣喜報(bào),讓吃瓜群眾忍不住又想高呼一句: AMD,Yes! 近年來AMD一直是悶聲干大事的典型代表,這個(gè)長年穩(wěn)居CPU...
如今的市場環(huán)境,專心做硬件搞研發(fā)的企業(yè)并不是很多,大多數(shù)的公司都選擇去外面購買別人的產(chǎn)品,然后回來抄板。這比起搞一個(gè)專門的硬件研發(fā)團(tuán)隊(duì),更加省時(shí)省力,也...
2020-10-21 標(biāo)簽:fpga互聯(lián)網(wǎng)硬件工程師 4428 0
撰文 | 徐丹、澤南 守住個(gè)人業(yè)務(wù)之外,AMD也在向數(shù)據(jù)中心這塊「香餑餑」市場進(jìn)擊。 對于數(shù)據(jù)中心市場來說,只有CPU是無法滿足的,多核異構(gòu)才是未來?;?..
深度學(xué)習(xí)的火熱,GPU面臨嚴(yán)峻挑戰(zhàn)
在人工智能興起之后,安防行業(yè)就成為了人工智能技術(shù)最大的試驗(yàn)田,也是落地的主要場景之一。 對于視頻監(jiān)控行業(yè)來說,在GPU的CUBA模塊出現(xiàn)后(相關(guān)鏈接:為...
實(shí)際PCB設(shè)計(jì)的硬件開發(fā)周期
順利完成硬件開發(fā)周期并成功管理項(xiàng)目以完成任務(wù)絕非易事,尤其是在與遠(yuǎn)程團(tuán)隊(duì)合作時(shí)。可以將較簡單的項(xiàng)目提供給承包商或單個(gè)設(shè)計(jì)師,但是要使項(xiàng)目成功,復(fù)雜的項(xiàng)目...
2020-12-23 標(biāo)簽:FPGAPCB設(shè)計(jì) 3814 0
FPGA開發(fā):Vivado時(shí)序波形圖保存和讀取
如何存儲關(guān)鍵數(shù)據(jù)的方法,屬于規(guī)模測試驗(yàn)證的手段,但對于Verilog的調(diào)試過程還不夠直觀,因?yàn)闊o法確切地了解Verilog代碼仿真中各個(gè)關(guān)聯(lián)信號是如何作...
在正式開始之前,我們先看看一位FPGA工程師的工作日常: 開始設(shè)計(jì)代碼 開始寫第一個(gè)always代碼 發(fā)現(xiàn)要增加一個(gè)信號,因此寫第二個(gè)always,設(shè)計(jì)...
國內(nèi)FPGA廠商面臨的機(jī)遇和挑戰(zhàn)
AMD對賽靈思出手,不難讓人想到轟動(dòng)一時(shí)的英特爾收購FPGA廠商Altera。
verilog模型舉例:利用D觸發(fā)器實(shí)現(xiàn)時(shí)鐘使能
時(shí)鐘使能電路是同步設(shè)計(jì)的基本電路。在很多設(shè)計(jì)中,雖然內(nèi)部不同模塊的處理速度不同,但由于這些時(shí)鐘是同源的,可以將它們轉(zhuǎn)化為單一時(shí)鐘處理。在ASIC中可以通...
忠告一 如果時(shí)序差的不多,在1NS以內(nèi),可以通過修改綜合,布局布線選項(xiàng)來搞定,如果差的多,就得動(dòng)代碼。 忠告二 看下時(shí)序報(bào)告,挑一個(gè)時(shí)序最緊的路徑,仔細(xì)...
FPGA有啥優(yōu)勢 FPG在其他領(lǐng)域的應(yīng)用
隨著人工智能和物聯(lián)網(wǎng)技術(shù)的融合,AIoT(人工智能物聯(lián)網(wǎng))的概念應(yīng)運(yùn)而生,即AI(人工智能)+IoT(物聯(lián)網(wǎng))。目前,邊緣AI正廣泛應(yīng)用于工業(yè)領(lǐng)域,這種...
從事15年FPGA的大齡工程師談FPGA經(jīng)驗(yàn)
很多FPGA初學(xué)者,都會(huì)懷疑學(xué)習(xí)FPGA有沒有前途,發(fā)展前景怎么樣,到底該怎樣學(xué)習(xí)FPGA???各種迷茫,導(dǎo)致無法踏踏實(shí)實(shí)、全身心投入FPGA學(xué)習(xí)與開發(fā)...
金融科技英譯為 Fintech, 是 Financial Technology 的縮寫,指通過利用各類科技手段創(chuàng)新傳統(tǒng)金融行業(yè)所提供的產(chǎn)品和服務(wù),提升效...
ASK信號的解調(diào)原理 ASK解調(diào)技術(shù)的FPGA實(shí)現(xiàn)
完整的ASK解調(diào)電路包括基帶解調(diào)及位同步時(shí)鐘的提取,對于數(shù)字解調(diào)系統(tǒng)來講,我們需要在接收端獲得與發(fā)送端相同的數(shù)據(jù)信息,最終輸出的結(jié)果是數(shù)據(jù)流,以及與數(shù)據(jù)...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |