完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > lvpecl
文章:21個(gè) 瀏覽:18298次 帖子:23個(gè)
淺談LVDS、CML、LVPECL三種差分邏輯電平之間的互連
本篇主要介紹LVDS、CML、LVPECL三種最常用的差分邏輯電平之間的互連。由于篇幅比較長(zhǎng),分為兩部分:第一部分是同種邏輯電平之間的互連,第二部分是不...
ECL PECL LVPECL信號(hào)都是什么?它們的優(yōu)缺點(diǎn)和電路圖詳細(xì)剖析
LVPECL即Low Voltage Positive Emitter-Couple Logic,也就是低壓正發(fā)射極耦合邏輯,使用3.3V或2.5V電源...
LVPECL(低壓正射極耦合邏輯)是一種輸入輸出(I/O)技術(shù),從半導(dǎo)體工藝無(wú)法集成高性能P 型設(shè)備與高性能N 型設(shè)備起就已出現(xiàn)。因此,在隨后的HCSL...
淺談FPGA輸入時(shí)鐘要求 LVDS與LVPECL講解
幾年前FPGA時(shí)鐘只需要連接一個(gè)單端輸入的晶振,非常容易?,F(xiàn)在不同了,差分時(shí)鐘輸入,差分信號(hào)又分為L(zhǎng)VDS和LVPECL,時(shí)鐘芯片輸出后還要經(jīng)過直流或交...
時(shí)鐘信號(hào)抖動(dòng)怎么辦?串行端接、下拉電阻、電阻橋、LVPECL來(lái)幫忙
時(shí)鐘信號(hào)衰減會(huì)增加抖動(dòng),因此對(duì)驅(qū)動(dòng)器輸出的端接很重要。為了避免抖動(dòng)和時(shí)鐘質(zhì)量降低的不利影響,需要使用恰當(dāng)?shù)男盘?hào)端接方法。4種端接方法分享給你們。 Z0是...
2019-11-11 標(biāo)簽:下拉電阻LVPECL時(shí)鐘信號(hào) 8690 0
ECL/PECL/LVPECL電平學(xué)習(xí)筆記
LVPECL電平是常用的一種邏輯電平,大部分資料對(duì)該電平的描述為:由ECL電平發(fā)展而來(lái),但是對(duì)其邏輯電平門限的確定、為什么要加一個(gè)偏置電平以及LVPEC...
LVPECL與LVPECL之間是如何進(jìn)行連接的?LVPECL到CML的連接?
LVPECL到LVPECL的連接,分為直流耦合和交流耦合兩種形式。
2023-08-28 標(biāo)簽:PCB板電阻器電平轉(zhuǎn)換器 3628 0
差分晶振常用輸出模式、優(yōu)勢(shì)及應(yīng)用
差分晶振是一種有源晶體振蕩器,通過將晶體振蕩器中的振蕩信號(hào)分成兩個(gè)相位相反的輸出信號(hào),并通過差分放大電路進(jìn)行放大和處理,產(chǎn)生穩(wěn)定的差分輸出信號(hào)。差分晶振...
差分TCXO:新一代高精度、低抖動(dòng)時(shí)鐘振蕩器解析
差分TCXO(Differential Temperature Compensated Crystal Oscillator)是一種集成溫度補(bǔ)償與差分輸...
ADCLK944 2.5 V/3.3 V、4路LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)
KADCL944是一款超快型時(shí)鐘扇出緩沖器,采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造。這款器件設(shè)計(jì)用于要求低抖動(dòng)性能的高速應(yīng)用。 ...
MAX9152 800Mbps、LVDS/LVPECL至LVDS、2 x 2交叉點(diǎn)開關(guān)技術(shù)手冊(cè)
MAX9152 2 x 2交叉點(diǎn)開關(guān)專為需要高速、低功耗和低噪聲信號(hào)分配的應(yīng)用而設(shè)計(jì)。該器件包括兩路LVDS/LVPECL輸入、兩路LVDS輸出和兩路用...
MAX9377/MAX9378任意邏輯至LVPECL/LVDS轉(zhuǎn)換器,引腳可設(shè)置四分頻電路技術(shù)手冊(cè)
MAX9377/MAX9378是一種全差分、高速、低抖動(dòng)的任意電平到LVPECL/LVDS的轉(zhuǎn)換器,具有有四分頻選擇引腳。其極低的傳輸延遲和高速等特性,...
2025-05-16 標(biāo)簽:轉(zhuǎn)換器lvdsLVPECL 305 0
MAX9310 1:5時(shí)鐘驅(qū)動(dòng)器,可選的LVPECL輸入與LVDS輸出技術(shù)手冊(cè)
MAX9310是一種快速,低扭曲1:5差分驅(qū)動(dòng)器,具有可選的LVPECL/HSTL輸入端和LVDS輸出端,設(shè)計(jì)應(yīng)用于時(shí)鐘分配。這種器件的特點(diǎn)是具有345...
2025-05-19 標(biāo)簽:驅(qū)動(dòng)器lvdsLVPECL 205 0
MAX9375單LVDS/任意邏輯至LVPECL轉(zhuǎn)換器技術(shù)手冊(cè)
MAX9375是一個(gè)高速、全差分、任意電平到LVPECL的轉(zhuǎn)換器,設(shè)計(jì)信號(hào)速率高達(dá)2GHz。其極低的傳輸延遲和高速等特性,尤其適合于多種高速網(wǎng)絡(luò)路由和背板應(yīng)用。
2025-05-16 標(biāo)簽:轉(zhuǎn)換器電平LVPECL 204 0
MAX9376 LVDS/任意邏輯至LVPECL/LVDS、雙路電平轉(zhuǎn)換器技術(shù)手冊(cè)
MAX9376是全差分、高速、LVDS/任何輸入至LVPECL/LVDS雙通道轉(zhuǎn)換器,適用于高達(dá)2GHz的信號(hào)速率。一個(gè)通道是LVDS/任何輸入至LVP...
2025-05-16 標(biāo)簽:轉(zhuǎn)換器lvdsLVPECL 199 0
MAX9310A 1:5時(shí)鐘驅(qū)動(dòng)器,可選擇LVPECL輸入/單端輸入與LVDS輸出技術(shù)手冊(cè)
MAX9310A是一種快速,低扭曲1:5差分驅(qū)動(dòng)器,具有可選的LVPECL輸入和LVDS輸出,設(shè)計(jì)應(yīng)用于時(shí)鐘分配。這種器件的特點(diǎn)是具有340ps的極低傳...
2025-05-19 標(biāo)簽:驅(qū)動(dòng)器lvdsLVPECL 170 0
MAX9374/MAX9374A差分LVPECL至LVDS變換器技術(shù)手冊(cè)
MAX9374和MAX9374A是為電訊應(yīng)用而設(shè)計(jì)的2.0GHz差分LVPECL到LVDS電平轉(zhuǎn)換器,具有250ps的傳輸延遲。差分輸出信號(hào)符合ANSI...
2025-05-19 標(biāo)簽:電平轉(zhuǎn)換器lvdsLVPECL 166 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |