一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示
電子發(fā)燒友網(wǎng) > 技術文庫

電子發(fā)燒友網(wǎng)技術文庫為您提供最新技術文章,最實用的電子技術文章,是您了解電子技術動態(tài)的最佳平臺。

  • 實現(xiàn)信號CDMA調制/解調的水聲通信系統(tǒng)

    任何信息需要借助聲、光、電信 號進行傳遞,由于光信號和電信號在海水中的衰減比較嚴重,而聲波是人類迄今為止已知的惟一能在水中遠距離傳播的能量形勢,因此,近些年海洋中的水聲通信系統(tǒng)的研究以及開發(fā)成了熱點。...

    2389次閱讀 · 0評論 fpgacdma解調
  • 以FPGA作為硬件核心部分的自動溫度采集控制系統(tǒng)設計淺析

    隨著當前工業(yè)控制自動化日益普及,對于工作環(huán)境中的溫度控制也越來越重要。本設計即是針對某些需要持續(xù)恒溫的特殊環(huán)境而設計的自動溫度采集控制系統(tǒng)。該系統(tǒng)采用FPGA作為硬件核心部分,有效地利用FPGA在可編程門陣列方面的優(yōu)點,最大限度的使硬件電路軟件化,減少了可視硬件的規(guī)模,降低了硬件加工、布線以及元器件...

    3295次閱讀 · 0評論 FPGA控制系統(tǒng)
  • 如何區(qū)分FPGA與CPLD?本文告訴你答案!

    如何區(qū)分CPLD或FPGA和哪一個更適合自己?這是一個老生常談的問題,尤其是學生和初學者。如果您也在這個問題上很迷茫,那么就請聽小編為您區(qū)分FPGA與CPLD。...

    2430次閱讀 · 0評論 FPGACPLD
  • 基于FLASH和反熔絲技術的FPGA你知道多少

    ProASICPLUS系列FPGA采用第二代基于FLASH技術的0.22μm標準CMOS工藝,是一種單芯片解決方案,無需外部配置器件,上電即能運行而且斷電之后能夠保存配置代碼。它具有較低的功耗和高性能的布線結構。...

    10417次閱讀 · 0評論 fpgaflash
  • 六種Python字符串拼接方法,你知道幾種

    第一種,有編程經(jīng)驗的人,估計都知道很多語言里面是用加號連接兩個字符串,Python里面也是如此直接用“+”來連接兩個字符串;...

    3831次閱讀 · 0評論 字符串python
  • FPGA該如何應對ASIC的大爆發(fā)?

    有人認為,除了人才短缺、開發(fā)難度較大,相比未來的批量化量產(chǎn)的ASIC芯片,F(xiàn)PGA在成本、性能、功耗方面仍有很多不足。這是否意味著,在ASIC大爆發(fā)之際,F(xiàn)PGA將淪為其“過渡”品的命運?...

    1180次閱讀 · 0評論 FPGAASIC
  • 基于CAM關聯(lián)比較器的FPGA雷達脈沖預分選器設計

    對CAM和RAM單元的初始化數(shù)據(jù)寫入既可預先初始化,也可在系統(tǒng)工作過程中實時更新。在雷達信號預分選應用中可將已知輻射源庫利用初始化內存文件對CAM和RAM進行初始化。對未知輻射源參數(shù)可在系統(tǒng)工作過程中實時動態(tài)寫入。...

    1853次閱讀 · 0評論 fpga雷達cam
  • 可同步于GPS的FPGA恒溫晶振頻率校準系統(tǒng)設計

    設計中使用四路選通器分別連接計數(shù)器模塊、延遲線模塊和FIFO緩沖的輸出,其中因計數(shù)器模塊中采用16位的計數(shù)器循環(huán)計數(shù),為了與PicoBlaze輸入匹配,須將計數(shù)值分兩部分接到選通器。異步串行控制器的輸出和狀態(tài)信息分別接到三路選通器,剩余一路連接四路選通器的輸出。由于UART和PicoBlaze使用的...

    2515次閱讀 · 0評論 fpgagps晶振
  • 以FPGA為核心的高速通信系統(tǒng)設計

    通過測試,此組傳輸器件可以驅動LVDS信號通過SVY-50-3型號電纜傳輸至少200 m。信號經(jīng)過傳輸后,在電纜末端衰減嚴重,噪聲和抖動也較嚴重。此時信號眼圖如圖3所示,可以看出信號質量差。直接接收此信號,會產(chǎn)生信號電平誤判,而且信號的抖動將導致后級電路無法正常工作。接收均衡器CLC012自動為信號...

    4311次閱讀 · 0評論 fpga驅動器通信系統(tǒng)
  • 以FPGA控制為核心的LED漢字滾動顯示器設計

    上述各模塊分別在QualtusⅡ中通過了仿真驗證,最后對整體設計進行了硬件驗證。將設計載入KH31001開發(fā)板的Cyclone工系列EPlC6Q-240C8FPGA器件中,實驗證明漢字滾動顯示掃描情況均正常,能夠按照預想進行移位顯示,這說明。FPGA的內核硬件工作良好,可以正確地實現(xiàn)所要求的設計功能...

    2118次閱讀 · 0評論 fpgaled顯示器
  • 利用FPGA固有特性的遠程監(jiān)控系統(tǒng)設計

    根據(jù)定時器的定時信息和命令寄存器的命令,控制計數(shù)器對α測量模塊傳過來的脈沖信號進行計數(shù),從而獲得輻射總量的計數(shù)值,該計數(shù)值被存進FIFO中;而在另一側,NiosIICPU通過Avalon總線向IP核的命令寄存器寫入相應的命令字實現(xiàn)對各通道的控制,例如啟動總量計數(shù)、關閉總量計數(shù)、設置采集時間及清空FI...

    1024次閱讀 · 0評論 fpga通信監(jiān)控系統(tǒng)
  • 利用FPGA開發(fā)的太陽能自動跟蹤系統(tǒng)設計

    當時間為正常光照時間時,太陽跟蹤系統(tǒng)每隔5 min就會進入太陽高度角方位角進行計算。計時模塊輸出給太陽高度角方位角模塊所需的時間信息,然后計算赤道坐標系下的赤緯角和時角,最后計算高度角方位角坐標系下的高度角和方位角值,并輸出高度角和方位角值如圖6所示,仿真波形如圖7所示。高度角和方位角輸出均為10 ...

    1267次閱讀 · 0評論 fpga脈沖步進電機
  • 利用ADS5500的FPGA1024點的數(shù)字脈沖壓縮系統(tǒng)設計

    在數(shù)字信號處理系統(tǒng)中,數(shù)據(jù)表示格式可分為定點制、浮點制和塊浮點制,它們在實現(xiàn)時對系統(tǒng)資源的要求不同,工作速度也不同,有著不同的適用范圍。定點表示法使用最多,簡單且速度快,但動態(tài)范圍有限,需要用合適的溢出控制規(guī)則(如定比例法)適當壓縮輸入信號的動態(tài)范圍,但這樣會降低輸出信號的信噪比。浮點表示法的優(yōu)點是...

    1354次閱讀 · 0評論 fpga脈沖數(shù)字信號
  • 以FPGA控制為核心的NRF905無線通信系統(tǒng)設計

    系統(tǒng)建立起來后,下一步是最終的板級驗證。圖6為用Chipscope得到的波形圖。mosi與miso分別是發(fā)送端與接收端SPI總線上的信號。從圖中可以看出數(shù)據(jù)基本吻合,由此表明設計的以FPGA控制NRF905的無線通信系統(tǒng)能夠正常工作。 ...

    2043次閱讀 · 0評論 fpga無線通信系統(tǒng)
  • 一種以FPGA為基礎的多路模擬信號自適應采集系統(tǒng)設計

    目前,在PCM/FM遙測體系中模擬信號采集普遍采用8位量化,全部模擬信號均歸一化到O~5 V范圍內,隨著需要采集的模擬信號的類型多樣化,勢必增加信號調理電路的多樣性,不利于系統(tǒng)的簡化和模塊化。在量化位數(shù)一定的系統(tǒng)中,被衰減處理的信號中實際量化誤差等于N倍(N是信號被衰減的倍數(shù))的最小量化誤差,因此...

    2291次閱讀 · 0評論 FPGA模擬信號
  • 以FPGA為核心控制的電子設計競賽電路板設計和實現(xiàn)

    大學生電子競賽題目以模擬電子、數(shù)字電子、可編程邏輯器件及單片機技術為核心, 涉及電子儀器儀表、通信、高頻無線電、自動控制等多學科內容。2007 年電子設計競賽組委會專家指出: 電子設計競賽的發(fā)展趨勢將以模電、數(shù)電、FP2GA 為重點。因此, 對于參賽隊員來說要獲得較好的成績, 選擇合適的題目并進行培...

    4242次閱讀 · 0評論 fpga放大器單片機
  • 以FPGA為核心的純數(shù)字真隨機數(shù)發(fā)生器設計與實現(xiàn)

    其中n是輸入序列的個數(shù),bi是每個序列的偏置。容易看出b≤bi(1≤i≤n),等式當且僅當在bi=0()或者bi=1/2()時成立。簡而言之,異或運算顯著地減小了獨立輸入序列的偏置。假設n=16且所有bi=1/3,那么b=0.000 761可以忽略不計。...

    6603次閱讀 · 0評論 fpga振蕩器發(fā)生器
  • 以FPGA為控制核心的程控濾波器設計

    方案1:數(shù)字電位器控制兩級INA129級聯(lián)。用FPGA控制數(shù)字電位器DS1267使其輸出不同的阻值,作為高精度儀表放大器INA129的反饋電阻。通過控制數(shù)字電位器來改變INA129的放大倍數(shù),從而實現(xiàn)放大器的增益可調。...

    2547次閱讀 · 0評論 fpga濾波器控制
  • 以FPGA機載為核心的實時視頻圖形處理系統(tǒng)設計

    結合系統(tǒng)需求,確定系統(tǒng)的總體設計方案為:以Xilinx公司的Virtex-5 XC5VFX70T FPGA為核心處理器,利用其強大邏輯資源和豐富的IP核,配以相應的外部電路,構建出一個靈活、簡潔、可靠的機載視頻圖形處理系統(tǒng)的嵌入式硬件模塊。利用XC5VFX707T中內嵌的Power PC 440硬核...

    2619次閱讀 · 0評論 處理器fpgadvi
  • 怎樣利用FPGA設計一個跨時鐘域的同步策略?

    觸發(fā)器是FPGA設計中最常用的基本器件。觸發(fā)器工作過程中存在數(shù)據(jù)的建立(setup)和保持(hold)時間。對于使用上升沿觸發(fā)的觸發(fā)器來說,建立時間就是在時鐘上升沿到來之前,觸發(fā)器數(shù)據(jù)端數(shù)據(jù)保持穩(wěn)定的最小時間。而保持時間是時鐘上升沿到來之后,觸發(fā)器數(shù)據(jù)端數(shù)據(jù)還應該繼續(xù)保持穩(wěn)定的最小時間。我們把這段時...

    2078次閱讀 · 0評論 fpga信號觸發(fā)器