完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
電子發(fā)燒友網(wǎng)技術(shù)文庫為您提供最新技術(shù)文章,最實用的電子技術(shù)文章,是您了解電子技術(shù)動態(tài)的最佳平臺。
FPGA設(shè)計一個很重要的設(shè)計是時序設(shè)計,而時序設(shè)計的實質(zhì)就是滿足每一個觸發(fā)器的建立(Setup)/保持(Hold)時間的要求。...
出了一種基于FPGA并利用Verilog HDL實現(xiàn)的CMI編碼設(shè)計方法。研究了CMI碼型的編碼特點,提出了利用Altera公司CycloneⅡ系列EP2C5Q型號FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計中,首先產(chǎn)生m序列,然后程序再對m序列進(jìn)行CMI碼型變換。在CMI碼型變換過程中,采用專...
該方法易于在FPGA上實現(xiàn)相關(guān)算法,比直接用相乘來得簡單,而且但相關(guān)點數(shù)越多計算量相對而言比直接求解減少...
Kintex7系列的GTX,以其良好的性能和功耗表現(xiàn),已經(jīng)成為業(yè)界FPGA選型時的明星。由于其良好的DFE性能,它能提供高達(dá)12.5Gbps的過背板能力,能支持在插損高達(dá)30dB的信道上可靠傳輸。在眾多的SERDES應(yīng)用中,有些應(yīng)用比較特別,那就是需要在實際運行過程中動態(tài)切換GTX的鏈路速率,如無線...
在分析了SONY ICX415AL行間轉(zhuǎn)移型面陣CCD的驅(qū)動時序的基礎(chǔ)之上,提出了基于FPGA的驅(qū)動時序發(fā)生器的設(shè)計方案,并使用VHDL語言實現(xiàn)了該設(shè)計方案。整個設(shè)計充分結(jié)合了FPGA器件的設(shè)計簡單、調(diào)試靈活、性能優(yōu)越等優(yōu)點和VHDL語言的硬件描述能力強(qiáng)、便于學(xué)習(xí)和理解等優(yōu)點。該CCD相機(jī)具有每秒5...
LED是發(fā)光二極管(Light Emitting diode)的英文縮寫,早期的L E D產(chǎn)品是單個的發(fā)光管,隨著數(shù)字化設(shè)備的出現(xiàn),LED數(shù)碼管和字符管得到了廣泛的應(yīng)用,而LED點陣模塊的出現(xiàn),更是適應(yīng)了信息化社會發(fā)展的需要,成為大眾傳媒的重要工具,應(yīng)用領(lǐng)域廣泛。為了適應(yīng)各種場合的需要,LED點陣模...
DCM一般和BUFG配合使用,要加上BUFG,應(yīng)該是為了增強(qiáng)時鐘的驅(qū)動能力。DCM的一般使用方法是,將其輸出clk_1x接在BUFG的輸入引腳上,BUFG的輸出引腳反饋回來接在DCM的反饋時鐘腳CLKFB上。另外,在FPGA里,只有BUFG的輸出引腳接在時鐘網(wǎng)絡(luò)上,所以一般來說你可以不使用DCM,但...
開始了第一個獨立項目的研制,F(xiàn)PGA選型當(dāng)然是已經(jīng)固定了,我就圍著這款FPGA給他添油加醋,希望能讓他滿足我所有的設(shè)計需求,有了原理圖,后來又出了PCB,和ME的人給他設(shè)計了外殼,裝上了實驗平臺開始調(diào)試,雖然坑著一個老師和我一塊加班,但這次裝逼顯然是成功的,我用了六個月完成了一個小系統(tǒng)和上位機(jī)調(diào)試軟...
fpga你可以理解成把一堆邏輯器件比如與門,或門,選擇器等放在一個盒子里,盒子周圍就是片子的引腳。通過邏輯編寫,把許多的門和許多選擇器等器件串聯(lián)或并聯(lián)引腳上。就等于把數(shù)電實驗在fpga里面做。...
查找表(Look-Up-Table)簡稱為LUT,LUT本質(zhì)上就是一個RAM。目前FPGA中多使用4輸入的LUT,所以每一個LUT可以看成一個有4位地址線的的RAM。當(dāng)用戶通過原理圖或HDL語言描述了一個邏輯電路以后,...
采用這種結(jié)構(gòu)的PLD芯片有:Altera的MAX7000,MAX3000系列(EEPROM工藝),Xilinx的XC9500系列(Flash工藝)和Lattice,Cypress的大部分產(chǎn)品(EEPROM工藝)...
我知道,我對與電子有關(guān)的所有事情都很著迷,但不論從哪個角度看,今天的現(xiàn)場可編程門陣列(FPGA),都顯得鶴立雞群,真是非常棒的器件。如果在這個智能時代,在這個領(lǐng)域,想擁有一技之長的你還沒有關(guān)注FPGA,那么世界將拋棄你,時代將拋棄你。本公眾號作者ALIFPGA,多年FPGA開發(fā)經(jīng)驗,所有文章皆為多年...
目前微電子技術(shù)已經(jīng)發(fā)展到SOC階段,即集成系統(tǒng)(Integrated System)階段,相對于集成電路(IC)的設(shè)計思想有著革命性的變化。SOC是一個復(fù)雜的系統(tǒng),它將一個完整產(chǎn)品的功能集成在一個芯片上,包括核心處理器、存儲單元、硬件加速單元以及眾多的外部設(shè)備接口等,具有設(shè)計周期長、實現(xiàn)成本高等特點...
單片機(jī)是什么?單片機(jī)可以簡單理解為集成在單一芯片上的微型計算機(jī),也有運算器、控制器、存儲器、總線及輸入輸出設(shè)備,采用也是存儲程序執(zhí)行的方式,對單片機(jī)的編程就是對其中的ROM寫入程序,在加電后ROM中的程序會像計算機(jī)內(nèi)存中的程序一樣得到逐條的執(zhí)行。...
基于AVR單片機(jī)與FPGA的低頻數(shù)字式相位測量儀設(shè)計 在工業(yè)領(lǐng)域中經(jīng)常要用到低頻數(shù)字式相位儀來精確測量兩信號之問的相位差,比如在電力系統(tǒng)、頻率特性的研究、激光測距等領(lǐng)域均有廣泛的應(yīng)用,相位檢測的精度直接決定系統(tǒng)的整體性能。...
lattice公司的iCE40系列是超低功耗非易式FPGA器件,查找表(LUT)從384到7680.此外還具有嵌入?yún)^(qū)RAM(EBR),非易失可配置存儲器(NVCM)和鎖相環(huán)(PLL),非常適用在低成本量大的消費類和系統(tǒng)應(yīng)用.本文介紹了iCE40系列主要特性和iCE40LP/HX 1K器件架構(gòu)圖,以及...
lattice公司的iCE40 HX超低功耗mobileFPGA系列,和其它任何的CPLD或FPGA器件相比,可提供最低的靜態(tài)和動態(tài)功耗,大約640到7680個邏輯單元和觸發(fā)器,每個器件包含8到32個RAM區(qū)塊,每個區(qū)塊有4Kb存儲,用于數(shù)據(jù)存儲和緩沖,特別適合對成本敏感和量大的應(yīng)用.本文介紹了iC...
早在2017年1月初,我們宣布Xilinx IP目錄中的所有IP使用xci和xcix格式的文件,這已經(jīng)不是什么新鮮事了,其實我們之前一直在說這是我們多年來的主要建議,這其中包括很多重要的原因,xci文件是一個xml格式的文件,它能夠搜集ip所有的配置信息,更重要的是包括Vivado指向的ip所生成的...
X-Engine 是集團(tuán)數(shù)據(jù)庫事業(yè)部研發(fā)的新一代存儲引擎,是新一代分布式數(shù)據(jù)庫X-DB的根基。為了達(dá)到10倍MySQL性能,1/10存儲成本的目標(biāo),X-DB從一開始就使用了軟硬件結(jié)合的設(shè)計思路, 以充分發(fā)揮當(dāng)前軟件和硬件領(lǐng)域最前沿的技術(shù)優(yōu)勢。而引入FPGA加速是我們在定制計算領(lǐng)域做出的第一個嘗試。...
這里先截下我最初畫這個開發(fā)板的一張慘不忍睹的PCB讓大家看看。TopLayer如圖: BottomLayer如圖: 第一遍畫的時候,想速戰(zhàn)速決把它畫完,草草了事,但是等全部布線完以后卻發(fā)現(xiàn)這里面的錯誤實在是太多了,我覺得最核心的錯誤就是一開始就沒有注意整個系統(tǒng)各個元器件的布局,從而導(dǎo)致了災(zāi)難的發(fā)生,...