在電子系統(tǒng)設(shè)計中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性的要求,避免在設(shè)計完成后再去進行抗干擾的補救措施。本文從PCB設(shè)計接地的角度來分析抗干擾的問題...
2013-06-17 11:17:06
1613 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。本文將介紹PCB設(shè)計中降低噪聲與電磁干擾的一些小竅門。
2015-05-05 10:28:01
2372 隨著信號上升沿時間的減小及信號頻率的提高,電子產(chǎn)品的EMI問題越來越受到電子工程師的關(guān)注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是高速PCB設(shè)計抗EMI干擾的九大規(guī)則: 規(guī)則一:高速
2018-04-13 08:20:00
1567 
抗干擾問題是現(xiàn)代電路設(shè)計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設(shè)計是大家必須要掌握的重點和難點。
2023-05-10 09:26:02
989 
抗干擾問題是現(xiàn)代電路設(shè)計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設(shè)計是大家必須要掌握的重點和難點。PCB板的設(shè)計主要有四方面的干擾存在:電源噪聲、傳輸線干擾、耦合和電磁干擾(EMI)。
2023-11-05 10:54:02
793 
PCB布線抗干擾問題的分析與設(shè)計 供新人一起學習~~~~~~~~
2013-03-21 09:35:14
PCB布線規(guī)則解析
鋪設(shè)通電信號的道路以連接各個器件,即PCB布線。在PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟。PCB布線有些規(guī)則相關(guān)知識,用此文來和大家分享一番:
走線的方向控制規(guī)則
在 PCB
2023-11-14 16:06:37
PCB電路抗干擾在電子系統(tǒng)設(shè)計中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性 的要求,避免在設(shè)計完成后再去進行抗干擾的補救措施。形成干擾的基本要素有三個:
2019-07-25 07:11:06
PCB的抗干擾設(shè)計摘 要:電磁干擾對電子系統(tǒng)有著危害和影響,結(jié)合PCB 設(shè)計的經(jīng)驗,包括器件的選擇、元器件的布置、導線的敷設(shè)等等,可得出有效的抗干擾方法和工藝。關(guān)鍵詞:印刷電路板;抗干擾設(shè)計;布局
2009-10-21 09:37:41
@[TOC]PCB設(shè)計經(jīng)驗(1)#PCB設(shè)計規(guī)則#PCB走線經(jīng)驗#快捷鍵的使用#易犯錯誤匯總
2021-11-10 08:19:25
請問PCB設(shè)計規(guī)則怎樣設(shè)置?怎樣設(shè)置PCB的電氣規(guī)則檢查?比如說線寬,焊盤間的距離,線與線之間的間距,焊盤與線之間的間距怎樣定義設(shè)置?
2016-08-13 16:57:56
PCB設(shè)計規(guī)則你知幾何,20個PCB設(shè)計規(guī)則送給你。
2021-11-11 07:16:18
PCB設(shè)計中的電磁干擾問題PCB的干擾抑制步驟
2021-04-25 06:51:58
電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。ADI中文技術(shù)支持論壇上網(wǎng)友分享的《PCB設(shè)計
2019-05-31 06:39:14
,它不僅完成了導通孔的作用,還省出許多布線通道使布線過程完成得更加方便,更加流暢,更為完善,PCB 板的設(shè)計過程是一個復雜而又簡單的過程,要想很好地掌握它,還需廣大電子工程設(shè)計人員去自已體會,才能得到其中的真諦。那么大家還知道PCB設(shè)計中,有哪些布線規(guī)則嗎?掌握好規(guī)則是最重要的準備。
2019-08-01 08:04:25
時.必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。 PCB設(shè)計的一般原則 要使電子電路獲得最佳性能,元器件的布且及導線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好、造價低的PCB.應(yīng)遵循以下一般原則
2018-09-14 16:22:33
電于技術(shù)的飛速發(fā)展,PGB的密度越來越高。PCB設(shè)計的好壞對抗干擾能力影響很大.因此,在進行PCB設(shè)計時.必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。麥|斯|艾|姆|P|CB樣板貼片,麥1
2013-09-25 10:23:46
電于技術(shù)的飛速發(fā)展,PGB的密度越來越高。PCB設(shè)計的好壞對抗干擾能力影響很大.因此,在進行PCB設(shè)計時.必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。麥|斯|艾|姆|P|CB樣板貼片,麥1
2013-10-23 11:09:50
;>設(shè)計及抗干擾分析<span lang="EN-US"><?xml:namespace prefix = o
2008-09-25 14:56:44
PCB設(shè)計時.必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求?! ?b class="flag-6" style="color: red">PCB設(shè)計的一般原則 要使電子電路獲得最佳性能,元器件的布且及導線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好。造價低的PCB.應(yīng)遵循以下
2018-09-10 16:56:41
PCB設(shè)計時.必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求?! ?b class="flag-6" style="color: red">PCB設(shè)計的一般原則 要使電子電路獲得最佳性能,元器件的布且及導線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好、造價低的PCB.應(yīng)遵循以下
2018-08-31 11:53:51
PCB設(shè)計流程PCB規(guī)則設(shè)置設(shè)計規(guī)則的單位跟隨畫布屬性里設(shè)置的單位,此處單位是mil。導線線寬最小為10mil;不同網(wǎng)絡(luò)元素之間最小間距為8mil;孔外徑為24mil,孔內(nèi)徑為12mil;線長不做
2022-01-11 06:14:06
PCB設(shè)計中的3W規(guī)則主要是為了減少線間串擾,應(yīng)保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾, 稱為3W規(guī)則。 如要達到98%的電場不互相干擾, 可使用10W的間距。
2019-05-21 09:40:51
摘 要:本文通過幾個典型的例子分析了各種干擾產(chǎn)生的途徑和原因,介紹了PCB(Printing Circuit Board)設(shè)計中的一些特殊規(guī)則及抗干擾設(shè)計的要求。關(guān)鍵詞:布線技術(shù) 電磁干擾 PCB
2018-09-12 09:54:56
PCB設(shè)計走線的規(guī)則是什么
2021-03-17 06:36:28
PCB設(shè)計應(yīng)遵循什么原則?PCB布線的原則是什么?
2021-04-23 06:32:10
在電子系統(tǒng)設(shè)計中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性 的要求,避免在設(shè)計完成后再去進行抗干擾的補救措施。形成干擾的基本要素有三個:(1)干擾源,指產(chǎn)生干擾的元件、設(shè)備或信號,用數(shù)學語言
2015-02-05 17:44:48
DSP的PCB抗干擾設(shè)計
2012-08-09 15:00:35
DSP的PCB抗干擾設(shè)計
2012-08-20 15:06:24
DSP的高速PCB抗干擾設(shè)計
2015-09-24 18:55:23
某一工作狀態(tài)的時間較長時,在主循環(huán)中應(yīng)不斷地檢測狀態(tài),重復執(zhí)行相應(yīng)的操作,也是增強可靠性的一個方法。印制電路板的抗干擾設(shè)計與具體PCB設(shè)計有著密切的關(guān)系,這里就收集了全而詳細的PCB抗干擾設(shè)計原則
2016-12-15 14:32:26
PCB設(shè)計的一般原則要使電子電路獲得最佳性能,元器件的布且及導線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好、造價低的 PCB.應(yīng)遵循以下一般原則:1.布局2.布線3.焊盤PCB及電路抗干擾措施:1.電源線設(shè)計2.地段設(shè)計3.退藕電容配置
2018-07-01 21:16:02
盤外徑D一般不小于(d+1.2)mm,其中d為引線孔徑。對高密度的數(shù)字電路,焊盤最小直徑可?。╠+1.0)mm。 12、PCB及電路抗干擾措施 印制電路板的抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里
2018-04-23 21:13:27
的設(shè)計效果。布線的基本規(guī)則PCB設(shè)計的好壞對其抗干擾能力影響很大。因此,在PCB設(shè)計時,必須遵守設(shè)計的基本原則,并應(yīng)符合抗干擾設(shè)計的要求,使得電路獲得最佳得性能。印制導線得布設(shè)應(yīng)盡可能短;統(tǒng)一元器件得
2018-12-07 22:50:21
最好的設(shè)計效果。布線的基本規(guī)則PCB設(shè)計的好壞對其抗干擾能力影響很大。因此,在PCB設(shè)計時,必須遵守設(shè)計的基本原則,并應(yīng)符合抗干擾設(shè)計的要求,使得電路獲得最佳得性能。印制導線得布設(shè)應(yīng)盡可能短;統(tǒng)一
2018-11-23 16:07:58
圖解在高速的PCB設(shè)計中的走線規(guī)則
2021-03-17 07:53:30
射頻電路PCB設(shè)計的關(guān)鍵在于如何減少輻射能力以及如何提高抗干擾能力,合理的布局與布線是設(shè)計時頻電路PCB的保證。文中所述方法有利于提高射頻電路PCB設(shè)計的可靠性,解決好電磁干擾問題,進而達到電磁兼容的目的。
2021-04-25 06:16:26
的射頻電路的性能指標直接影響整個產(chǎn)品的質(zhì)量,射頻電路印制電路板( PCB)的抗干擾設(shè)計對于減小系統(tǒng)電磁信息輻射具有重要的意義。射頻電路PCB的密度越來越高, PCB設(shè)計的好壞對抗干擾能力影響很大,同一
2018-11-23 11:03:18
請問大神怎樣去編寫屬于自己的PCB設(shè)計規(guī)則檢查器?
2021-04-26 06:32:11
PCB設(shè)計的一般原則,并應(yīng)符合抗干擾PCB設(shè)計的要求。 要使電子電路獲得最佳性能,元器件的布局及導線的布設(shè)是很重要的。為了PCB設(shè)計質(zhì)量好、造價低的PCB,應(yīng)遵循以下的一般性原則: 布局 首先,要考慮PCB
2015-05-22 14:13:34
PCB設(shè)計時。必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。 PCB設(shè)計的一般原則要使電子電路獲得最佳性能,元器件的布且及導線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好、造價低的PCB。應(yīng)遵循以下
2018-08-30 10:49:11
本帖最后由 gk320830 于 2015-3-7 15:31 編輯
線路板PCB設(shè)計過程抗干擾設(shè)計規(guī)則原理印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件。它提供電路元件和器件之間
2013-09-02 11:28:10
的密度越來越高, PCB設(shè)計的好壞對抗干擾能力影響很大,同一電路,不同的PCB設(shè)計結(jié)構(gòu),其性能指標會相差很大。電磁干擾信號如果處理不當,可能造成整個電路系統(tǒng)的無法正常工作,因此如何防止和抑制電磁干擾,提高
2020-11-23 12:17:20
的PCB設(shè)計中,時鐘等關(guān)鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。規(guī)則二:高速信號的走線閉環(huán)規(guī)則由于PCB板的密度越來越高
2017-11-02 12:11:12
`請問高速PCB設(shè)計規(guī)則有哪些?`
2020-02-25 16:07:38
隨著信號上升沿時間的減小及信號頻率的提高,電子產(chǎn)品的EMI問題越來越受到電子工程師的關(guān)注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是九大規(guī)則: 高速PCB設(shè)計解決EMI問題的九大規(guī)則
2016-01-19 22:50:31
PCB設(shè)計中20H規(guī)則的驗證方法:隨著電路工作頻率的上升,PCB設(shè)計面臨越來越多的電磁輻射問題。20H規(guī)則是減小電路板輻射的設(shè)計規(guī)則之一。
2009-09-26 08:30:43
0 PCB設(shè)計時應(yīng)該遵循的規(guī)則
1) 地線回路規(guī)則:
環(huán)路最小
2007-12-12 14:48:15
1096 
PCB設(shè)計原則和抗干擾措施
印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件.它提供電路元件和器件之間的電氣連接。隨著
2009-11-16 16:52:27
671 編寫PCB設(shè)計規(guī)則檢查器技巧
本文闡述了一種編寫PCB設(shè)計規(guī)則檢查器(DRC)系統(tǒng)方法。利用電路圖生成工具得到PCB設(shè)計后,即可運
2009-11-17 14:03:10
1019 編寫屬于自己的PCB設(shè)計規(guī)則檢查器
編寫屬于自己的PCB設(shè)計規(guī)則檢查器具有很多優(yōu)點,盡管設(shè)計檢查器并不那么簡單,但也并非高不可攀,因為任何熟悉現(xiàn)有編程或腳本
2009-12-27 13:31:01
811 
PCB設(shè)計的ESD抑止準則解析
PCB布線是ESD防護的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障檢查及返工所帶來的不必要成本。在PCB設(shè)
2010-03-15 10:12:37
584 印制電路板的抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。
1.
2010-10-22 16:25:01
903 數(shù)字電路pcb設(shè)計的抗干擾考慮,有需要的下來看看。
2016-03-29 15:16:27
16 線路板pcb設(shè)計過程抗干擾設(shè)計規(guī)則原理。
2016-03-29 15:11:02
21 PCB的布線設(shè)計及抗干擾技術(shù),很不錯的參考資料
2016-06-16 17:24:51
0 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。本文將介紹PCB設(shè)計中降低噪聲與電磁干擾的一些小竅門。
2016-11-03 10:15:59
2011 PCB抗干擾技術(shù)設(shè)計,有參考價值
2016-12-16 22:04:12
0 全面解析:PCB設(shè)計接地問題精要
2016-12-15 18:39:07
0 DSP的高速PCB抗干擾設(shè)計,又需要的下來看看
2017-01-02 17:27:10
15 PCB設(shè)計基本工藝要求
2017-01-28 21:32:49
0 基于DSP的高速PCB抗干擾設(shè)計
2017-03-04 17:56:16
0 ,并應(yīng)符合抗干擾設(shè)計的要求。 一、PCB布局設(shè)計應(yīng)遵循的原則: 首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定印刷線路板尺寸后,再確定
2017-09-22 14:39:12
15 電子電路中,共阻抗干擾對電路的正常工作帶來很大影響。在PCB電路設(shè)計中,尤其在高頻電路的PCB設(shè)計中,必須防止地線的共阻抗所帶來的影響。通過對共阻抗干擾形式的分析,詳細介紹一點接地在電子電路
2017-11-28 09:58:52
0 本文通過幾個典型的例子分析了各種干擾產(chǎn)生的途徑和原因,介紹了PCB(Printing Circuit Board)設(shè)計中的一些特殊規(guī)則及抗干擾設(shè)計的要求。
2018-04-30 19:26:00
5072 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。
2020-03-24 17:21:03
1214 在電子系統(tǒng)PCB設(shè)計中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性的要求,避免在PCB設(shè)計完成后再去進行抗干擾的補救措施。
2019-12-25 17:37:34
3076 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。
2019-12-24 17:12:04
1459 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。
2019-12-10 17:56:51
1679 高速PCB設(shè)計EMI有什么規(guī)則
2019-08-21 14:38:03
807 
印制電路板的抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。
2019-08-29 09:41:29
1020 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。
2019-09-18 14:25:07
3349 PCB電路抗干擾在電子系統(tǒng)設(shè)計中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性 的要求,避免在設(shè)計完成后再去進行抗干擾的補救措施。形成干擾的基本要素有三個:(1)干擾源,指產(chǎn)生干擾的元件、設(shè)備
2020-08-04 18:53:00
2 抗干擾問題是現(xiàn)代 電路 設(shè)計中非常重要的一個環(huán)節(jié)。它直接反映了整個系統(tǒng)的性能和可靠性。對于 PCB 工程師來說,抗干擾設(shè)計是每個人都必須掌握的重點和難點。 印刷電路板 的抗干擾設(shè)計與特定電路密切相關(guān)
2020-08-31 11:50:53
3001 PCB設(shè)計取決于一套規(guī)則和約束條件,這些規(guī)則和約束條件決定了電路板的布局方式。這些規(guī)則涵蓋了各個方面,從組件之間的緊密程度到特定網(wǎng)絡(luò)的布線厚度。但是,成功的唯一方法是為每個作業(yè)專門設(shè)計規(guī)則。以前可行
2021-01-13 13:32:17
3649 電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器(敏感信號或設(shè)備)。EMC就圍繞這些問題進行研究。PCB設(shè)計最基本的干擾抑制技術(shù)是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。
2021-01-14 09:48:58
4114 
PCB設(shè)計規(guī)則你知幾何,20個PCB設(shè)計規(guī)則送給你。
2021-11-06 15:36:00
63 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。本文將介紹PCB設(shè)計中降低噪聲與電磁干擾的一些小竅門。
2022-10-26 09:36:51
899 印制板的設(shè)計是制作電子產(chǎn)品的重要一環(huán),隨著電子技術(shù)的飛速發(fā)展,PCB的密度越來越高,PCB設(shè)計的好壞對抗干擾能力影響很大。如果設(shè)計不合理會產(chǎn)生電磁干擾,使電路性能受到影響,甚至無法正常工作。
2022-11-28 09:13:15
1276 電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。
2022-12-13 11:46:46
1393 一站式PCBA智造廠家今天為大家講講PCB設(shè)計布局規(guī)則有哪些?PCB設(shè)計布局規(guī)則及技巧。
2023-05-04 09:05:20
1554 走向布局原則、防止電磁干擾原則、抑制熱干擾原則以及可調(diào)元件的布局原則。我們今天就先來介紹一下PCB設(shè)計元件排列規(guī)則。
2023-05-24 08:58:38
1123 PCBA加工廠家為大家介紹下。 PCB設(shè)計差分布線要求 各類差分線的阻抗要求不同,根據(jù)PCB設(shè)計要求,通過阻抗計算軟件計算出差分阻抗和對應(yīng)的線寬間距,并設(shè)置到約束管理器。 差分線通過互相耦合來減少共模干擾,在條件許可的情況下盡可能平行布線,兩根線中
2023-07-07 09:25:21
3156 
電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。本文將介紹PCB設(shè)計中降低噪聲與電磁干擾的一些小竅門。
2023-07-28 10:33:25
377 印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件。它提供電路元件和器件之間的電氣連接。隨著電于技術(shù)的飛速發(fā)展,PGB的密度越來越高。PCB設(shè)計的好壞對抗干擾能力影響很大。因此,在進行PCB設(shè)計時。必須遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。
2023-08-02 14:33:45
450 原理圖設(shè)計正確,印制電路板設(shè)計不當,也會對電子產(chǎn)品的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設(shè)計印制電路板的時候,應(yīng)注意采用正確的方法,遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。
2023-08-17 09:29:01
538 PCB設(shè)計基本工藝要求
2023-03-01 15:37:46
2 一站式PCBA智造廠家今天為大家講講 pcb設(shè)計常見布線規(guī)則有哪些?PCB設(shè)計常見布線規(guī)則。
2023-11-14 09:17:55
606 
PCB設(shè)計中,如何使用規(guī)則高效管理過孔
2023-12-06 15:54:54
201 
一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB設(shè)計中,布線是至關(guān)重要的一步。合理有效的布線能夠保證電路的穩(wěn)定性和可靠性,避免電路布線錯誤帶來
2024-01-22 09:23:53
498
評論