一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

7.2小時完成868個HBM封裝端口——Cadence Clarity 3D Solver仿真案例詳解

8XCt_sim_ol ? 來源:仿真秀App ? 作者:仿真小助手 ? 2022-11-23 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

導(dǎo)讀:Cadence公司在2019年推出 Clarity 3D Solver場求解器,正式進軍快速增長的系統(tǒng)級分析和設(shè)計市場。與傳統(tǒng)的三維場求解器相比,Cadence Clarity 3D Solver場求解器在精度達到黃金標準的同時,擁有高達10倍的仿真性能和近乎無限的處理能力。得益于最先進的分布式并行計算技術(shù),Clarity 3D 場求解器有效地解決了芯片、封裝、PCB、接插件和電纜設(shè)計等復(fù)雜的3D結(jié)構(gòu)設(shè)計中的電磁(EM)挑戰(zhàn),為任何擁有桌面電腦、高性能計算(HPC)或云計算資源的工程師提供真正的3D分析支持。Clarity 3D 場求解器可以輕松讀取所有標準芯片、IC封裝和PCB設(shè)計實現(xiàn)平臺的數(shù)據(jù),同時為使用Cadence Allegro 和Virtuoso 設(shè)計實現(xiàn)平臺的團隊提供專屬集成優(yōu)勢。

一、關(guān)于Clarity 3D Solver

基于有限元電磁場的商業(yè)軟件,通常包括三個仿真階段:初始化網(wǎng)格、網(wǎng)格迭代、頻率掃描。傳統(tǒng)的并行計算僅僅會在頻率掃描階段,將多個頻點分配到不同的計算機節(jié)點上。但是在求解每一個頻點時,仿真時間并沒有減少而且仍然需要很大的內(nèi)存。并且,對于復(fù)雜的電磁結(jié)構(gòu)仿真,傳統(tǒng)的軟件很難在仿真之前預(yù)測所需要的內(nèi)存,因此經(jīng)常會在仿真進程過半后由于內(nèi)存不足而終止仿真,浪費前期的所有工作。

Clarity 3D Solver 采用了全新的分布式計算平臺以及突破性的網(wǎng)格和矩陣分解技術(shù),在初始化網(wǎng)格、網(wǎng)格迭代以及頻率掃描三個階段都支持多機并行的分布式計算。

6dc946ae-6a4d-11ed-8abf-dac502259ad0.png

二、分布式網(wǎng)格劃分

Clarity 3D Solver 2022版本新增了分布式網(wǎng)格劃分算法,進一步發(fā)展了其先進的網(wǎng)格劃分技術(shù),包括基于層結(jié)構(gòu)的 LMesh 和任意三維結(jié)構(gòu)的XMesh 兩種方法。這兩種技術(shù)都能將初始網(wǎng)格處理速度提高 10 倍以上,意味著大幅減少的仿真運行時間。

1、Xmesh - 大規(guī)模分布式并行網(wǎng)格劃分技術(shù)

初始網(wǎng)格和自適應(yīng)網(wǎng)格都支持多機分布式并行處理

不損失準確性,但模擬結(jié)果比沒有并行網(wǎng)格劃分時的 Clarity 版本快 3 倍

新的3D網(wǎng)格劃分技術(shù)無需用戶提供額外輸入并且更加穩(wěn)定

2、Lmesh – 基于層結(jié)構(gòu)的大規(guī)模分布式并行網(wǎng)格劃分技術(shù)

超快速預(yù)處理

前所未有的網(wǎng)格生成成功率(自動修復(fù))

初始網(wǎng)格和自適應(yīng)網(wǎng)格都支持多機分布式并行處理

對于復(fù)雜的布局設(shè)計,甚至比 XMesh 更快

僅在 Clarity 3D Layout 中可用

新的3D網(wǎng)格劃分技術(shù)無需用戶提供額外輸入并且更加穩(wěn)定

三、網(wǎng)格迭代和頻率掃描

區(qū)別于傳統(tǒng)的直接求解完整有限元矩陣,Clarity 3D Solver 采用了先進的矩陣分解技術(shù),能夠在多個較小內(nèi)存的機器群組上完成復(fù)雜電磁結(jié)構(gòu)仿真。Clarity 3D Solver的并行分布式技術(shù)特點如下:

1、沒有任何精度的損失

2、幾乎無限的容量,即使只有一臺32核/256GB內(nèi)存的電腦,也可以仿真幾千萬網(wǎng)格規(guī)模,而不會出現(xiàn)內(nèi)存不足的問題

3、強大的可擴展性。對于復(fù)雜設(shè)計, 通過增加計算機CPU資源來達到幾乎線性的仿真效率提高

4、充分利用已有機器??梢岳迷黾佣鄠€32G內(nèi)存機器來加速大規(guī)模電磁仿真

總結(jié)

6dea12b2-6a4d-11ed-8abf-dac502259ad0.png

四、成功案例

案例1:2個倒裝芯片封裝安裝在6層PCB的仿真

6e15225e-6a4d-11ed-8abf-dac502259ad0.png

從結(jié)果對比來看,除效率有了明顯的提升之外,精度方面,在0-20GHz、回波損耗和插入損耗上,Clarity 3D Solver的結(jié)果和第三方軟件都有很好的吻合。

6e334b80-6a4d-11ed-8abf-dac502259ad0.png

案例2:HBM InFO 3D Modeling

這是一個擁有兩個芯片(SOC芯片和HBM芯片)的4 層晶圓級封裝結(jié)構(gòu),線寬和線間距都是2um。仿真包含了128根信號和2個電源以及一個地網(wǎng)絡(luò),總共有868個端口。對于傳統(tǒng)的仿真工具而言,這一創(chuàng)新型的封裝結(jié)構(gòu)過于復(fù)雜,難以在較短時間內(nèi)準確仿真。

6e58dea4-6a4d-11ed-8abf-dac502259ad0.png

Clarity 3D Solver 利用128 CPU以及每個CPU配置的8G內(nèi)存機器,在此配置下7. 2小時完成了仿真。由于無需拆分設(shè)計,既保證了仿真結(jié)果的精準度又大幅減少了仿真運行時間,這是其他電磁場軟件達不到的效果。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 3D
    3D
    +關(guān)注

    關(guān)注

    9

    文章

    2959

    瀏覽量

    110768
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8685

    瀏覽量

    145497
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    975

    瀏覽量

    144416
  • HBM
    HBM
    +關(guān)注

    關(guān)注

    2

    文章

    412

    瀏覽量

    15240

原文標題:7.2小時完成868個HBM封裝端口—— Cadence Clarity 3D Solver 仿真案例詳解

文章出處:【微信號:sim_ol,微信公眾號:模擬在線】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    TechWiz LCD 3D應(yīng)用:FFS仿真

    建模任務(wù) 堆棧結(jié)構(gòu) 建模過程 2.1使用TechWiz Layout繪制各層掩模版平面圖 2.2創(chuàng)建堆棧結(jié)構(gòu),并生成3D結(jié)構(gòu) 2.3 使用TechWiz LCD 3D進行各項參數(shù)計算 3. 結(jié)果分析
    的頭像 發(fā)表于 07-14 14:08 ?126次閱讀
    TechWiz LCD <b class='flag-5'>3D</b>應(yīng)用:FFS<b class='flag-5'>仿真</b>

    文件嵌入詳解(一):在PCB封裝庫中嵌入3D模型

    “ ?從 KiCad 9 開始,就可以在封裝中嵌入 STEP 3D 模型,而不只是簡單的關(guān)聯(lián)。這樣在復(fù)制封裝、3D庫或路徑發(fā)生變化時就不用再次重新關(guān)聯(lián)了。? ” ? 文件嵌入 從 Ki
    的頭像 發(fā)表于 07-08 11:16 ?1130次閱讀
    文件嵌入<b class='flag-5'>詳解</b>(一):在PCB<b class='flag-5'>封裝</b>庫中嵌入<b class='flag-5'>3D</b>模型

    Cadence推出HBM4 12.8Gbps IP內(nèi)存系統(tǒng)解決方案

    需求。Cadence HBM4 解決方案符合 JEDEC 的內(nèi)存規(guī)范 JESD270-4,與前一代 HBM3E IP 產(chǎn)品相比,內(nèi)存帶寬翻了一番。Cadence
    的頭像 發(fā)表于 05-26 10:45 ?660次閱讀

    TechWiz LCD 3D應(yīng)用:撓曲電效用仿真

    完成后在TechWiz LCD 3D中加載并進行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開啟應(yīng)用撓曲電效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 05-14 08:55

    【功能上線】華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計缺陷無處遁形

    華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1236次閱讀
    【功能上線】華秋PCB下單新增“<b class='flag-5'>3D</b><b class='flag-5'>仿真</b>預(yù)覽”,讓PCB設(shè)計缺陷無處遁形

    3D封裝與系統(tǒng)級封裝的背景體系解析介紹

    3D封裝與系統(tǒng)級封裝概述 一、引言:先進封裝技術(shù)的演進背景 隨著摩爾定律逐漸逼近物理極限,半導(dǎo)體行業(yè)開始從單純依賴制程微縮轉(zhuǎn)向封裝技術(shù)創(chuàng)新。
    的頭像 發(fā)表于 03-22 09:42 ?920次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級<b class='flag-5'>封裝</b>的背景體系解析介紹

    SciChart 3D for WPF圖表庫

    SciChart 3D for WPF 是一實時、高性能的 WPF 3D 圖表庫,專為金融、醫(yī)療和科學(xué)應(yīng)用程序而設(shè)計。非常適合需要極致性能和豐富的交互式 3D 圖表的項目。 使用我們
    的頭像 發(fā)表于 01-23 13:49 ?628次閱讀
    SciChart <b class='flag-5'>3D</b> for WPF圖表庫

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動先進封裝技術(shù)的驅(qū)動,如2.5D3D封裝。 2.5D/3D
    的頭像 發(fā)表于 01-14 10:41 ?1593次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)介紹

    先進封裝技術(shù)-19 HBM3D封裝仿真

    混合鍵合技術(shù)(下) 先進封裝技術(shù)(Semiconductor Advanced Packaging) - 3 Chiplet 異構(gòu)集成(上) 先進封裝技術(shù)(Semiconductor
    的頭像 發(fā)表于 01-08 11:17 ?1530次閱讀
    先進<b class='flag-5'>封裝</b>技術(shù)-19 <b class='flag-5'>HBM</b>與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>仿真</b>

    TechWiz LCD 3D應(yīng)用:撓曲電效用仿真

    完成后在TechWiz LCD 3D中加載并進行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開啟應(yīng)用撓曲電效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 12-10 13:43

    技術(shù)資訊 | 2.5D3D 封裝

    本文要點在提升電子設(shè)備性能方面,2.5D3D半導(dǎo)體封裝技術(shù)至關(guān)重要。這兩種解決方案都在不同程度提高了性能、減小了尺寸并提高了能效。2.5D封裝
    的頭像 發(fā)表于 12-07 01:05 ?1313次閱讀
    技術(shù)資訊 | 2.5<b class='flag-5'>D</b> 與 <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>

    Simcenter 3D仿真軟件

    和評估。通過在單一仿真建模環(huán)境中集成多個物理域,您可以更快地深入了解產(chǎn)品的性能。Simcenter3D的優(yōu)勢利用通用的工程桌面提高速度Simcenter3D是一
    的頭像 發(fā)表于 11-12 16:11 ?1984次閱讀
    Simcenter <b class='flag-5'>3D</b><b class='flag-5'>仿真</b>軟件

    一文理解2.5D3D封裝技術(shù)

    隨著半導(dǎo)體行業(yè)的快速發(fā)展,先進封裝技術(shù)成為了提升芯片性能和功能密度的關(guān)鍵。近年來,作為2.5D3D封裝技術(shù)之間的一種結(jié)合方案,3.5D
    的頭像 發(fā)表于 11-11 11:21 ?3537次閱讀
    一文理解2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)

    3D堆疊像素探測器芯片技術(shù)詳解(72頁PPT)

    3D堆疊像素探測器芯片技術(shù)詳解
    的頭像 發(fā)表于 11-01 11:08 ?3290次閱讀
    <b class='flag-5'>3D</b>堆疊像素探測器芯片技術(shù)<b class='flag-5'>詳解</b>(72頁PPT)

    3D封裝熱設(shè)計:挑戰(zhàn)與機遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進步。目前,2D封裝3D封裝是兩種主流的封裝技術(shù)
    的頭像 發(fā)表于 07-25 09:46 ?2097次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>熱設(shè)計:挑戰(zhàn)與機遇并存