一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

和Dr Peter一起學(xué)KiCad 4.8:設(shè)計(jì)規(guī)則檢查(DRC)

KiCad ? 來(lái)源:KiCad ? 2024-12-25 14:55 ? 次閱讀

“ 本章將介紹如何使用設(shè)計(jì)規(guī)則檢查(DRC)。 ”

wKgZomcy1nOAblEOAAGAzTOBzuw172.jpg

4.8 7-設(shè)計(jì)規(guī)則檢查(DRC)

我將在本章中完成 PCB Layout 工作流程的第六步。雖然我在整個(gè) Layout 工作流程中經(jīng)常進(jìn)行設(shè)計(jì)規(guī)則檢查,尤其是在布線步驟中,但我總是在導(dǎo)出 Gerber 文件用于制造之前進(jìn)行最后一次檢查。在這個(gè)簡(jiǎn)單的項(xiàng)目中,我已經(jīng)在第四步運(yùn)行了 DRC,沒(méi)有發(fā)現(xiàn)任何錯(cuò)誤,因此我不希望新的檢查會(huì)顯示任何違規(guī)。不過(guò),我可以忽略警告,繼續(xù)制造。

讓我們繼續(xù)進(jìn)行 DRC。單擊頂部工具欄中的 DRC 按鈕,然后單擊“運(yùn)行 DRC”。結(jié)果如下:

wKgZomcy1nOAa81oAAM-HeA32p8119.png

圖 4.8.1: 最后一次DRC檢查的結(jié)果

好消息是:沒(méi)有違規(guī),也沒(méi)有未連接的項(xiàng)目。在“電路板設(shè)置” 窗口的 “設(shè)計(jì)規(guī)則”、“違規(guī)嚴(yán)重程度” 下定義了四個(gè)被忽略的測(cè)試。請(qǐng)注意,“檢查 PCB 與原理圖是否一致”復(fù)選框未被選中,因此沒(méi)有測(cè)試奇偶校驗(yàn)。如果啟用奇偶校驗(yàn)并重新運(yùn)行 DRC,檢查將報(bào)告有關(guān)“額外封裝” 的警告。這指的是我在底層絲網(wǎng)層中放置的 KiCad 徽標(biāo),在原理圖中沒(méi)有匹配的符號(hào)。我可以放心地忽略該警告。

wKgZomcy1nOATLV8AAIw4dOuxs0599.png

圖 4.8.2: 警告與底層絲印中放置的 logo 封裝有關(guān)

您可以放心地忽略該警告,繼續(xù)工作流程的下一步(導(dǎo)出 Gerber 文件),因?yàn)樗粫?huì)影響電路板的任何功能或器件。警告表明,Logo 封裝的位號(hào)號(hào)在其名稱末尾包含“**”,因此未定義。雖然我可以忽略該警告,但還是要對(duì)其進(jìn)行修正,以便 DRC 不會(huì)返回錯(cuò)誤或警告。雙擊 KiCad Logo 封裝,調(diào)出其屬性:

wKgZomcy1nOAXkQhAAKlBvHtNTs171.png

圖 4.8.3: 設(shè)置位號(hào)

注意原位號(hào)為“REF**”。我將把它改為 “REF1”,這在這塊電路板上唯一的,然后點(diǎn)擊 “確定”。再次運(yùn)行DRC,看看是否消除了原來(lái)的警告:

wKgZomcy1nOAPZSvAAHES5FG4Ug934.png

圖 4.8.4: DRC中出現(xiàn)了一個(gè)新的警告

該警告表明,在PCB編輯器中存在位號(hào)為“REF1 ”的封裝,但在原理圖編輯器中卻不存在。這是因?yàn)槲以谠O(shè)計(jì)工作流程的第五步中將該封裝添加到了 PCB 中。與 PCB 中的其他封裝不同,REF1 在原理圖編輯器中沒(méi)有對(duì)應(yīng)的符號(hào)?,F(xiàn)在,我有三個(gè)選擇:

1. 返回原理圖編輯器,添加一個(gè)新符號(hào),并將其與徽標(biāo)封裝關(guān)聯(lián)。

2. 忽略此警告。

3. 打開(kāi)封裝屬性,選中 “不在原理圖中”復(fù)選框(見(jiàn)下文)。

wKgZomcy1nSAEjTaAAKfUvvisZc422.png

圖 4.8.5: 封裝屬性中的“不在原理圖”選項(xiàng)

制造商只會(huì)使用Layout中 Gerber 文件的數(shù)據(jù)。原理圖編輯器中的數(shù)據(jù)在最終制造的PCB板中不起作用。因此,我現(xiàn)在所做的任何額外工作都不會(huì)影響最終產(chǎn)品,只會(huì)影響項(xiàng)目的內(nèi)部一致性。由于我想完成項(xiàng)目,因此我將選擇方案二,忽略 DRC 警告。Logo不是我的 PCB 的功能器件,無(wú)論它是否存在于原理圖中,PCB 都將正常工作。

我已經(jīng)完成了設(shè)計(jì)規(guī)則檢查,并忽略了它返回的唯一警告。現(xiàn)在我準(zhǔn)備導(dǎo)出 Gerber 文件并制造我的 PCB。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 文件
    +關(guān)注

    關(guān)注

    1

    文章

    577

    瀏覽量

    25126
  • DRC
    DRC
    +關(guān)注

    關(guān)注

    2

    文章

    153

    瀏覽量

    36827
  • KiCAD
    +關(guān)注

    關(guān)注

    5

    文章

    215

    瀏覽量

    9263
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電氣設(shè)計(jì)規(guī)則檢查工具HyperLynx DRC

    HyperLynx? DRC PE 是款強(qiáng)大、快速的電氣設(shè)計(jì)規(guī)則檢查工具,既可讓 驗(yàn)證流程自動(dòng)進(jìn)行,又能使您以迭代方式執(zhí)行設(shè)計(jì)檢查。Hyp
    發(fā)表于 10-08 08:18

    Altium-Designer-6-DRC規(guī)則檢查的英漢對(duì)照表

    Altium-Designer-6-DRC規(guī)則檢查的英漢對(duì)照表,很不錯(cuò)的資料,感興趣的可以看看。
    發(fā)表于 09-19 16:57 ?0次下載

    Altium-Designer-6-DRC規(guī)則檢查的英漢對(duì)照表

    Altium-Designer-6-DRC規(guī)則檢查的英漢對(duì)照表
    發(fā)表于 11-02 19:07 ?0次下載

    AD/DRC規(guī)則檢查英漢對(duì)照表

    AD規(guī)則檢查鍵搞定
    發(fā)表于 06-26 16:41 ?0次下載

    PCB設(shè)計(jì)電氣規(guī)則檢查器解決DRC問(wèn)題

    PADS? HyperLynx? DRC 提供功能強(qiáng)大的定制 PCB 設(shè)計(jì)電氣規(guī)則檢查器。不同于走線間距和線板邊緣邊界等傳統(tǒng) PCB 檢查,PADS HyperLynx
    的頭像 發(fā)表于 05-21 06:08 ?6764次閱讀

    為什么DRC檢查總是會(huì)報(bào)錯(cuò)

    前期為了滿足各項(xiàng)設(shè)計(jì)的要求,我們會(huì)設(shè)置很多約束規(guī)則,當(dāng)個(gè)PCB單板設(shè)計(jì)完成之后,通常要進(jìn)行DRC檢查。那么DRC
    的頭像 發(fā)表于 05-29 14:43 ?2.2w次閱讀
    為什么<b class='flag-5'>DRC</b><b class='flag-5'>檢查</b>總是會(huì)報(bào)錯(cuò)

    Altium designer對(duì)DRC的常規(guī)檢查

    Create Report File 執(zhí)行完DRC之后,Altium會(huì)創(chuàng)建個(gè)關(guān)于規(guī)則檢查的報(bào)告,對(duì)報(bào)錯(cuò)信息會(huì)給出詳細(xì)的描述并會(huì)給出報(bào)錯(cuò)的位置信息,方便我們?cè)O(shè)計(jì)者對(duì)報(bào)錯(cuò)信息進(jìn)行解讀。
    的頭像 發(fā)表于 10-06 17:49 ?8885次閱讀
    Altium designer對(duì)<b class='flag-5'>DRC</b>的常規(guī)<b class='flag-5'>檢查</b>

    PCB layout有DRC檢查,為什么還要用DFM?

    最近硬件工程師同行提出疑問(wèn),在硬件設(shè)計(jì)過(guò)程中l(wèi)ayout完成后有DRC檢查,已經(jīng)對(duì)設(shè)計(jì)工藝規(guī)則做了檢查,那么DFM可制造性分析還有必要嗎?今天就為大家用
    的頭像 發(fā)表于 11-03 13:28 ?1176次閱讀

    【實(shí)用干貨】PCB layout有DRC檢查,為什么還要用DFM?

    最近硬件工程師同行提出疑問(wèn),在硬件設(shè)計(jì)過(guò)程中l(wèi)ayout完成后有DRC檢查,已經(jīng)對(duì)設(shè)計(jì)工藝規(guī)則做了檢查,那么DFM可制造性分析還有必要嗎?今天就為大家用
    的頭像 發(fā)表于 11-17 08:20 ?4773次閱讀

    KiCad 教程:集成電路測(cè)試 LoadBoard 設(shè)計(jì)指南

    入了大量的工程思考,非常值得讀! ? ” Kerman 的 KiCad 大作 故事還得從今年 6 月說(shuō)起。由于 Kicad 直缺少高質(zhì)量的中文教程,所以開(kāi)啟了?和
    的頭像 發(fā)表于 04-28 18:08 ?89次閱讀
    <b class='flag-5'>KiCad</b> 教程:集成電路測(cè)試 LoadBoard 設(shè)計(jì)指南

    Dr Peter 一起學(xué) KiCad 4.9~4.10:導(dǎo)出Gerber并下單(收到成品)

    作流程的第七步。在這步中,我將導(dǎo)出制造 PCB 所需的數(shù)據(jù)的 Gerber 文件。在將 Gerber 文件上傳到制造商網(wǎng)站之前,我將使用個(gè)特殊工具來(lái)檢查文件是否正確。PCB 編輯器支持將 Gerber
    的頭像 發(fā)表于 04-28 18:02 ?98次閱讀
    和 <b class='flag-5'>Dr</b> <b class='flag-5'>Peter</b> <b class='flag-5'>一起</b><b class='flag-5'>學(xué)</b> <b class='flag-5'>KiCad</b> 4.9~4.10:導(dǎo)出Gerber并下單(收到成品)

    Dr Peter 一起學(xué) KiCad 4.5:布線(添加走線)

    “ ?本章將介紹如何進(jìn)行布線。 ? ” 4.5?4-布線(添加走線) 在本章中,我將完成在本書第三部分第二章中學(xué)到的 PCB 工作流程的第四步。在這步中,我將完成電路板的布線("Routing
    的頭像 發(fā)表于 12-04 12:13 ?1429次閱讀
    和 <b class='flag-5'>Dr</b> <b class='flag-5'>Peter</b> <b class='flag-5'>一起</b><b class='flag-5'>學(xué)</b> <b class='flag-5'>KiCad</b> 4.5:布線(添加走線)

    Dr Peter 一起學(xué) KiCad 4.4:移動(dòng)封裝

    “ ?本章將介紹如何移動(dòng)封裝。 ? ” 4 .4. 3 - 移動(dòng)封裝 在本章中,我將完成在本書第三部分第二章中學(xué)到的 PCB 工作流程的第三步。我會(huì)在上講中繪制的 PCB 板框內(nèi)移動(dòng)封裝。重點(diǎn)是先
    的頭像 發(fā)表于 12-04 12:13 ?494次閱讀
    和 <b class='flag-5'>Dr</b> <b class='flag-5'>Peter</b> <b class='flag-5'>一起</b><b class='flag-5'>學(xué)</b> <b class='flag-5'>KiCad</b> 4.4:移動(dòng)封裝

    Dr Peter 一起學(xué) KiCad 4.1~4.2:?jiǎn)?dòng)PCB 編輯器,導(dǎo)入封裝

    “ ?從第四章開(kāi)始,將進(jìn)入實(shí)戰(zhàn)環(huán)節(jié),從頭開(kāi)始設(shè)計(jì)個(gè)完整的 PCB。 ? ” Part 1.4:? 項(xiàng)目 -KiCad 實(shí)踐之旅 - ?PCB Layout 4.1.? PCB Layout簡(jiǎn)介
    的頭像 發(fā)表于 12-03 12:14 ?628次閱讀
    和 <b class='flag-5'>Dr</b> <b class='flag-5'>Peter</b> <b class='flag-5'>一起</b><b class='flag-5'>學(xué)</b> <b class='flag-5'>KiCad</b> 4.1~4.2:?jiǎn)?dòng)PCB 編輯器,導(dǎo)入封裝

    在 Windows 上編譯 KiCad

    。 常用合集匯總: 和 Dr Peter 一起學(xué) KiCad KiCad 8 探秘合集
    的頭像 發(fā)表于 03-28 11:23 ?184次閱讀
    在 Windows 上編譯 <b class='flag-5'>KiCad</b>