一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

研究透視:芯片-互連材料

深圳市賽姆烯金科技有限公司 ? 來源:今日新材料 ? 2024-12-18 13:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

編輯語

集成電路占用面積的不斷縮小,正在將性能限制,從晶體管本身轉(zhuǎn)移到晶體管之間的互連工藝?;ミB的電阻-電容延遲,隨著器件密度的增加而惡化,因?yàn)榛ミB路徑變長,導(dǎo)線變窄,并且隨著新材料集成到電路中,需要更多類型的連接。這一綜述,通過關(guān)注材料的載流子平均自由程和內(nèi)聚能,回顧了開發(fā)更好互連的策略。

摘 要

在芯片上集成更多器件的半導(dǎo)體技術(shù),目前達(dá)到了器件單獨(dú)縮放,已經(jīng)不再是提高器件性能的有效方式。問題在于連接晶體管的互連工藝,隨著尺寸按比例縮小以匹配晶體管尺寸,金屬的電阻率呈指數(shù)增加。

因此,總信號(hào)處理延遲,主要是來自互連的電阻-電容resistance-capacitance (RC)延遲,而不是來自晶體管開關(guān)速度的延遲。這一技術(shù)瓶頸,需要探索替代材料和顛覆性器件結(jié)構(gòu)。

近日,韓國三星電子綜合技術(shù)院(Samsung Advanced Institute of Technology)Joon-Seok Kim,Jeehwan Kim,Sang Won Kim等,在Science上發(fā)表綜述文章,從材料和器件兩個(gè)方面,提出了互連技術(shù)中,RC電阻-電容延遲的提升策略。

Addressing interconnect challenges for enhanced computing performance.

解決互連難題,以增強(qiáng)計(jì)算性能。

互連電阻-電容resistance-capacitance ,RC延遲是器件性能的瓶頸。

圖1. 電阻率增加的原因。

圖2. DRAM架構(gòu)結(jié)構(gòu)變化的擴(kuò)展挑戰(zhàn)和進(jìn)展。

圖3. NAND閃存的擴(kuò)展挑戰(zhàn)。

圖4. 邏輯器件的互連縮放和結(jié)構(gòu)挑戰(zhàn)。

表2. 邏輯互連規(guī)范及其對(duì)技術(shù)節(jié)點(diǎn)的預(yù)測(cè)和要求。

研究進(jìn)展

晶體管柵極延遲,取決晶體管柵極氧化物電容和溝道載流子遷移率,而互連RC延遲,則取決于金屬線電阻和電容決定。據(jù)報(bào)道,互連RC延遲已超過約180-nm節(jié)點(diǎn)時(shí)代的晶體管柵極延遲,并具有65-nm節(jié)點(diǎn)時(shí)代所能達(dá)到工作頻率上限。物理縮放之外的有效器件縮放方案,即高k/金屬柵極的引入和溝道結(jié)構(gòu)的改變,增加了晶體管的密度,并提高晶體管的開關(guān)速度,但也導(dǎo)致互連RC延遲呈指數(shù)增長。隨著最近引入的垂直堆疊多個(gè)芯片策略,互連RC延遲,預(yù)計(jì)將以更快的速度增加,并對(duì)指數(shù)增長的計(jì)算需求,造成更嚴(yán)重的瓶頸。

晶體管和存儲(chǔ)單元的橫向按比例縮小,迫使互連也按比例縮小到這樣的尺寸,其中導(dǎo)體的表面和晶界決定著電子散射,并導(dǎo)致電阻率的指數(shù)增加。未來互連的理想候選材料,應(yīng)具有較短的平均自由程,從而使散射表現(xiàn)出較小的縮放效應(yīng),不需要襯層和勢(shì)壘層,并且具有表面態(tài)主導(dǎo)的導(dǎo)電性。就存儲(chǔ)器和邏輯器件的結(jié)構(gòu)變化而言,由于朝著垂直集成結(jié)構(gòu)的發(fā)展,以使面密度最大化,制造變得更具挑戰(zhàn)性。未來互連材料的研究,還應(yīng)考慮兼容于最近開發(fā)的制造工藝。

在這篇綜述中,討論了當(dāng)前互連技術(shù)的材料和器件挑戰(zhàn),并討論了學(xué)術(shù)界和工業(yè)界未來研究的潛在方向。介紹了用于確定互連應(yīng)用的合適材料,并評(píng)估其基本特性的方法,介紹了各種半導(dǎo)體器件中提出的結(jié)構(gòu)進(jìn)步,并建議基于器件功能和制造工藝的材料。最后,對(duì)半導(dǎo)體三維集成日益增長的重要性,提出了前瞻性的展望。

展望未來

用于互連的互補(bǔ)金屬氧化物半導(dǎo)體complementary metal-oxide semiconductor (CMOS)兼容導(dǎo)電材料的研究,業(yè)界通常是去優(yōu)先化的,主要重點(diǎn)是提高半導(dǎo)體性能和增強(qiáng)高k電介質(zhì)。這已經(jīng)導(dǎo)致互連材料開發(fā)受挫,并且相比于半導(dǎo)體技術(shù)的其他方面,也受到較少的關(guān)注。在學(xué)術(shù)研究中,互連研究,通常強(qiáng)調(diào)選擇材料特性,而沒有全面考慮在實(shí)際器件架構(gòu)中的適用性。為了解決這一關(guān)鍵差距,需要一種系統(tǒng)和協(xié)作的研究方法,建立一個(gè)強(qiáng)大的平臺(tái),用于發(fā)現(xiàn)、合成、表征和實(shí)際驗(yàn)證與下一代半導(dǎo)體技術(shù)兼容的互連材料。學(xué)術(shù)界和工業(yè)界之間這種共同努力,將促進(jìn)互連解決方案的可行性開發(fā),這些解決方案不僅在理論上很有前景,而且在功能與新興電子設(shè)備的苛刻性能和集成要求兼容。

文獻(xiàn)鏈接

Joon-Seok Kim et al. , Addressing interconnect challenges for enhanced computing performance. Science 386, eadk 6189 (2024)。

DOI:10.1126/science.adk6189

https://www.science.org/doi/10.1126/science.adk6189

本文譯自Science。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52452

    瀏覽量

    439960
  • 集成電路
    +關(guān)注

    關(guān)注

    5423

    文章

    12033

    瀏覽量

    368200
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28856

    瀏覽量

    236822

原文標(biāo)題:研究透視:芯片-互連材料 | Science

文章出處:【微信號(hào):深圳市賽姆烯金科技有限公司,微信公眾號(hào):深圳市賽姆烯金科技有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    XSR芯片互連技術(shù)的定義和優(yōu)勢(shì)

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設(shè)計(jì)的芯片互連技術(shù)。可以通過芯粒互連(NoC)或者中介層(interposer)上的
    的頭像 發(fā)表于 06-06 09:53 ?405次閱讀
    XSR<b class='flag-5'>芯片</b>間<b class='flag-5'>互連</b>技術(shù)的定義和優(yōu)勢(shì)

    為什么芯片需要低介電常數(shù)材料

    在現(xiàn)代芯片中,數(shù)十億晶體管通過金屬互連線連接成復(fù)雜電路。隨著制程進(jìn)入納米級(jí),一個(gè)看似“隱形”的問題逐漸浮出水面:金屬線之間的電容耦合。這種耦合不僅會(huì)拖慢信號(hào)傳輸速度,甚至可能引發(fā)數(shù)據(jù)傳輸錯(cuò)誤。而解決這一問題的關(guān)鍵,正是低介電常數(shù)(Low-k)
    的頭像 發(fā)表于 05-15 10:31 ?369次閱讀
    為什么<b class='flag-5'>芯片</b>需要低介電常數(shù)<b class='flag-5'>材料</b>

    半導(dǎo)體芯片中的互連層次

    在半導(dǎo)體芯片中,數(shù)十億晶體管需要通過金屬互連線(Interconnect)連接成復(fù)雜電路。隨著制程進(jìn)入納米級(jí),互連線的層次化設(shè)計(jì)成為平衡性能、功耗與集成度的關(guān)鍵。芯片中的
    的頭像 發(fā)表于 05-12 09:29 ?601次閱讀
    半導(dǎo)體<b class='flag-5'>芯片</b>中的<b class='flag-5'>互連</b>層次

    Low-K材料芯片中的作用

    Low-K材料是介電常數(shù)顯著低于傳統(tǒng)二氧化硅(SiO?,k=3.9–4.2)的絕緣材料,主要用于芯片制造中的層間電介質(zhì)(ILD)。其核心目標(biāo)是通過降低金屬互連線間的寄生電容,解決RC延
    的頭像 發(fā)表于 03-27 10:12 ?1673次閱讀
    Low-K<b class='flag-5'>材料</b>在<b class='flag-5'>芯片</b>中的作用

    芯片互連技術(shù)深度解析:焊球、銅柱與微凸點(diǎn)的奧秘

    高密度芯片封裝的發(fā)展歷程出發(fā),解析焊球、銅柱及微凸點(diǎn)三種互連技術(shù)的定義、材料、制作工藝、適用范圍、用途及典型案例,并將這些技術(shù)融入芯片封裝發(fā)展的歷史背景中,展現(xiàn)其在不同階段的作用與意義
    的頭像 發(fā)表于 02-20 10:06 ?1443次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>互連</b>技術(shù)深度解析:焊球、銅柱與微凸點(diǎn)的奧秘

    芯片制造技術(shù)之互連技術(shù)

    我們將為大家分享一系列干貨,涉及芯片設(shè)計(jì)、制造、材料、器件、結(jié)構(gòu)、封測(cè)等方面,歡迎交流學(xué)習(xí)。 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?
    的頭像 發(fā)表于 12-19 11:03 ?730次閱讀
    <b class='flag-5'>芯片</b>制造技術(shù)之<b class='flag-5'>互連</b>技術(shù)

    優(yōu)化銅互連結(jié)構(gòu)的熱應(yīng)力分析與介電材料選擇

    摘要: 基于Ansys有限元軟件,采用三級(jí)子模型技術(shù)對(duì)多層銅互連結(jié)構(gòu)芯片進(jìn)行了三維建模。研究了10層銅互連結(jié)構(gòu)總體互連線介電
    的頭像 發(fā)表于 12-03 16:54 ?823次閱讀
    優(yōu)化銅<b class='flag-5'>互連</b>結(jié)構(gòu)的熱應(yīng)力分析與介電<b class='flag-5'>材料</b>選擇

    探索倒裝芯片互連:從原理到未來的全面剖析

    在半導(dǎo)體行業(yè),倒裝芯片(Flip Chip)技術(shù)以其高密度、高性能和短互連路徑等優(yōu)勢(shì),逐漸成為高性能集成電路(IC)封裝的主流選擇。倒裝芯片技術(shù)通過將芯片的有源面朝下,直接與基板或載體
    的頭像 發(fā)表于 11-18 11:41 ?1304次閱讀
    探索倒裝<b class='flag-5'>芯片</b><b class='flag-5'>互連</b>:從原理到未來的全面剖析

    集成電路的互連線材料及其發(fā)展

    尤其是當(dāng)電路的特征尺寸越來越小的時(shí)候,互連線引起的各種效應(yīng)是影響電路性能的重要因素。本文闡述了傳統(tǒng)金屬鋁以及合金到現(xiàn)在主流的銅以及正在發(fā)展的新型材料———碳納米管作為互連線的優(yōu)劣,并對(duì)新型光
    的頭像 發(fā)表于 11-01 11:08 ?2110次閱讀

    芯片和封裝級(jí)互連技術(shù)的最新進(jìn)展

    近年來,計(jì)算領(lǐng)域發(fā)生了巨大變化,通信已成為系統(tǒng)性能的主要瓶頸,而非計(jì)算本身。這一轉(zhuǎn)變使互連技術(shù) - 即實(shí)現(xiàn)計(jì)算系統(tǒng)各組件之間數(shù)據(jù)交換的通道 - 成為計(jì)算機(jī)架構(gòu)創(chuàng)新的焦點(diǎn)。本文探討了通用、專用和量子計(jì)算系統(tǒng)中芯片和封裝級(jí)互連的最新
    的頭像 發(fā)表于 10-28 09:50 ?1121次閱讀

    仁懋電子&amp;amp;深圳先進(jìn)材料研究院孫院長就芯片封裝行業(yè)友好交流

    在這個(gè)充滿挑戰(zhàn)與機(jī)遇的時(shí)代,仁懋電子始終致力于在芯片封裝材料領(lǐng)域深耕細(xì)作,不斷追求創(chuàng)新與突破。今天,仁懋有幸與深圳先進(jìn)電子材料創(chuàng)新研究院孫蓉院長進(jìn)行了一場(chǎng)意義深遠(yuǎn)的交流,共同探討了先進(jìn)
    的頭像 發(fā)表于 10-17 09:42 ?958次閱讀
    仁懋電子&amp;amp;深圳先進(jìn)<b class='flag-5'>材料</b><b class='flag-5'>研究</b>院孫院長就<b class='flag-5'>芯片</b>封裝行業(yè)友好交流

    集成電路互連線材料進(jìn)化史:從過去到未來的飛躍

    隨著科技的飛速發(fā)展,集成電路(Integrated Circuits, IC)作為現(xiàn)代電子產(chǎn)品的核心組成部分,其性能與集成度不斷提升。集成電路中的互連線材料作為連接各個(gè)元器件的關(guān)鍵橋梁,其性能對(duì)整體
    的頭像 發(fā)表于 10-14 10:43 ?1604次閱讀
    集成電路<b class='flag-5'>互連線材料</b>進(jìn)化史:從過去到未來的飛躍

    互連解決方案發(fā)展趨勢(shì):可靠與高效并存

    高質(zhì)量的材料、堅(jiān)固的機(jī)械設(shè)計(jì)和嚴(yán)格的測(cè)試是開發(fā)可靠互連解決方案的基礎(chǔ)。雷迪埃互連解決方案能夠承受物理壓力、極端環(huán)境和電氣要求,仍保持性能。
    的頭像 發(fā)表于 09-11 13:53 ?530次閱讀
    <b class='flag-5'>互連</b>解決方案發(fā)展趨勢(shì):可靠與高效并存

    快速串行接口(FSI)在多芯片互連中的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《快速串行接口(FSI)在多芯片互連中的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 10:18 ?1次下載
    快速串行接口(FSI)在多<b class='flag-5'>芯片</b><b class='flag-5'>互連</b>中的應(yīng)用

    全球芯片市場(chǎng)與中國芯片市場(chǎng)的對(duì)比:2024年透視

    全球經(jīng)濟(jì)與中國經(jīng)濟(jì)的對(duì)比:2024年透視
    的頭像 發(fā)表于 08-12 17:41 ?2387次閱讀