一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳解DDR布線最簡規(guī)則與過程

m3eY_edn_china ? 來源:未知 ? 作者:佚名 ? 2018-03-12 08:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

多年前,無線時代(Beamsky)發(fā)布了一篇文章關(guān)于DDR布線指導(dǎo)的一篇文章,當(dāng)時在網(wǎng)絡(luò)上很受歡迎,有很多同行參與了轉(zhuǎn)載。如今看來,那篇文章寫得不夠好,邏輯性不強(qiáng),可操作性也不強(qiáng)。

在近幾年的硬件產(chǎn)品開發(fā)中,本人總結(jié)出了一套DDR布線方法,具有高度的可行性,于是本人再次編寫一份這樣的文章,除了講述DDR布線規(guī)則,還想講述一下布線過程,采用本人的布線過程可以少走很多彎路。本文即將講到的所有方法,無線時代(Beamsky)都經(jīng)過實(shí)際檢驗(yàn)。

DDR布線通常是一款硬件產(chǎn)品設(shè)計(jì)中的一個重要的環(huán)節(jié),也正是因?yàn)槠渲匾?,網(wǎng)絡(luò)上也有大把的人在探討DDR布線規(guī)則,有很多同行故弄玄虛,把DDR布線說得很難,我在這里要反其道而行之,講一講DDR布線最簡規(guī)則與過程。

如果不是特別說明,每個步驟中的方法同時適用于DDR1,DDR2和DDR3。PCB設(shè)計(jì)軟件以Cadence Allgro 16.3為例。

第一步,確定拓補(bǔ)結(jié)構(gòu)(僅在多片DDR芯片時有用)

首先要確定DDR的拓補(bǔ)結(jié)構(gòu),一句話,DDR1/2采用星形結(jié)構(gòu),DDR3采用菊花鏈結(jié)構(gòu)。

拓補(bǔ)結(jié)構(gòu)只影響地址線的走線方式,不影響數(shù)據(jù)線。以下是示意圖。

星形拓補(bǔ)就是地址線走到兩片DDR中間再向兩片DDR分別走線,菊花鏈就是用地址線把兩片DDR“串起來”,就像羊肉串,每個DDR都是羊肉串上的一塊肉,哈哈,開個玩笑。

第二步,元器件擺放

確定了DDR的拓補(bǔ)結(jié)構(gòu),就可以進(jìn)行元器件的擺放,有以下幾個原則需要遵守:

原則一,考慮拓補(bǔ)結(jié)構(gòu),仔細(xì)查看CPU地址線的位置,使得地址線有利于相應(yīng)的拓補(bǔ)結(jié)構(gòu)

原則二,地址線上的匹配電阻靠近CPU

原則三,數(shù)據(jù)線上的匹配電阻靠近DDR

原則四,將DDR芯片擺放并旋轉(zhuǎn),使得DDR數(shù)據(jù)線盡量短,也就是,DDR芯片的數(shù)據(jù)引腳靠近CPU

原則五,如果有VTT端接電阻,將其擺放在地址線可以走到的最遠(yuǎn)的位置。一般來說,DDR2不需要VTT端接電阻,只有少數(shù)CPU需要;DDR3都需要VTT端接電阻。

原則六,DDR芯片的去耦電容放在靠近DDR芯片相應(yīng)的引腳。

以下是DDR2的元器件擺放示意圖(未包括去耦電容),可以很容易看出,地址線可以走到兩顆芯片中間然后向兩邊分,很容易實(shí)現(xiàn)星形拓補(bǔ),同時,數(shù)據(jù)線會很短。

以下是帶有VTT端接電阻的DDR2元器件擺放示意圖,在這個例子中,沒有串聯(lián)匹配電阻,VTT端接電阻擺放在了地址線可以到達(dá)的最遠(yuǎn)距離。

以下是DDR3元器件擺放示意圖,請注意,這里使用的CPU支持雙通道DDR3,所以看到有四片(參考設(shè)計(jì)是8片)DDR3,其實(shí)是每兩個組成一個通道,地址線沿著圖中綠色的走線傳遞,實(shí)現(xiàn)了菊花鏈拓補(bǔ)。

地址線上的VTT端接電阻擺放在了地址線可以到達(dá)的最遠(yuǎn)的地方。同樣地,數(shù)據(jù)線上的端接電阻也放置在了靠近DDR3芯片的位置,數(shù)據(jù)線到達(dá)CPU的距離很短。同時,可以看到,去耦電容放置在了很靠近DDR3相應(yīng)電源引腳的地方。

第三步,設(shè)置串聯(lián)匹配電阻的仿真模型

擺放完元器件,建議設(shè)置串聯(lián)匹配電阻的仿真模型,這樣對于后續(xù)的布線規(guī)則的設(shè)置是有好處的。

點(diǎn)擊Analyze?SI/EMI Sim?Model Assignment,如下圖。

然后會出來Model Assignment的界面,如下圖:

然后點(diǎn)擊需要設(shè)置模型的器件,通常就是串聯(lián)匹配電阻,分配或創(chuàng)建合適的仿真的模型,如果不知道如何創(chuàng)建,請?jiān)诨ヂ?lián)網(wǎng)上搜索或發(fā)郵件給無線時代(Beamsky)。

分配好仿真模型之后的網(wǎng)絡(luò),使用Show Element命令,可以看到相關(guān)的XNET屬性,如下圖:

第四步,設(shè)置線寬與線距

1. DDR走線線寬與阻抗控制密切相關(guān),經(jīng)??梢钥吹胶芏嗤凶鲎杩箍刂?。對于純數(shù)字電路,完全有條件針對高速線做單端阻抗控制;但對于混合電路,包含高速數(shù)字電路與射頻電路,射頻電路比數(shù)字電路要重要的多,必須對射頻信號做50歐姆阻抗控制,同時射頻走線不可能太細(xì),否則會引起較大的損耗,所以在混合電路中,本人往往舍棄數(shù)字電路的阻抗控制。到目前為止,本人設(shè)計(jì)的混合電路產(chǎn)品中,最高規(guī)格的DDR是DDR2-800,未作阻抗控制,工作一切正常。

2. DDR的供電走線,建議8mil以上,在Allegro可以針對一類線進(jìn)行物理參數(shù)的同意設(shè)定,我本人喜歡建立PWR-10MIL的約束條件,并為所有電源網(wǎng)絡(luò)分配這一約束條件,如下圖。

3. 線距部分主要考慮兩方面,一是線-線間距,建議采用2W原則,即線間距是2倍線寬,3W很難滿足;二是線-Shape間距,同樣建議采用2W原則。對于線間距,也可以在Allegro中建立一種約束條件,為所有DDR走線(XNET)分配這樣的約束條件,如下圖:

4. 還有一種可能需要的規(guī)則,就是區(qū)域規(guī)則。Allegro中默認(rèn)的線寬線距都是5mil,在CPU引腳比較密集的時候,這樣的規(guī)則是無法滿足的,這就需要在CPU或DDR芯片周圍設(shè)定允許小間距,小線寬的區(qū)域規(guī)則,如下圖:

第五步,走線

走線就需要注意的內(nèi)容比較多,這里只做少許說明。

所有走線盡量短

走線不能有銳角

盡量少打過孔

保證所有走線有完整的參考面,地平面或這電源平面都可以,對于交變信號,地與電源平面是等電位的

盡量避免過孔將參考面打破,不過這在實(shí)際中很難做到

走完地址線和數(shù)據(jù)后,務(wù)必將DDR芯片的電源腳,接地腳,去耦電容的電源腳,接地腳全部走完,否則在后面繞等長時會很麻煩的

下圖是完成的DDR走線,但尚未繞等長:

第六步,設(shè)置等長規(guī)則

對于數(shù)據(jù)線,DDR1/2與DDR3的規(guī)則是一致的:每個BYTE與各自的DQS,DQM等長,即DQ0:7與DQS0,DQM。等長,DQ8:15與DQS1,DQM1等長,以此類推。

DDR2數(shù)據(jù)線等長規(guī)則舉例

DDR3數(shù)據(jù)線等長規(guī)則舉例

地址線方面的等長,要特別注意,DDR1/2與DDR是很不一樣的。

對于DDR1/2,需要設(shè)定每條地址到達(dá)同一片DDR的距離保持等長,如下圖:

對于DDR3,地址線的等長往往需要過孔來配合,具體的規(guī)則均綁定在過孔上和VTT端接電阻上,如下圖??梢钥吹?,CPU的地址線到達(dá)過孔的距離等長,過孔到達(dá)VTT端接電阻的距離也等長。

補(bǔ)充一點(diǎn),很多時候,地址線的等長要求不嚴(yán)格,這一點(diǎn)我還沒有嘗試過。在本人設(shè)計(jì)的這些產(chǎn)品中,地址線,數(shù)據(jù)線都做了25mil的Relative Propagation Delay的等長規(guī)則設(shè)定。關(guān)于等長規(guī)則設(shè)定的細(xì)節(jié)在這里不再贅述,有興趣的話,可以發(fā)郵件給無線時代(Beamsky)。

第七步,繞等長

完成等長規(guī)則的設(shè)定后,最后一步也是工作量最大的一步:繞等長。

在這一步,我認(rèn)為只有一點(diǎn)規(guī)則需要注意:盡量采用3倍線寬,45度角繞等長,如下圖:

繞等長完成后,最好把DDR相關(guān)網(wǎng)絡(luò)鎖定,以免誤動。

到這里,DDR走線就已經(jīng)完成了,在本人設(shè)計(jì)過的三,四十種產(chǎn)品中,都是按照上面的規(guī)則與過程完成的,DDR2最高規(guī)格是DDR2-800,512MB,DDR3最高規(guī)格是DDR3-1600,1GB,都可以很穩(wěn)定的工作,無論性能還是可靠性,都未曾出過問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11080

    瀏覽量

    217085
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66821
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    319

    瀏覽量

    22953

原文標(biāo)題:DDR布線最簡規(guī)則與過程,很全很專業(yè)!

文章出處:【微信號:edn-china,微信公眾號:EDN電子技術(shù)設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    KiCad 中的自定義規(guī)則(KiCon 演講)

    設(shè)計(jì)規(guī)則 展開,重點(diǎn)探討了 那些復(fù)雜卻強(qiáng)大的特性。 由于這些規(guī)則本質(zhì)上是基于文本表達(dá)的,需要用戶細(xì)致入微的理解。演講的 核心目標(biāo) 是引導(dǎo)用戶有效實(shí)施這些規(guī)則,從而 規(guī)避布線問題、提升制
    的頭像 發(fā)表于 06-16 11:17 ?608次閱讀
    KiCad 中的自定義<b class='flag-5'>規(guī)則</b>(KiCon 演講)

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1179次閱讀
    高速PCB布局/<b class='flag-5'>布線</b>的原則

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 PCB 板結(jié)構(gòu)限制(例如部分背板)難以
    的頭像 發(fā)表于 05-20 16:28 ?328次閱讀

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?1149次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設(shè)計(jì)要點(diǎn)

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時,除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?3653次閱讀
    Altium Designer中PCB設(shè)計(jì)<b class='flag-5'>規(guī)則</b>設(shè)置

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?3008次閱讀
    <b class='flag-5'>DDR</b>3 SDRAM配置教程

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計(jì)算機(jī)內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機(jī)存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
    的頭像 發(fā)表于 11-29 15:08 ?1w次閱讀

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    DDR5內(nèi)存與DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進(jìn)步。DDR5內(nèi)存作為新一代的內(nèi)存技術(shù),相較于DDR4內(nèi)存,在性能上有著顯著的提升。 1. 數(shù)據(jù)傳輸速率
    的頭像 發(fā)表于 11-29 14:58 ?2323次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5和DDR4的主要區(qū)別

    DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機(jī)存取存儲器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?4725次閱讀

    如何選擇DDR內(nèi)存條 DDR3與DDR4內(nèi)存區(qū)別

    隨著技術(shù)的不斷進(jìn)步,計(jì)算機(jī)內(nèi)存技術(shù)也在不斷發(fā)展。DDR(Double Data Rate)內(nèi)存條作為計(jì)算機(jī)的重要組成部分,其性能直接影響到電腦的運(yùn)行速度和穩(wěn)定性。DDR3和DDR4是目前市場上最常
    的頭像 發(fā)表于 11-20 14:24 ?6109次閱讀

    PCB布線和布局電路設(shè)計(jì)規(guī)則

    常用的PCB設(shè)計(jì)規(guī)則
    發(fā)表于 11-09 14:10 ?111次下載

    了解TI基于PCB布線規(guī)則DDR時序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則DDR時序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于PCB<b class='flag-5'>布線規(guī)則</b>的<b class='flag-5'>DDR</b>時序規(guī)范

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上實(shí)現(xiàn)<b class='flag-5'>DDR</b>2 PCB布局<b class='flag-5'>布線</b>

    DDR4尋址原理詳解

    DDR4(Double Data Rate 4th Generation Synchronous Dynamic Random Access Memory,即第四代雙倍速率同步動態(tài)隨機(jī)存取存儲器
    的頭像 發(fā)表于 09-04 12:38 ?2170次閱讀

    DDR的工作原理與應(yīng)用

    在高速信號設(shè)計(jì)中,DDR仿真被廣泛應(yīng)用于驗(yàn)證信號完整性。隨著電子產(chǎn)品向小型化、精密化和高速化發(fā)展,DDR等高速通道的設(shè)計(jì)需要全面考慮從發(fā)送端、傳輸線到接收端的整個通信鏈路。DDR仿真可以幫助設(shè)計(jì)者評估信號在傳輸
    的頭像 發(fā)表于 07-22 11:19 ?2227次閱讀
    <b class='flag-5'>DDR</b>的工作原理與應(yīng)用