一、板卡概述
板卡使用Xilinx最新的第三代RFSOC系列,單顆芯片包含8路ADC和DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F實(shí)時(shí)處理核,以及大容量FPGA。
對(duì)主機(jī)接口采用PCIe Gen4x8,配合PCIe DMA傳輸,支持高速數(shù)據(jù)采集和傳輸。
二、產(chǎn)品特性:
● 基于Zynq RFSoC系列FPGA,支持8路最高5G ADC和8路最高9G的DAC;
● 支持外部時(shí)鐘輸入1路, 外觸發(fā),外同步各1路;
● PL 1組64 bit 2400M DDR4,支持PL部分高速存儲(chǔ)和處理。 單組4GB字節(jié)容量,PL部分8GB字節(jié)容量。
● 支持16個(gè)GPIO
PS部分內(nèi)容:
● PS部分1組64bit位寬DDR4,單組4GB字節(jié)
● 可配置的Dual QSPI 加載
● 支持MicroSD卡加載
● 1000Base-T以太網(wǎng)(RJ45)端口(CPU端)
● USB接口支持,調(diào)試RS232 1路,
● 標(biāo)準(zhǔn)PCIe全高半長(zhǎng)板型(167 x 111 mm ),適配常見(jiàn)主機(jī)、服務(wù)器
● PCIe Gen4 x8,高速數(shù)據(jù)通訊,附帶DMA傳輸例程
軟件開(kāi)發(fā)內(nèi)容:
PL部分,主要分為:
1,PCIe XDMA部分,PCIe分為寄存器通道和數(shù)據(jù)DMA通道,寄存器用于板卡控制和狀態(tài)監(jiān)控,。實(shí)現(xiàn)參考累加數(shù)的PCIe上傳,實(shí)現(xiàn)8GB/秒傳輸。
2,DDR4讀寫參考程序。
3,RF硬件控制,用于控制板卡上PLL,ADC和DAC控制。
4,AD數(shù)據(jù)接口模塊,實(shí)現(xiàn)AD數(shù)據(jù)采集入PL;
5,DA數(shù)據(jù)接口模塊,實(shí)現(xiàn)DDS數(shù)據(jù)或者AD采集數(shù)據(jù)環(huán)回DA播出。
6,PL端 40路 IO的輸入輸出測(cè)試。
PS部分軟件
ARM的DDR讀寫, SD卡,EMMC讀寫,F(xiàn)lash讀寫,網(wǎng)絡(luò)和RS232讀寫。
Linux移植,甲方來(lái)完成。
時(shí)鐘設(shè)計(jì):
板卡時(shí)鐘靈活,支持多種應(yīng)用配置,模擬部分的時(shí)鐘,采用LMK04828,雙PLL鎖相環(huán)。
如果采用板內(nèi)時(shí)鐘,用TCXO和VCXO雙鎖相環(huán),提供穩(wěn)定可靠的模擬時(shí)鐘。同時(shí)也輸出一路給FPGA進(jìn)行數(shù)字處理。
該方案也支持使用外部獨(dú)立輸入時(shí)鐘,通過(guò)LMK04828扇出后輸出給ADC和DAC。
數(shù)字部分,使用高集成度的SI5341B,單路芯片輸出PS和PL所需的各路時(shí)鐘。
審核編輯 黃宇
-
adc
+關(guān)注
關(guān)注
99文章
6611瀏覽量
547738 -
數(shù)據(jù)采集
+關(guān)注
關(guān)注
40文章
6764瀏覽量
115276 -
RFSoC
+關(guān)注
關(guān)注
0文章
33瀏覽量
2846
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開(kāi)發(fā)平臺(tái)

數(shù)據(jù)采集卡:示波器不是萬(wàn)能的!??!#數(shù)據(jù)采集卡 #示波器 #熱電偶 #信號(hào)
USB總線隔離模擬輸入8路同步數(shù)據(jù)采集卡USB5760

PCIe圖像采集卡功能與優(yōu)勢(shì)解析


什么是信號(hào)的時(shí)域和頻域?#時(shí)域 #頻域 #電工知識(shí) #數(shù)據(jù)采集卡
基于XILINX RFSOC的16通道高速數(shù)據(jù)采集回放卡

數(shù)據(jù)采集卡不會(huì)用?看完秒懂!#數(shù)據(jù)采集 #儀器儀表 #工業(yè)自動(dòng)化
TSW1418EVM高速數(shù)據(jù)采集卡


數(shù)據(jù)采集卡VS傳統(tǒng)儀表#數(shù)據(jù)采集卡 #儀器儀表 #電子技術(shù)
圖像采集卡:增強(qiáng)視覺(jué)數(shù)據(jù)采集

評(píng)論