一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>控制/MCU>基于AVR和CPLD編程的高速數(shù)據(jù)采集存儲系統(tǒng)設(shè)計

基于AVR和CPLD編程的高速數(shù)據(jù)采集存儲系統(tǒng)設(shè)計

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

150MSPS連續(xù)數(shù)據(jù)采集存儲系統(tǒng)

,基于Xilinx 6系列FPGA實現(xiàn)。集成了豐富的對外高速和低速接口。系統(tǒng)由CPU子系統(tǒng)、數(shù)據(jù)采集(DAQ子系統(tǒng)高速存儲(Storage)子系統(tǒng)數(shù)據(jù)回放(loopback)子系統(tǒng)構(gòu)成,具有配置靈活
2016-07-25 11:35:43

5 Gsps高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計?

高速實時頻譜儀是對實時采集數(shù)據(jù)進行頻譜分析,要達到這樣的目的,對數(shù)據(jù)采集系統(tǒng)的采樣精度、采樣率和存儲量等指標提出了更高的要求。而在高速數(shù)據(jù)采集系統(tǒng)中,ADC在很大程度上決定了系統(tǒng)的整體性能,而它們的性能又受到時鐘質(zhì)量的影響。
2019-09-02 06:44:39

AVR-USB數(shù)據(jù)采集系統(tǒng)(程序+原理圖)

AVR-USB數(shù)據(jù)采集系統(tǒng)(程序+原理圖)
2012-08-17 16:14:34

數(shù)據(jù)采集系統(tǒng)

請大家?guī)兔?,我想利用DAQ編程數(shù)據(jù)采集系統(tǒng),并且利用數(shù)據(jù)庫存儲數(shù)據(jù),請大家?guī)兔?,誰有好的數(shù)據(jù)采集的實例請發(fā)一下編程vi至1538568180@qq.com。謝謝!
2015-03-13 20:23:14

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu),CPLD高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-08 06:11:56

高速PCI數(shù)據(jù)采集卡的數(shù)據(jù)存儲速度怎么提高?

數(shù)據(jù)采集向高精度和高速度兩個方向發(fā)展。高精度數(shù)據(jù)采集依賴于A/D器件的精度,高速度數(shù)據(jù)采集不僅依賴于A/D器件的速度還依賴于數(shù)據(jù)采集系統(tǒng)的設(shè)計。高速數(shù)據(jù)采集按是否可連續(xù)采集而可以分為兩類。
2019-10-22 06:32:43

高速大容量數(shù)據(jù)存儲技術(shù)

高速數(shù)據(jù)采集顯示系統(tǒng)目前已在數(shù)字存儲示波器、邏輯分析儀等測試儀器中得到廣泛應(yīng)用。它的關(guān)鍵技術(shù)是高速ADC技術(shù)、數(shù)據(jù)存儲和實時顯示技術(shù)。對高速數(shù)據(jù)采集系統(tǒng)存儲系統(tǒng)的性能要求:一是高速性,現(xiàn)在高速
2016-04-16 08:42:22

Tera-Store高速采集存儲系統(tǒng)

PCIe數(shù)字化儀與卓越的T級數(shù)據(jù)存儲傳輸解決方案相結(jié)合,能夠長時間采集存儲瞬態(tài)、復(fù)雜信號,可以滿足用戶的針對性需求。系統(tǒng)可以以最高3GB/s的速度,數(shù)小時、不間斷地數(shù)字化和存儲數(shù)據(jù),達到1到32T
2016-04-25 17:09:41

VPX高速模擬數(shù)據(jù)采集模塊解決方案

,搭建了多通道同步高速采集并高帶寬大容量存儲系統(tǒng)。該系統(tǒng)的主要特點: 同步采集系統(tǒng)采用模塊化設(shè)計,便于通道或功能擴展。 高速采集、回放模塊支持用戶自定義FPGA邏輯開發(fā),使用戶獲得數(shù)據(jù)采集存儲基本功能
2016-03-25 15:19:36

VPX便攜式高速數(shù)據(jù)采集存儲系統(tǒng)

系統(tǒng)概述此VPX便攜式高速數(shù)據(jù)采集存儲系統(tǒng)是基于TI公司的16bit-250Msps高速模數(shù)轉(zhuǎn)換器ADS42LB69設(shè)計的標準單槽位、導(dǎo)冷結(jié)構(gòu)設(shè)計的FMC子卡;最大支持八通道ADC輸入,輸入阻抗50
2016-03-18 14:03:26

數(shù)據(jù)采集分享】基于LABVIEW的USB接口高速數(shù)據(jù)采集的設(shè)計

基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進一步開發(fā)和應(yīng)用,因此迫切需要設(shè)計一種更為簡便通用的高速數(shù)據(jù)采集通信系統(tǒng)來完成數(shù)據(jù)采集以及與計算機的數(shù)據(jù)交互?! 〗陙硗ㄓ么锌偩€(USB)以即插即用等技術(shù)優(yōu)勢得到了廣泛
2014-12-16 11:32:57

【Aworks申請】高速數(shù)據(jù)采集系統(tǒng)

申請理由:本開發(fā)板為ARM系類,能移植Linux系統(tǒng),可以實現(xiàn)快速高效的系統(tǒng),并且能實現(xiàn)數(shù)據(jù)云共享。對于高速數(shù)據(jù)采集系統(tǒng),開發(fā)板的資源可以適用,并且非常實用。項目描述:高速數(shù)據(jù)采集系統(tǒng)原理:通過高速
2015-07-17 14:43:58

一種基于PCI Express接口的數(shù)據(jù)采集存儲系統(tǒng)設(shè)計

。本系統(tǒng)高速信號采集卡主要由信號調(diào)制電路、數(shù)據(jù)采集模塊、采集時鐘控制模塊、數(shù)據(jù)緩存和邏輯控制模塊、PCI Express總線接口控制等部分組成。其中邏輯控制模塊負責接收來自PCIExpress接口的主機
2019-06-11 05:00:06

分享一款不錯的基于FPGA超高速雷達住處實時采集存儲系統(tǒng)

求大佬分享一款不錯的基于FPGA超高速雷達住處實時采集存儲系統(tǒng)
2021-04-15 06:56:25

基于ARM與線性CCD的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

接口,它使電路工作在更加平穩(wěn)、簡潔而易丁控制,同時也提高了ARM的工作效率。為了提高通信速度,這里采用通用申行總線(USB)技術(shù)米與PC進行通信。ARM是用來控制主處理器的數(shù)據(jù)采集,數(shù)據(jù)的計算和數(shù)據(jù)傳輸。結(jié)果證明,整個系統(tǒng)能高效運作。該系統(tǒng)可應(yīng)用于高速數(shù)據(jù)采集及多路模擬信號的工作環(huán)境下。
2023-09-26 07:41:28

基于FPGA的數(shù)據(jù)采集存儲系統(tǒng)

設(shè)計高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲系統(tǒng),就是通過傳感器采集數(shù)據(jù),通過FPGA來控制,把數(shù)據(jù)存儲存儲芯片上,回頭可以通過接口讀取數(shù)據(jù)顯示在計算機上,求大師給我指導(dǎo),我急需整個系統(tǒng)的protel原理圖,請各位幫忙,我將感激不盡。最好有附件畫出整個原理圖,謝謝!
2012-10-29 21:37:12

基于PXIe的中頻信號采集存儲系統(tǒng)

基于PXIe的中頻信號采集存儲系統(tǒng)可實現(xiàn)高速信號的采集、存儲功能。該系統(tǒng)具備PXIe總線的高吞吐量、坤馳科技代理的ADQ14系列板卡的高速高精度數(shù)據(jù)采集、SSD磁盤陣列板大容量存儲特征,可實現(xiàn)
2016-08-16 13:58:43

基于USB總線的高速數(shù)據(jù)采集系統(tǒng)

基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進一步開發(fā)和應(yīng)用,因此迫切需要設(shè)計一種更為簡便通用的高速數(shù)據(jù)采集通信系統(tǒng)來完成數(shù)據(jù)采集以及與計算機的數(shù)據(jù)交互。  近年來通用串行總線(USB)以即插即用等技術(shù)優(yōu)勢得到了廣泛
2019-05-07 09:40:04

基于USB總線的高速數(shù)據(jù)采集系統(tǒng)

基于USB總線的高速數(shù)據(jù)采集系統(tǒng)介紹了一種基于USB總線的高速數(shù)據(jù)采集系統(tǒng),討論了USB控制器EZ-USB FX2?CY7C68013?的性能及傳輸方式?給出了該系統(tǒng)的硬件和基于GPIF主控方式實現(xiàn)
2009-04-11 17:20:15

基于單片機的數(shù)據(jù)采集系統(tǒng)設(shè)計

,分辨率等等?;趩纹瑱C的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力比較低,已經(jīng)無法達到某些要求。科技的不斷創(chuàng)新及半導(dǎo)體工業(yè)的發(fā)展使得我們將可編程邏輯器件的技術(shù)應(yīng)用到數(shù)據(jù)采集系統(tǒng)的研究上。同時利用CPLD 強大的數(shù)字
2021-07-20 06:23:22

如何利用FPGA實現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計?

高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37

如何采用CPLD與單片機實現(xiàn)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計?

設(shè)計的基于CPLD與單片機的高速數(shù)據(jù)采集系統(tǒng)在QUARTUS II軟件中進行了仿真并達到了預(yù)期的控制邏輯。
2021-04-13 06:07:06

嵌入式系統(tǒng)采集存儲和發(fā)送怎么實現(xiàn)?

存儲測試技術(shù)[1]方法是記錄在特殊環(huán)境下運動物體參數(shù)的行之有效的方法。它是先將測試數(shù)據(jù)存入存儲器,待裝置回收后通過特定接口與上位機進行通信,還原數(shù)據(jù)信息。在許多消費類電子產(chǎn)品中,對數(shù)據(jù)采集存儲系統(tǒng)
2019-08-19 08:02:04

工業(yè)應(yīng)用>高速數(shù)據(jù)采集和生成

、分析并生成高速模擬信號 請點擊彩色方框查看或申請推薦的解決方案。設(shè)計注意事項高速數(shù)據(jù)采集系統(tǒng)高速數(shù)據(jù)采集系統(tǒng)采用高速集成電路來觸發(fā)和采集數(shù)據(jù)速率流控制和存儲。內(nèi)核子系統(tǒng)包括: 模擬輸入前端
2012-12-12 11:48:15

常見的幾種不同的高速數(shù)據(jù)采集存儲系統(tǒng)介紹

、衛(wèi)星、無線電、光電、激光等高頻物理信號),因試驗、監(jiān)測及裝備的需要,對于原始信號的長時間捕捉與存儲需求也日益增強。做為實現(xiàn)這些需求的手段,一般搭建一套高速數(shù)據(jù)采集存儲系統(tǒng)是比較常規(guī)的方式。坤馳科技做為
2019-07-04 06:08:14

怎么實現(xiàn)串行閃存小體積的數(shù)據(jù)采集系統(tǒng)設(shè)計?

本文介紹了一種基于AD、CPLD、串行閃存來實現(xiàn)的小體積的數(shù)據(jù)采集系統(tǒng)。與其他數(shù)據(jù)采集系統(tǒng)相比,該系統(tǒng)體積小,存儲器便于控制,易于升級存儲器的容量,能夠滿足一般的信號采集。不足是系統(tǒng)的采樣頻率不夠高,只能達到250kHz/S,不適于高頻信號的采集。
2021-04-07 06:48:52

怎么實現(xiàn)基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)的設(shè)計?

怎么實現(xiàn)基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)的設(shè)計?
2021-05-21 06:47:15

求一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計方案

高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-30 06:43:12

求一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計方案

高速數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計高速數(shù)據(jù)采集系統(tǒng)的軟件設(shè)計
2021-06-03 06:04:08

求一種多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計方法

本文介紹了一種基于FPGA的多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計方法及其可靠性結(jié)構(gòu)設(shè)計。
2021-05-07 06:27:07

求:基于FPGA的數(shù)據(jù)采集存儲系統(tǒng)的sch原理圖

設(shè)計高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲系統(tǒng),就是通過傳感器采集數(shù)據(jù),通過FPGA來控制,把數(shù)據(jù)存儲存儲芯片上,回頭可以通過接口讀取數(shù)據(jù)顯示在計算機上,求大師給我指導(dǎo),我急需整個系統(tǒng)的protel原理圖,請各位幫忙,我將感激不盡。最好有附件畫出整個原理圖,謝謝!
2012-10-29 21:29:15

網(wǎng)絡(luò)存儲系統(tǒng)可生存性量化評估

區(qū)間數(shù)灰色關(guān)聯(lián)分析的網(wǎng)絡(luò)存儲系統(tǒng)可生存性態(tài)勢定量評估方法。從規(guī)范化多指標區(qū)間數(shù)決策矩陣出發(fā),結(jié)合待評估系統(tǒng)的實際評估要求,細化各指標,利用測試工具進行數(shù)據(jù)采集,并通過定量評估方法對數(shù)據(jù)結(jié)果進行處理,得到
2010-04-24 09:43:16

請問怎么設(shè)計一種高速數(shù)據(jù)采集系統(tǒng)?

怎么設(shè)計一種高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計?
2021-04-12 06:10:22

請問怎樣去設(shè)計高速數(shù)據(jù)采集系統(tǒng)?

基于AVRCPLD高速數(shù)據(jù)采集系統(tǒng)該怎樣去設(shè)計?
2021-04-29 06:59:21

請問怎樣去設(shè)計高速數(shù)據(jù)采集卡?

高速數(shù)據(jù)采集系統(tǒng)的硬件怎樣去設(shè)計?高速數(shù)據(jù)采集系統(tǒng)的軟件怎樣去設(shè)計?
2021-04-28 06:16:28

高速雷達實時采集存儲系統(tǒng)怎么實現(xiàn)和設(shè)計?

在超高速數(shù)據(jù)采集方面,F(xiàn)PGA(現(xiàn)場可編程門陣列)有著單片機和DSP所無法比擬的優(yōu)勢。FPGA時鐘頻率高,內(nèi)部時延小,目前器件的最高工作頻率可達300MHz;硬件資源豐富,單片集成的可用門數(shù)達1000萬門;全部控制邏輯由硬件資源完成,速度快,效率高;組成形式靈活,可以集成外圍控制、譯碼和接口電路。
2019-08-02 06:51:33

采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計

采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來設(shè)計,其通用性、靈活性差,不能
2009-10-30 15:09:49

高速數(shù)據(jù)采集系統(tǒng)的設(shè)計

本文對高速數(shù)據(jù)采集系統(tǒng)的設(shè)計進行了討論,介紹利用高速線性放大器、高速A/D 轉(zhuǎn)換芯片、ISP 器件制作的DMA 接口,設(shè)計以單片機為核心的高速數(shù)據(jù)采集系統(tǒng)的方法。關(guān)鍵詞: I
2009-07-15 11:16:0022

實時高速數(shù)據(jù)采集存儲系統(tǒng)的一種實現(xiàn)方法

本文結(jié)合ADLINK 公司的PCI-7300A_RevB 超高速數(shù)字I/O 卡的應(yīng)用,介紹一種大容量、高速、實時數(shù)據(jù)采集存儲系統(tǒng)的實現(xiàn)方法。并根據(jù)自己的開發(fā)經(jīng)驗,指出實現(xiàn)過程中應(yīng)該注意的一些問
2009-08-07 09:58:2014

基于CPLD的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計

設(shè)計了以CPLD 為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),按照正確的時序直接控制AD676和雙端口RAM的工作, 所有這些功能都采用VHDL語言進行描述。關(guān)鍵詞:CPLD, AD676, VHDL語言, 雙端口R
2009-09-01 10:26:4125

基于CPLD的雷達高度表數(shù)據(jù)采集系統(tǒng)設(shè)計

本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤的雷達高度表高速大容量數(shù)據(jù)采集存儲系統(tǒng),分析了系統(tǒng)組成和設(shè)計思想,著重對CPLD 實現(xiàn)的功能做了介紹并給出了代表信號
2009-09-18 11:09:3011

基于CPLD與單片機的高速數(shù)據(jù)采集系統(tǒng)

本文針對新型匝間耐壓測試儀中需要高速采集數(shù)據(jù)的問題提出了一種結(jié)合CPLD 與單片機的高速數(shù)據(jù)采集系統(tǒng)設(shè)計方案。CPLD 產(chǎn)生A/D 芯片的控制時序以及SRAM 的讀寫控制時序,單片機輸
2009-12-23 14:59:5788

基于CPLD的雷達高度表高速大容量數(shù)據(jù)采集存儲系統(tǒng)設(shè)計

基于CPLD 的雷達高度表高速大容量數(shù)據(jù)采集存儲系統(tǒng)設(shè)計作者:李貴新 袁嗣杰 轉(zhuǎn)貼自:微計算機信息摘 要:本文介紹了一種利用CPLD 器件作控制核心,基于SCSI 硬盤的雷達高
2010-01-27 14:18:2622

激光掃描車身坐標測量數(shù)據(jù)采集系統(tǒng)的設(shè)計

本文對激光掃描車身坐標測量系統(tǒng)數(shù)據(jù)采集部分進行了深入研究,設(shè)計了基于“AVR+FIFO+CPLD”的數(shù)據(jù)采集及處理模塊;解決了當多路信號有數(shù)據(jù)同時傳輸時,如何將數(shù)據(jù)完整地寫入F
2010-11-22 14:51:1024

基于TMS320C6416T的數(shù)據(jù)采集存儲系統(tǒng)設(shè)計

模數(shù)轉(zhuǎn)換是數(shù)字信號處理的重要前提和關(guān)鍵環(huán)節(jié),設(shè)計了基于TMS320C6416T型DSP和THS12082型A/D轉(zhuǎn)換器的數(shù)據(jù)采集存儲系統(tǒng)。實驗表明,該高速數(shù)據(jù)采集存儲系統(tǒng)具有高速的DSP特性,可廣泛
2010-12-22 16:41:4714

基于C8051F060的數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計

介紹一種基于C8051F060單片機和NAND Flash的數(shù)據(jù)采集存儲系統(tǒng),該系統(tǒng)可實現(xiàn)3路信號采樣,每路采樣率為5KS/s,通過異步串行通信接口實現(xiàn)數(shù)據(jù)傳輸。并詳細說明系統(tǒng)的軟件設(shè)計。
2010-12-23 16:21:2091

基于FPGA的多通道同步數(shù)據(jù)采集存儲系統(tǒng)

設(shè)計一種基于FPGA的多通道同步數(shù)據(jù)采集存儲系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲模塊。系統(tǒng)設(shè)計采用多通道數(shù)據(jù)的同步實時采集以及壞塊檢測技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:3370

換體DMA高速數(shù)據(jù)采集電路的CPLD實現(xiàn)

換體DMA高速數(shù)據(jù)采集電路的CPLD實現(xiàn) 介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)。用CPLD設(shè)計雙端口RAM緩存、控制譯碼、時序邏輯電路,很好地解決了電路元件所占體積
2009-03-28 15:09:18666

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式
2009-03-28 16:49:00767

基于ARM和CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計

數(shù)據(jù)采集系統(tǒng)是通過采樣電路將輸入的模擬信號轉(zhuǎn)換成離散信號,并送入CPU、MCU或DSP進行處理?,F(xiàn)在流行的基于PCI總線設(shè)計的采集卡是數(shù)據(jù)采集系統(tǒng)的主流,其優(yōu)點是可以利用PCI
2009-04-19 10:52:31817

利用CPLD實現(xiàn)多路數(shù)據(jù)采集

設(shè)計了以CPLD為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),整個數(shù)據(jù)采集系統(tǒng)可實現(xiàn)最大采集頻率為800kHz,通道數(shù)為48路的模擬信號的采集。系統(tǒng)中采用了TI公司最新推出的高速低功耗A/D
2009-05-05 20:04:021666

基于CPLD和FIFO的多通道高速數(shù)據(jù)采集系統(tǒng)的研究

介紹了一種基于CPLD(復(fù)雜可編程邏輯器件)和FIFO(先入先出存儲器)的多通道高速A/D數(shù)據(jù)采集系統(tǒng)的設(shè)計方法,并給出了這種數(shù)據(jù)采集方法的硬件原理電路和主要的軟件設(shè)計思路
2009-05-05 20:50:091651

換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)

摘要:介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實現(xiàn)。用CPLD設(shè)計雙端口RAM緩存、控制譯碼、時序邏輯電路,很好地解決了電路元件所占體積大、電路復(fù)雜、不能實現(xiàn)在線
2009-06-20 15:12:07878

高速數(shù)據(jù)采集系統(tǒng)中精確時標的CPLD實現(xiàn)方法

高速數(shù)據(jù)采集系統(tǒng)中精確時標的CPLD實現(xiàn)方法 本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時間標簽的方法,并
2009-07-20 12:42:23609

基于CPLD和嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)

基于CPLD和嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn) 介紹一種基于CPLD和嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng),并詳細闡述了系統(tǒng)的結(jié)構(gòu)和軟硬件的實
2009-10-15 23:46:59616

基于單片機和CPLD實時數(shù)據(jù)采集顯示系統(tǒng)設(shè)計

基于單片機和CPLD實時數(shù)據(jù)采集顯示系統(tǒng)設(shè)計 1 引言    數(shù)據(jù)采集是分析模擬信號量數(shù)據(jù)的有效方法。而實時顯示數(shù)據(jù)是自動化檢測系統(tǒng)的現(xiàn)實需求。在測
2009-12-22 17:31:021739

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計 0 引 言    傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機,系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學(xué)運算能力差;
2010-01-27 09:35:01508

基于SAR系統(tǒng)高速數(shù)據(jù)采集存儲系統(tǒng)

  合成孔徑雷達(SAR)是主動式微波成像雷達,近年來隨著合成孔徑雷達的高速發(fā)展,對作為重要部分的數(shù)據(jù)采集存儲系統(tǒng)的要求越來越高,比如對數(shù)據(jù)采集系統(tǒng)的采樣率、分辨
2010-11-29 10:24:001146

基于DSP的視頻采集存儲系統(tǒng)設(shè)計

摘要:介紹了視頻采集存儲系統(tǒng)的硬件設(shè)計及主要模塊的數(shù)據(jù)處理流程、系統(tǒng)測試結(jié)果。采集制式為PAL的視頻信。號,經(jīng)過視頻解碼器TVP5150轉(zhuǎn)換為數(shù)字視頻數(shù)據(jù),利用TMS320DM642和CPLD器件及與非門Flash等主要器件實現(xiàn)了集視頻數(shù)據(jù)采集、以太網(wǎng)傳輸、存儲、壓縮于
2011-02-28 00:59:3193

SOPC基礎(chǔ)上的數(shù)據(jù)采集系統(tǒng)設(shè)計

本中提出一種基于SOPC技術(shù)的多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計方法,利用硬件描述語言設(shè)計用戶IP核,實現(xiàn)硬件控制數(shù)據(jù)采集存儲的功能。
2011-07-04 11:04:08974

高速數(shù)據(jù)采集存儲系統(tǒng)技術(shù)方案

本內(nèi)容詳細介紹了高速數(shù)據(jù)采集存儲系統(tǒng)技術(shù)方案
2011-07-07 17:43:5369

高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)存儲電路

高速數(shù)據(jù)采集 電路的實現(xiàn)中,有兩個關(guān)鍵的問題是需要設(shè)計者加以關(guān)注的:一是模擬信號的A/ D 高速變換;二是變換后數(shù)據(jù)高速存儲及提取。對于第一個問題,由于近年來半導(dǎo)體集成電
2011-07-13 17:53:33123

基于SCSI總線的實時圖像數(shù)據(jù)存儲系統(tǒng)

超高幀頻實時圖像的長序列采集存儲一直是難于解決的問題。本文基于SCSI 總線的理論體系,提出一種新的圖像數(shù)據(jù)采集存儲系統(tǒng)的技術(shù)方案和體系結(jié)構(gòu),并設(shè)計出一種超高速、數(shù)字化
2011-07-18 16:02:4331

單片機系統(tǒng)高速數(shù)據(jù)采集的實現(xiàn)

介紹一種單片機系統(tǒng)高速數(shù)據(jù)采集 的實現(xiàn)方法,在單片機與高速A/D轉(zhuǎn)換器之間以靜態(tài)存儲器作緩沖器,采用A/D轉(zhuǎn)換器直接寫存儲器的方式提高采樣頻率,實現(xiàn)高速數(shù)據(jù)采集。并給出了設(shè)
2011-07-18 16:59:08190

基于SATA硬盤和FPGA的高速數(shù)據(jù)采集存儲系統(tǒng)

為解決現(xiàn)有采集存儲系統(tǒng)不能同時滿足高速采集,大容量脫機且長時間持續(xù)存儲的問題,設(shè)計了一種基于SATA硬盤和FPGA的數(shù)據(jù)采集存儲方案。本設(shè)計由AD9627轉(zhuǎn)換芯片,Altera Cyclone系列
2011-11-15 11:35:19169

高速數(shù)據(jù)采集系統(tǒng)CPLD的應(yīng)用

CPLD高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分CPLD系列產(chǎn)品的特點及其開發(fā)軟件.CPLD根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要VHDL語言的形式,介紹了由
2011-12-17 00:12:0026

基于CPLD的線陣CCD數(shù)據(jù)采集系統(tǒng)的開發(fā)

本文結(jié)合實際應(yīng)用需要,設(shè)計了基于復(fù)雜可編程邏輯器件(CPLD)的線陣CCD數(shù)據(jù)采集系統(tǒng)。著重介紹了數(shù)據(jù)采集的特點及該系統(tǒng)軟、硬件設(shè)計和最后的性能評價。
2012-05-14 09:53:411133

基于CPLD高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn)

本文設(shè)計了一種基于CPLD(復(fù)雜可編程邏輯器件)+FX2(單片機CY7C68013)的便攜式高速數(shù)據(jù)采集系統(tǒng),采用了數(shù)據(jù)流驅(qū)動多模塊并行技術(shù)和USB2.0接口。實踐證明,該方案結(jié)構(gòu)簡單,成本低廉
2012-05-25 09:53:191471

基于AVR的大容量數(shù)據(jù)采集系統(tǒng)的設(shè)計

 AVR系列單片機一直以功能強、高可靠性、高速度、低功耗等特點而受到廣泛的應(yīng)用。但是AVR單片機自身的存儲空間不大,例如在長時間或者高速數(shù)據(jù)采集系統(tǒng)中,對數(shù)據(jù)存儲空間需求
2012-06-04 09:41:20598

基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計與實現(xiàn)

本文給出了基于雙備份存儲器的數(shù)據(jù)采集存儲系統(tǒng)的電路設(shè)計和控制邏輯設(shè)計。在工程實踐的基礎(chǔ)上,對多通道異步時分電路的通道串擾現(xiàn)象提出了可行性的解決方案,同時詳細地介紹
2012-11-22 11:11:183146

基于AVR單片機和CPLD的姿態(tài)測試系統(tǒng)設(shè)計

摘要:本系統(tǒng)采用cPLDAvR單片機作為邏輯控制核心,設(shè)計了姿態(tài)存儲測試系統(tǒng),以實現(xiàn)姿態(tài)信息的采集、編幀和存儲。詳細介紹了姿態(tài)測試系統(tǒng)的工作原理和硬件設(shè)計。利用AVR單片機,
2013-03-06 16:00:3822

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計.
2016-05-10 17:06:4043

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計.
2016-05-10 17:06:4027

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計_楊江濤

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計,用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:5135

基于FPGA的多通道圖像采集存儲系統(tǒng)設(shè)計

基于FPGA的多通道圖像采集存儲系統(tǒng)設(shè)計
2016-08-30 15:10:1411

六通道高速數(shù)據(jù)采集系統(tǒng)的設(shè)計

六通道高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
2017-01-17 19:54:2411

基于PXI架構(gòu)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計_黃宇

基于PXI架構(gòu)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計_黃宇
2017-02-07 15:17:366

單片機高速數(shù)據(jù)采集系統(tǒng)的設(shè)計_張俊梅

單片機高速數(shù)據(jù)采集系統(tǒng)的設(shè)計_張俊梅
2017-03-19 11:28:162

高速數(shù)據(jù)采集及其存儲方案設(shè)計_王宜結(jié)

高速數(shù)據(jù)采集及其存儲方案設(shè)計_王宜結(jié)
2017-03-19 11:30:430

基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計_鮮果

基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計_鮮果
2017-03-19 11:45:233

Tera-Store高速數(shù)據(jù)采集存儲系統(tǒng)

Tera-Store高速數(shù)據(jù)采集存儲系統(tǒng)
2017-10-24 09:28:414

基于ADS8365的多路數(shù)據(jù)采集存儲系統(tǒng)設(shè)計

本文為大家介紹由TMS320F2812和ADS8365構(gòu)成的多路數(shù)據(jù)采集存儲系統(tǒng)設(shè)計。
2017-12-20 15:48:434303

高速數(shù)據(jù)采集記錄系統(tǒng)

2018年8月,西安慕雷電子發(fā)布了全球頂級高速數(shù)據(jù)采集記錄存儲系統(tǒng),采樣率高達4GSPS,分辨率12bit,模擬帶寬2GHZ,記錄存儲帶寬高達6GB/S!西安慕雷電子供應(yīng)全球頂級高速數(shù)據(jù)采集卡及超寬
2018-11-13 21:21:34486

數(shù)據(jù)采集

高速數(shù)據(jù)采集記錄存儲系統(tǒng)MR-HA-4G輸出采用PCIe GEN3.0 8LANE,傳輸帶寬高達6000MB/S,配以西安慕雷電子為高速數(shù)據(jù)采集記錄存儲系統(tǒng)定制的頂級高速固態(tài)磁盤陣列,可長達數(shù)小時
2018-11-13 21:27:18409

如何使用FPGA設(shè)計高速實時數(shù)據(jù)采集存儲系統(tǒng)的資料概述

設(shè)計了以FPGA器件XCSVIXS0為核心處理芯片的高速數(shù)據(jù)采集存儲系統(tǒng)。在XCSVLXS0內(nèi)部實現(xiàn)的高速狀態(tài)機和相位延遲時鐘作用下,采用4片高速A/D器件流水工作來提高數(shù)據(jù)采集速度。同時
2018-12-10 16:47:0122

使用PCI總線設(shè)計高速數(shù)據(jù)采集系統(tǒng)的資料說明

本文詳細介紹了一種基于PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在Windows2000 環(huán)境下進行數(shù)據(jù)采集存儲的方法。該系統(tǒng)用于某型號衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2019-11-27 16:19:004

如何使用AVRCPLD實現(xiàn)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計

為了提高數(shù)據(jù)采集卡的速度,同時降低成本,設(shè)計一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個系統(tǒng)AVRCPLD控制實現(xiàn),通過MAXl308完成模數(shù)轉(zhuǎn)換,并設(shè)計搭建了其外圍電路。采用
2020-07-20 17:17:0211

基于PIC總線的高速數(shù)據(jù)采集系統(tǒng)

本文詳細介紹了一種基于 PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在 Windows 2000 環(huán)境下進行數(shù)據(jù)采集存儲的方法。該系統(tǒng)用于某型號衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2021-04-14 14:29:3013

已全部加載完成