完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dut
文章:179個(gè) 瀏覽:12898次 帖子:87個(gè)
認(rèn)識(shí)一下NI SWITCH模塊的組成和特點(diǎn)
許多自動(dòng)化測(cè)試應(yīng)用都需要通過(guò)部署一個(gè)開關(guān)網(wǎng)絡(luò)來(lái)實(shí)現(xiàn)儀器儀表和DUT之間的信號(hào)路由。而開關(guān)不僅可用于路由信號(hào),也是增加昂貴儀器儀表的通道數(shù)以及提高測(cè)量靈活...
在驗(yàn)證過(guò)程中讓DUT進(jìn)入特定場(chǎng)景只是驗(yàn)證的重要部分之一,驗(yàn)證環(huán)境還應(yīng)該檢查來(lái)自DUT的輸出響應(yīng)。
怎么用emac實(shí)現(xiàn)Verilog自動(dòng)連線呢?
我們?cè)诰帉懸恍┍容^復(fù)雜的Verilog代碼時(shí),通常需要進(jìn)行大量的手動(dòng)連線工作,這種工作十分容易出錯(cuò),并且在代碼模塊的嵌套層級(jí)較多時(shí),更改里層的一個(gè)代碼
2024-01-24 標(biāo)簽:VerilogDUTUbuntu系統(tǒng) 2246 0
這個(gè)量綱在射頻領(lǐng)域很少見(jiàn),但如果您的工作涉及LDO、Op Amp等模擬電子電路,應(yīng)該對(duì)其并不陌生,它是一個(gè)用于描述這類電子電路噪聲性能的量綱。
談?wù)刄VM代碼生成器的優(yōu)點(diǎn)及開發(fā)使用時(shí)需要注意的問(wèn)題
毋庸置疑,UVM大大提高了我們開發(fā)驗(yàn)證平臺(tái)的效率。但同時(shí),熟練掌握UVM搭建驗(yàn)證平臺(tái)也并不是一件容易的事情。
介紹支持4個(gè)雙天線DUT的非信令LTE綜測(cè)解決方案
智能手機(jī)和平板電腦的旺盛市場(chǎng)需求迫使生產(chǎn)線尋求更大吞吐量的無(wú)線綜測(cè)解決方案,專攻生產(chǎn)線測(cè)試解決方案的Litepoint公司今年6月14日應(yīng)時(shí)而動(dòng),推出了...
SystemVerilog里的regions以及events的調(diào)度
本文講一下SystemVerilog的time slot里的regions以及events的調(diào)度。SystemVerilog語(yǔ)言是根據(jù)離散事件執(zhí)行模型定...
2023-07-12 標(biāo)簽:EDA工具仿真器Verilog語(yǔ)言 2132 0
利用硬件輔助工具加速芯片前端設(shè)計(jì)的功能性驗(yàn)證階段
軟件仿真(Simulation),F(xiàn)PGA原型驗(yàn)證(FPGA Based Prototyping)和硬件仿真加速(Emulation)這三種有效的功能驗(yàn)...
2022-10-10 標(biāo)簽:FPGA設(shè)計(jì)RTLAHB總線 2118 0
用DtsTerminal驗(yàn)證earbud/headset程序是否正常進(jìn)入DUT模式
在QCC517x的earbud工程中,已經(jīng)能夠支持用SPP進(jìn)行DUT測(cè)試了(當(dāng)然headset工程其實(shí)也已經(jīng)支持了,前提是需要打開一些設(shè)置,這個(gè)不是本文...
EDA仿真驗(yàn)證環(huán)境中的激勵(lì)、檢查和覆蓋率
下圖是一個(gè)典型的EDA仿真驗(yàn)證環(huán)境,其中主要的組件就是激勵(lì)生成、檢查和覆蓋率收集。
2023-04-15 標(biāo)簽:EDA工具EDA仿真技術(shù)DUT 2067 0
用于表示0的強(qiáng)度:highz0、supply0、strong0、pull0、weak0。
Keysight導(dǎo)入VNA 中的 S2P文件用于將校準(zhǔn)平面擴(kuò)展到 DUT 輸入
無(wú)線通信工具一直在不斷發(fā)展,以跟上不斷變化的技術(shù)需求。擴(kuò)展的信號(hào)帶寬、高階調(diào)制和空間多路復(fù)用可在無(wú)線通信中實(shí)現(xiàn)更快的數(shù)據(jù)速率。這些不斷增加的帶寬促進(jìn)了寬...
淺析Antenna Switch Tuner測(cè)試方法
對(duì)于移動(dòng)終端而言,天線性能至關(guān)重要,直接影響整機(jī)TRP、TIS等OTA性能。其中,天線效率尤為關(guān)鍵,這是獲得良好OTA性能的重要保證。
UART整體的仿真方法和testbench結(jié)構(gòu)講解
仿真部分結(jié)構(gòu)和設(shè)計(jì)類似,同樣有波特率、接收數(shù)據(jù)和發(fā)送數(shù)據(jù)模型。仿真的實(shí)現(xiàn)比較靈活,不用考慮可綜合性。
2023-06-05 標(biāo)簽:寄存器接收機(jī)FIFO存儲(chǔ) 2027 0
增益壓縮的意義及矢網(wǎng)實(shí)操測(cè)量方法簡(jiǎn)析
當(dāng)放大器的輸入功率增加到使放大器的增益降低且引起輸出功率呈非線性增大時(shí),此時(shí)該放大器就發(fā)生了增益壓縮。
雖然EMI屏蔽和鐵氧體夾是較受歡迎的EMI解決方案,但它們價(jià)格昂貴、體積笨重,有時(shí)使用效果不理想。
2023-07-08 標(biāo)簽:PCB板emiled驅(qū)動(dòng)器 2003 0
該如何評(píng)估新能源汽車零部件的耐久試驗(yàn)的測(cè)試條件呢?
DV實(shí)驗(yàn)里面基于環(huán)境類測(cè)試的各種高溫運(yùn)行,低溫運(yùn)行或者濕度,溫度變化的各種耐久測(cè)試。
AGC電路噪聲系數(shù)如何進(jìn)行有效的測(cè)試呢?
對(duì)于噪聲系數(shù)測(cè)試,多數(shù)情況下會(huì)選擇Y因子方法測(cè)試,但是當(dāng)待測(cè)件包含自動(dòng)增益控制電路(AGC)時(shí),Y因子方法受到一定的限制。
2023-06-12 標(biāo)簽:接收機(jī)RMS檢測(cè)器AGC電路 1976 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |